Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 13945|回復: 4
打印 上一主題 下一主題

[問題求助] Bandgap 怪問題

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2008-6-2 22:13:57 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
有人有遇過在跑 .TRAN 時, VDD=2.5V 時,VREF 電壓正常  K/ {8 V+ |8 Q# v1 S- e6 F2 r
但 VDD=5.5V時,VREF 只有 0.2V 左右. @1 Z- _; ]. j: B5 r
* B+ Q( s  y6 ]: T6 l1 u
不過,當我下 .DC VDD 2.5 5.5 0.1 時,VREF 的值都正常$ b! z$ d% R( n: |3 v! w7 S
" Q9 O( z$ w1 R2 X# z" s5 d
有人會問說,「那有加 START-UP 嗎?」
2 ^) C. d1 O* Z! d答案是有的...
; B# R( d/ `' ~3 Y' y5 i1 N6 n1 p
9 H4 U8 U, B: u6 t若排除是 START-UP 的問題,那還有什麼原因會照成這種現象?+ O* G: [, w' C- @8 n; g
是指令的下法有問題,還是其他的原因?
7 P9 M$ l' ?% y7 r: c5 S: [" ^8 ]! R/ [* E, n$ c+ `' t
以下是 bandgap voltage reference 的相關討論:8 t9 k* Y1 f7 D* T3 _5 w' y
大大~~幫小弟解決bandgap問題 / T1 K" u# \0 X
bandgap的模擬問題 (單N,PMOS組成)
1 F/ O0 x. B7 D# J6 }/ f关于bandgap的结构7 k2 `: o1 L  X$ ~$ f5 n: n
BandgapDC扫描温度特性时,不能正常工作 4 U9 U# G$ h) P6 `2 P, G2 j

# y( o$ Q  b" v# Q% [% y2 D0 _: W

) V) P( l9 ]' j7 ]# E
7 P! K- K/ X: {8 n" j8 m% f[ 本帖最後由 sjhor 於 2008-7-4 09:26 AM 編輯 ]
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂507 踩 分享分享
2#
發表於 2008-6-3 09:23:47 | 只看該作者
把.tran的精度提高,有可能是計算精度不夠
! f1 r. Y& x, n$ x' V5 [不過一般.tran應該會比.dc要准
3#
發表於 2008-6-3 09:25:08 | 只看該作者
你要檢查一下startup在supply高低壓的工作情形,有時會因為pull up電阻隨supply變化,( \, p: l+ d- G2 T
造成startup電路無法正常運作,會lock住~~~
4#
發表於 2008-6-3 19:09:12 | 只看該作者

回復 3# 的帖子

同意楼上的观点,当power voltage过高,有可能造成start-up电路的关断而整个电路被锁!
5#
發表於 2008-6-3 23:52:34 | 只看該作者
建議你看一下op的頻率響應# u2 d$ g3 V4 J7 v
我之前也曾遇過類似的問題,後來在排除掉所有可能之後,才發覺到因為我是以power ramp方式來模擬電源電壓起來的方式,以便觀看bandgap circuit的運作情況,但因為為了要作到low power,所以op的頻率響應並不是非常好,進而會卡到power ramp的速度4 L, ]- A* F! _+ T- J* v
因為你用.dc去掃電壓,所以沒有速度的問題1 ^9 Y" S6 F. K5 `
而當你用.tran時,一旦電源電壓愈高,其反映時間便需要愈快,而這時,頻率響應的問題便會出現

評分

參與人數 1 +3 收起 理由
shaq + 3 多謝!! 問題已順利解決!!!

查看全部評分

您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-4 10:01 AM , Processed in 0.103006 second(s), 20 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表