Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 9426|回復: 8
打印 上一主題 下一主題

[問題求助] 如何降低開關切換的spike

[複製鏈接]
跳轉到指定樓層
1#
發表於 2008-5-30 23:24:11 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
請問各位先進,小弟目前在設計一個switch capacitor的converter電路,但發現輸出電壓在每個開關之間的切換瞬間都會有一個不低的spike電壓,而我有試著在開關訊號前加上電容來濾波,但是發現他還是會有spike,請問有什麼其他的辦法來降低他的spike,讓它不會有這些spike,而這些spike在模擬時並不會這麼大,而是在實際電路的時候才這麼大.
                                                    謝謝
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2008-6-8 23:22:30 | 只看該作者
這是無法避免的現象,尤其當你的開關電容愈大,電流愈大時,這個現象會愈顯著
只要這個尖波沒有超過SPEC.基本上都是合理的,倘若有超過SPEC.建議你加大負載電容

[ 本帖最後由 finster 於 2008-6-8 11:23 PM 編輯 ]
3#
發表於 2008-8-12 18:25:09 | 只看該作者
可以添加1/2size的dummy來吸收charge injection
4#
發表於 2008-8-19 16:20:06 | 只看該作者
要不要試試看從RCD迴路那裡做修正
不過要順便注意發熱的問題喔
5#
發表於 2009-9-21 22:27:37 | 只看該作者
你可以在NMOSFET G and D Pin 加一顆 0.1uF cap
6#
發表於 2010-1-19 17:47:40 | 只看該作者
soft start 可解決out spike的現象在MOS的Gate串一個1~3ohm的電阻(size0603),再檢查波形微調
7#
發表於 2010-1-19 20:40:55 | 只看該作者
建議可以加RCD電路做修正喔!!這樣可以減少Spike的產生!
8#
發表於 2010-1-20 20:45:31 | 只看該作者
gate串联电阻,与mosfet输入电容组成RC回路延长开关时间
9#
發表於 2010-4-27 20:45:47 | 只看該作者
spike的造成也是MOS ON/OFF的速率過快所構成的
因此讓ON/OFF的速率下降就是最直接的方法
較長rising/falling time可有效抑制spike

其實抑制spike所造成的缺點就是switcing loss會增大
效率因此會稍微降低, 因此在EMI與效率上有所取捨
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-14 09:21 PM , Processed in 0.105513 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表