Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 4926|回復: 3
打印 上一主題 下一主題

[問題求助] ㄧ個Comparator讓它的對稱性更好, VIH/VIL更小?

[複製鏈接]
跳轉到指定樓層
1#
發表於 2008-5-13 22:58:37 | 只看該作者 回帖獎勵 |正序瀏覽 |閱讀模式
最近在做 輸入介面   用的是 比較器的電路  也就是一個簡單的 Single-Stage的 OP來實現.
' R1 K0 s4 F4 d$ S) d1 ^但是下線之後  發現測出來的 Internal Signal rising/falling duty相當的不對稱
5 P( q' F! d  `/ R, _而且 VIH/VIL 非常的不好   可是模擬的時候  Input 只要比 VREF 稍為高一點或低一點 不用50mv Output就會翻過去了' |$ @6 r! U! Q2 P9 b
但是 Hardware測出來 卻需要 300-400mV 實在不是很懂為什麼模擬與實際情況會差那麼多?! t2 n7 [" B5 p( r: `  y( o

0 i+ K4 p2 M  k6 U! a( U% g這是個 N-TYPE的OP   上面是電流鏡接VCC   下面直接接地.( Q' g; V! K4 U9 a1 X" N, e
: `" X6 Z9 F, M  {" n1 Z8 {
[ 本帖最後由 yhchang 於 2008-5-13 11:01 PM 編輯 ]
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
4#
發表於 2010-11-24 17:27:46 | 只看該作者
請問有~comparator layout floor嗎~~3q
3#
發表於 2009-1-7 17:32:27 | 只看該作者
L用的很小的話,輸入對関的mismatch豈不是更差?offset更大2 L: O& `. v2 }; f' p. q
樓主還是用於放大+鎖存之類的比較器提高以gain和速度3 a  a8 l' U- `3 \! L: f( c- j% J" e
同時layout match要做的比較好
2#
發表於 2009-1-6 16:50:34 | 只看該作者
簡單的OP,gain一定不會太大9 q* G- `6 `; j5 e
要3-400mV才比的出來2 U7 L) O8 D  u# r! [
輸入級的L,應該用的很小
: E! z7 `9 j4 i9 j. p6 M導致下線後mismatch很敏感3 D, ~' H" y1 o; f* K
造成offset很大
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-7 04:12 PM , Processed in 0.098005 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表