Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 5058|回復: 3
打印 上一主題 下一主題

[問題求助] 新手誠心的發問~~~

[複製鏈接]
跳轉到指定樓層
1#
發表於 2010-5-8 14:50:04 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
我想問!!
6 _2 ]/ Y4 Y7 E. j+ o
7 p. t" v- |; h3 q# L如果再畫一個類比跟數位都在一起的電路該怎麼畫會比較好??3 h: c2 a9 D' R: Z0 u& B: i' d9 ?

7 n+ T" S9 e# v8 s7 G; H該注意些什麼小細節??2 A$ G, b* w8 @8 V
! {) `; q" G4 ^: r) r
還有面積 跟 把線(MT)橫跨過MOS(會產生寄生電容)要如何取捨??(跨過數位和類比的mos)5 ~$ D1 ]3 b/ W

; t3 t9 f7 y! D  \. D% q) p& K! T假如VDD W為5u那麼我的 VDD Line W該為多少比較合適
% y+ g5 K' |8 T4 w3 H/ W
4 S1 u- i! N/ ]) r應為我都會把 VDD Line畫得比5u小一點點 像是3u左右!!
, s0 B0 }5 s, h
8 b- w! b6 j6 H9 s' f我覺得這樣可以補旁邊有空隙的地方補滿!!可是有人說這樣畫造成多餘得浪費' U$ b, a) y* Y9 Q. C

- {' W: |) G, e( @所以與其有空洞的地方比較好 還是想辦法補滿會比較好!!7 K( N% v( M. |
(簡單來說像是把線畫粗一點 或者是明明已經接去vdd了 還硬要多畫一條接去vdd之類的)
$ Z4 l' \9 ?* C: k0 V
! d8 q) \2 v" ]: J. V- `% |) r$ x) z不好意思 問題很多 因為剛學不久 很多小地方根本還沒了解 如果看不清楚我在問什麼 也請糾正我
1 w2 z% r5 u0 [: M! ?9 y( I0 A: F9 n. G! i; y/ E) A
我會再詳細的解釋!!  謝謝!!
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2010-5-10 23:42:00 | 只看該作者
我學長說....
% D+ ]# V! ~, Y- A* w/ |2 q  H3 c/ ]0 X經驗很重要....
3 M% b+ A5 G% W" d1 TN/PMOS的特性要看懂L/W9 V9 z! Y! C" J% I9 F8 V3 y9 n3 p9 E
R、L、C的類比跟數位的畫法也大概要知道...../ G+ [# S7 [1 l3 t" [6 ^3 k3 R
還是去書局或圖書館找有關VLSI佈局技巧或CMOS IC設計等書籍
- q7 X7 W2 a# s0 ]7 M" z要馬花錢去CIC上課....
. t# q! M% y* L* B3 H/ s會用hspice模擬的話 就自己模擬看看 那些面積大小的差異與好壞0.0# k" k  Y% ?0 A
我也是新手~學長都這樣跟我說= ="
3#
發表於 2010-5-14 10:28:31 | 只看該作者
我的做法如下,5 E. O7 h7 _' w2 N: B$ a
1.先考慮有沒有足夠的SIZE,若有我會讓digital and analog 吃不同的POWER and GND
( L. m  A* D$ t% E+ |2.至於POWER要畫多寬,其實應該以該circuit吃多少電流而定,我通常還會再大1.5倍- N* m7 P- r8 G! [" j2 ~/ S
3.跨線的原則,clock訊號不誇MOS而且做shelding/ L+ o) }# b# n" ]8 q2 l
  OP input MOS 不能有跨線
4#
發表於 2010-6-3 22:50:43 | 只看該作者
THXS FOR 3F SHOWS!!!4 G& t! ?! Q3 Z! \) I

; P6 G/ `; S) y3 ~/ X/ \9 KIT'S VERY USELFUL
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-16 05:41 AM , Processed in 0.102513 second(s), 17 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表