Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 9222|回復: 6
打印 上一主題 下一主題

[經驗交流] 請問Xilinx CoolRunner-II Starter Kit 該用VHDL或Verilog ?

[複製鏈接]
跳轉到指定樓層
1#
發表於 2010-5-1 09:09:01 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
小弟手上有個Xilinx CoolRunner-II Starter Kit (XC2C256), 想要做個& z) k5 G0 D( h* N7 W! t  E# l
DE (Data Enable) 訊號分離成Hsync/Vsync 實驗,
0 c4 u. Q4 o4 D* G% n1 K- [, D$ G1 S& \請問 該用VHDL或Verilog來設計 ?
  G6 A/ }# [. K. [* H# k/ E5 Q* h; n2 F
我正在下載安裝 ISE Design suite 11.1,
" R  y4 T9 I8 D8 l. L不知會不會殺壬雞卻用牛刀?
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2010-5-2 03:00:38 | 只看該作者
隨便你用都行
3#
 樓主| 發表於 2010-5-2 08:15:28 | 只看該作者
回復 2# tommywgt % M/ Q% ?$ y( X! G" \! O9 e1 E, a

! w8 H5 {4 i( |9 v! \
& s( W' w# h( [+ f, Q    我安裝Xilinx ISE 11.5 後,有
* g( M3 l' z: q6 h/ |" c1) ISE 11.5
+ N; C& w! y* W$ `/ M% n9 F2) iMACT 11
8 d1 K! N2 ~" g$ o: x3) PlanAhead 11
6 H4 |' ]6 V* u% r4 R, c4) ChipScope 11
+ f; {' C3 o5 x- {, _/ n! V, ^* p7 |# @" L. \
請問這些ToolChain 的工作流程為何?
* |, m9 m7 x6 M/ f有文件說明ToolChain的工作流程嗎?
4#
發表於 2010-5-3 10:04:54 | 只看該作者
1) ISE 11.5: Xilinx的整合開發環境
4 z" o/ V3 B; g! j2) iMACT 11: JTAG的燒錄環境
9 [1 J/ F4 P9 u, |: {3) PlanAhead: place用的tool, 不建議初學者使用# O8 z$ a% L, a4 C, p& Q
4) ChipScope 11: 類似Logic Analyzer的工具, 很好用, 但是只能在FPGA中使用
& x  c$ Z4 {. f; S! H3 {4 D. o  g( m
建議你去找代理商的FAE要你所需要的資料
5#
發表於 2010-5-5 20:27:57 | 只看該作者
Hi,   o. w8 v5 j3 m- Q. c. ]
: i! Z& {; Y, z! ?9 ^+ [6 l" W2 h
您需要的資料, 我寄到您Gmail囉! 請查收! ^^
6#
發表於 2010-5-7 11:00:19 | 只看該作者
russel, 請問我可以向您索取這份資料嗎? thanks! 請寄到  s i e g 7 0  @ y a h o o . c o m . t w
7#
發表於 2012-12-3 09:59:17 | 只看該作者
感謝大大分享喔~~~~
, n$ w4 U% J. s4 [7 `$ f; O7 _8 o( J2 }! U8 N
3q~~~
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-7 12:51 AM , Processed in 0.100006 second(s), 17 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表