Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 5946|回復: 5
打印 上一主題 下一主題

[問題求助] 數位MOS寬度比例問題

[複製鏈接]
跳轉到指定樓層
1#
發表於 2010-2-1 21:15:19 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
數位NPMOS的寬度該怎麼設?* k3 [& K( Y$ I/ E, y! d8 |4 K

, s: E! E2 v( a$ [( Y' n因為目前使用TSPC的架構後面+上可以消除突波的電路(數位的邏輯閘)1 F# y$ P  I' S, y" C* k

3 A$ G' u& M, g  C1 f- Q, Q! E# g6 p輸出的方波圖形變得不像方波~
6 @* H2 |" G1 L0 [% ~5 L! {- \& \0 R9 P# `: I- K" k
但將 NMOS 及PMOS 的寬度(W)放大8 W/ Z! J; E2 p

! m0 [" n: b. q7 f! H3 WN = 1:3(有些4或5)
0 h5 W. C- d  K$ K' H
. r; ?; l% }, S% z發現輸出圖形很接近方波" Y, `, J. N- Q) _* o
: N+ l$ j; I( X
想請問( V0 U5 s# p; p
7 K0 }( K* h* ]7 B+ x
NPMOS的寬度會影響這麼多嗎?
2 k: S6 e  H$ B" p8 P) V( R不就是數位的電路!?
4 V3 s) G) m+ \+ h" C6 p3 v+ L/ B: u# R
謝謝
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2010-2-9 09:14:08 | 只看該作者
大部分是1:2~1:3, 你會拉到1:4, 要不就是fundary廠做得太差,不然就是輸入波形的變形. {4 {4 V: R3 t* ^& }) b
4 s+ ?5 g7 e4 D( D. h2 V3 Y, R( {
把你的要輸入方波秀出來看,比較好討論~~~
3#
發表於 2010-2-23 14:58:51 | 只看該作者
秀波型大家才能幫忙阿# B, Z/ @! ]1 B" g; o
這樣描述很難看出問題呢
4#
發表於 2010-3-2 15:16:37 | 只看該作者
PMOS NMOS比例差太大了
4 A9 _8 P# D' K& V2 c1 U1 U9 e設計就不太好
* t# i6 M+ k2 _8 ~  i/ P! j7 F- k' D突波 是不是duty cycle沒設計妥當
5#
發表於 2010-6-11 21:06:28 | 只看該作者
PMOS的W比較大是因為他速度比較慢~因此如果完全用相同的尺寸時, high low轉變時會有斜率,這就是PMOS尺寸的問題...
1 ]& P6 k) }4 [0 v我只知道這一點點而已@@
6#
發表於 2010-6-20 13:20:35 | 只看該作者
是不太懂啦!!" ^& B3 m' Q2 g. W; w
, h! Y% ]( z4 R$ X, x$ F
我做過除頻器
/ ?" N  x3 f. x" C3 W2 f
+ G5 e" j% m$ Z9 j# H尺寸怎改就是會有轉態時的突波!3 }4 G# m: d/ k  W7 _& q

! q# P4 B% l3 `. }, r加buffer就解決了!!$ b4 N1 t4 y( ~- p

& q8 k& e' G, {; o( _不過你的問題是要從電路結構去設尺寸!!
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-21 02:52 AM , Processed in 0.102513 second(s), 17 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表