Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 6618|回復: 7
打印 上一主題 下一主題

[問題求助] CPLD 設計非同步除6電路問題(max plus 2)

[複製鏈接]
跳轉到指定樓層
1#
發表於 2009-7-8 02:12:14 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
為何我看模擬訊息時 到第六狀態時候出錯請板友指導為例會這樣...我確定電路是沒問題這是課本例子* D; p2 G5 Q! f8 a

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2009-7-8 12:04:48 | 只看該作者
您好& K! b& a9 B, p7 {" C: f9 p
試試在nand gate 後加上幾個LC CELL或LE CELL6 P: @) F# K( d
用來延遲增加RESET訊號的寬度
5 F# E( k0 j  j* U, d6 o: y- B3 G
基本上建議用同步方式來做RESET,除非能保證6 \0 F  D+ P& E) k. d
非同步RESET訊號能夠維持夠長的時間
3#
 樓主| 發表於 2009-7-8 16:32:08 | 只看該作者
副版主意思是盡量不要用非同步方式設計計數器嗎. C* a* p3 _8 H+ W9 x: `
還有什麼是LC  cell  LEcell?
4#
發表於 2009-7-8 18:02:03 | 只看該作者
您好
& ?3 J$ s- q7 G4 k可以在max plus 2叫出LC CELL,LE CELL,
* n; l  I$ T: O( U2 Y' |叫出的方法就像叫出NAND GATE方式一樣,( r0 ]+ r) ?7 h
這元件功能可作一些微小DELAY
& @& ?2 N1 Y+ R7 Z+ \( l: [) i0 f5 `+ y8 L3 k, [
在CPLD FPGA設計時,建議都用同步電路,少用非同步
5#
 樓主| 發表於 2009-7-8 23:48:55 | 只看該作者
很感謝你指導,電路加上LC cell 後模擬結果就正確了....thanks
6#
發表於 2009-7-13 14:26:43 | 只看該作者
又學到一個技巧了; T$ D* W7 A( S) D8 f9 c! G
不過會有這樣的結果 是不是跟時間延遲有關  [% J/ _; Z, P6 T
經過一個正反器 就會有time delay
5 C- F8 L0 U5 d* e除非使用function simulation而不是time simulation
7#
發表於 2010-8-15 08:25:22 | 只看該作者
很感謝你指導,又學到一個技巧了9 u+ w- ^: O7 j
RESET訊號能夠維持夠長的時間
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-3 11:53 AM , Processed in 0.108006 second(s), 19 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表