Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 4160|回復: 12
打印 上一主題 下一主題

[問題求助] 電路請教

[複製鏈接]
跳轉到指定樓層
1#
發表於 2009-3-13 18:57:46 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式

6 Y, D9 a) U# N0 D( ^$ z圖中 Tr32/Tr33 為 differential input node,
$ C' R0 f: N5 r8 R0 j5 ]: `不懂的是..) J7 Q6 \1 Q. D" ~; B
   Tr36,Tr37,Tr38,Tr39   是不是多餘的ㄚ ??
2 w5 H: Q- N) B% U3 w) r/ k" l9 e0 K  如果不是, 大大们有何見解.) n& w% K/ L# _
1 y% A! p. K) G7 I! R
受教了.

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2009-3-16 15:50:41 | 只看該作者
感觉这样的结构好奇怪啊,没见过。有知道的讲一下啊!!!!!!!!!!!!!!!
3#
發表於 2009-3-16 16:30:32 | 只看該作者
多了Tr36~Tr39的轉換過程) a. P& \0 @- Q5 X. z
感覺像是為了要讓OUT的輸出
- p$ ?1 M. I, H可以達到VDD~GND的full swing
( P6 k5 j* e  r若直接用input differential pair那
; E1 b% K2 N6 l輸出電壓最低將會被受限於輸入差動對的電流源! k7 F0 |1 t, H& M- A2 h6 r
但是這樣做卻會增加電流的消耗0 N6 [! `* K; U% M7 x
這是我的看法,不知對不對, 希望對你的問題有用
# H# p) o' Y0 K# G# B4 k0 u/ H也希望有沒有知道的大大可以補充
4#
發表於 2009-3-17 19:29:28 | 只看該作者
电流镜式OTA
5#
發表於 2009-3-20 16:29:49 | 只看該作者
会否是增加输出摆副和增益的推挽式输出结构
6#
發表於 2009-4-17 17:41:28 | 只看該作者
This is mainly to provide rail-rail output with only one stage rather than two.
7#
發表於 2009-4-20 10:37:02 | 只看該作者
原帖由 jesseyu 於 2009-4-17 05:41 PM 發表 ! t+ ?5 ~( c# O5 `( G7 k
This is mainly to provide rail-rail output with only one stage rather than two.
) E- J- ^! [; G3 g

, z% ?) y% k/ X; ~  t' u7 r; M7 `# ], h, ^$ h. S' i5 v
实际上却是多了4个管子 论面积功耗 还不如2级的吧
8#
發表於 2009-4-22 14:19:11 | 只看該作者
同意hoodlum和jesseyu的說法,以一級運放達到R-t-R的效果,當然這個運用前提是:對增益要求不高的R-t-R AMP,這樣此結構達到了某些場合運用需求,比如說運用于LCD顯示幕類比驅動模塊的Buffer,不需要很高的增益,但需要R-t-R輸出,並且只有一個主極點在輸出端。
9#
發表於 2009-4-22 23:05:35 | 只看該作者

回復 7# 的帖子

but for 2 stage, usually a compensation cap or miller cap is needed
10#
發表於 2009-4-22 23:34:07 | 只看該作者
這就是一般書上的current-mirror amplifer,
/ O, B" m  T6 ], Y9 R$ i7 d/ N6 v只是此專利畫的電路擺設和一般常見的不樣, 書上都有3 B# c! T$ R' L6 C+ w: w

0 D. v9 o+ i' J& L5 B* Y! {9 H可以參考; r6 ?$ J* @" w2 [( F5 n, z
http://ece.olin.edu/avlsi/handouts/051027_lab5.pdf
11#
發表於 2009-5-2 01:32:55 | 只看該作者
三樓的h大是正確解答) _& J) v+ N# E  K, W
只是大家好像沒看到Tr38 Tr39畫錯了5 X' _: f  Q% _4 {' Z- O0 q
應該是NMOS才對$ l3 r8 b9 K* }7 B
這種做法很常見: R# L- L# b7 d7 U
只是一般會再加上latch在Tr34跟Tr36之間提高dc gain
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-4-29 05:40 AM , Processed in 0.118007 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表