Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 3552|回復: 6
打印 上一主題 下一主題

[問題求助] 如何提升驗證速度

[複製鏈接]
跳轉到指定樓層
1#
發表於 2007-12-28 17:47:42 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
小弟我想到知道有沒有人知道可以增加gate level simulation的速度,
! F, D7 K" l( e* g  n3 t* Y我一支 test case 要跑三個星期不知道是否有更快的驗證方式(我是用ncverilog)
' ], `1 V; |4 d" s5 A我之前是有聽說好像system verilog or system c or vera驗證好像比較快; J: }4 X( p8 D0 s( n' n
有沒人知道那一種比較快我可能要建議公司購買不知各位是否可以提供information
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2007-12-28 22:07:39 | 只看該作者
system verilog or system c or vera or ncverilog' \# b' D; G& ]# f) _
不同層級的模擬要怎樣比
3#
發表於 2008-1-8 17:33:44 | 只看該作者
直接上FPGA, 透過PC傳送與接收測試資料, 這樣的方式會有幫助嗎?
4#
發表於 2008-1-9 18:11:16 | 只看該作者
Its a great idea, please share us more about FPGA verification
5#
發表於 2008-1-10 09:18:48 | 只看該作者

軟硬體共同驗證開發板

這個工具包含FPGA板與PC端軟體,
* b5 [" h  ?) q) p! c6 ]3 @  C( _FPGA板透過USB與PC連接, PC端擇提供軟體與SDK讓使用者可以方便將測試資料,: `2 B% n$ G+ l
送至FPGA, 並將資料送回PC端.' {) a* i* G$ p7 e7 k3 z+ f
提供的軟體可以將測試資料送至FPGA上電路Top module的Input, 並將Top module的' X! H. l" T! j- l; u0 y! O) l; j
output資料送回PC端, 就可以透過軟體的波形顯示器看到cycle-based的測試結果,2 q. w% r6 F' ~4 M7 I6 M
方便做function上的驗證.
2 r% S7 k) V8 I% [8 Q! v; m. u8 \
4 l. \; J1 ^& f4 m' lSDK擇提供一個FIFO介面, FPGA上電路透過這個FIFO介面就可以與PC端的API做資料交換,
7 ^( o6 Z) C' @2 L+ v可以方便做長時間與大量資料之驗證.5 P, a9 H, r9 D" O$ t
8 }& o# ^. f3 I2 _9 K
另外也提供在Matlab上simulink的block, 使用者可以將自己的電路當成simulink裡的' g* o. ~) ^; r1 O& R
一個block, 可以與simulink提供的block連接, 實體電路則program到FPGA, 這樣即可/ h6 \' p! r5 u+ p
做到軟硬體共同驗證的目的.
( s  ^8 K; d! S8 E' G4 i& N1 X1 N, t
更多詳細功能請自行到網站
0 D  R/ D6 w9 b' Z! K  p北瀚科技

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
6#
 樓主| 發表於 2008-1-12 13:45:48 | 只看該作者
其實大家好像都沒有真正回答問題,可能這裡都沒有對驗證方法 system_c 或 vera很熟的人吧
7#
發表於 2008-1-12 14:58:18 | 只看該作者
system_c 或 vera 可以 增加gate level simulation的速度嗎 ???
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-6 10:06 AM , Processed in 0.108007 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表