Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 5201|回復: 2
打印 上一主題 下一主題

[問題求助] 關於南科的邏輯分析儀Agilent 16903A

[複製鏈接]
跳轉到指定樓層
1#
發表於 2009-8-13 15:31:01 | 只看該作者 回帖獎勵 |正序瀏覽 |閱讀模式
請問若是我的flash adc的output buffer是使用open drain雙端輸出
% S: `9 }! {" Mopen drain的外接電阻應該估計多少(100歐姆或是500歐姆)7 @# g3 F0 Z1 x7 X# e. {7 V
還有這台Agilent 16903A 可以判斷出差動訊號嗎?& w3 o  s8 p) v
以下儀器資料摘自CIC網頁
! l9 u4 i2 s% o- A% e% }2 lLogic  Analyzer:  Agilent  16903A- }6 P) Z2 S. r' x6 E6 P# h
Logic  analyzer  module:16760A( N% M( Z) p& ?: G( i
Channels:  34; M' T  d7 G( t$ O! Z
Maximum  state  rate  (half  channel):  800MHz/ W, M+ ~' |9 l# a5 P4 B( ~
Memory  depth:  64M+ O4 c/ {" B3 Z' p) p
Maximum  date  rate:1.5  Gb/s& L& P3 A5 v, k
Support  single-ended  and  differential  signals
) }2 v7 x3 W8 o5 wPattern  generation  module:  16720A
# o- n; P# {6 X. NChannels:  488 F- [2 B, l1 k* O0 r) f
Maximum  clock  (half  channel):  300MHz. H+ }! l4 f8 ]4 U, x
Memory  depth:  8M
9 C' _# p& O5 L" k! s# QLogic  levels  supported:  1.8V,  2.5V,  3.3V
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
3#
 樓主| 發表於 2009-12-23 15:06:05 | 只看該作者
請問有人知道模擬adc若使用matlab
4 F" l8 u0 l4 ?4 ~1 y要如何寫才可以使模擬結果接近量測的方式
+ J( M3 s. w: J" }  B  p因為我發現寫法不同結果差很多
1 i, r5 k4 E+ u' A6 p5 N取的點數不同也會差很大
9 ^1 h8 o5 G0 d+ a# n請問應該取多少點才算準確又有效率呢
2#
 樓主| 發表於 2009-8-21 10:04:53 | 只看該作者
南科詢問的結果是可以使用open drain的差動輸出
3 ^' `; V7 i' Z8 l( C不過還是不懂為何論文上不用inverter而要用open drain當output buffer
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-6-1 03:38 PM , Processed in 0.123015 second(s), 19 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表