Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 8650|回復: 2
打印 上一主題 下一主題

請問如何將寄生電容~寄生電阻降到最小

[複製鏈接]
跳轉到指定樓層
1#
發表於 2007-9-29 12:20:02 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
如何將寄生電容~寄生電阻降到最小~" p3 V' u" K  I& p1 E1 I/ E; m! R
請問最小面積是指整個layout的面積嗎??
" u8 ?% ?' M3 u3 V" |$ \  c還是線跟線之間的距離??6 C1 H$ T2 t2 e& C6 s
還是兩者都有??
( G# M) K: Z( X6 C0 k# a% b想成為layout佈局工程師的小弟
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2008-2-4 13:29:46 | 只看該作者

回復 1# 的帖子

因為 一個電路裡面 的MOS SIZE早就已經被設計者決定了0 E* R& n6 x% j. {7 N6 R3 ?
所以 MOS本身對地的電容 一開始就產生了% y% [; p( y* ^& H
LAYOUT唯一能降低的 應該就是  電路中各個MOS的總連線長度要越短越好2 ], G1 Q& _) [; u& ~
總連結的次數要越少越好  這樣子寄生RC就會降下來
3#
發表於 2008-2-4 18:16:36 | 只看該作者
電阻的話 多打mos S 端 和 D端   contact(要往下打)   就可減少寄生電阻        |---------| " i! A4 V0 R$ A0 X# L3 V, D
                                                               -------------|         |--------------|  n, P/ d( u4 _1 W1 J3 i) A  v
                                                               |            |         |              |! R$ s  E" n9 F8 X' r, N0 m5 y
                                                      |            |         |              |. ~& {7 Y5 g1 {" Q' N" r
                                                      |     S      |    G    |      D       |$ e$ D# M& T3 j" C
                                                      |            |         |              |
! K" i3 F: [2 z& v, n$ R                                                      |            |         |              |
5 y* p0 E  T6 b                                                      -------------|         |--------------|7 C# w4 i5 D/ P
                                                                   |---------|
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-31 07:37 AM , Processed in 0.106013 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表