Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 11964|回復: 8
打印 上一主題 下一主題

[問題求助] 電流鏡佈局加的dummy問題

[複製鏈接]
跳轉到指定樓層
1#
發表於 2008-5-9 16:28:26 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
請問一下
( d! ]: _: @$ k2 y& N& a% K0 K在畫OPA的電流鏡時,要不要加上dummy嗎?7 [8 C4 M. z- m8 G+ p
如果都要加入的話,那是不是在畫OPA的電路當中
" f5 Z8 M3 K* _8 M單獨的一個MOS也是不是要加上dummy呢?* S6 p; U' y# z& u; F8 u
我目前畫的是0.5製程的佈局,我記得0.5製程的絕緣層較厚可以不需要加dummy! P) t0 r( O! \* R
可不可以請各位幫我解答一下嗎
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2008-5-9 18:21:02 | 只看該作者
踏入這LAYOUT領域才沒多久~如有說錯請多改正!現在製程廠都還穏的!要不要DUMMY來說.那要看看你所LAY的OPA是否很重要!再者RD有沒有要求!當然啦有DUMMY是最好的!但會浪費一些面積!
3#
發表於 2008-5-22 18:31:12 | 只看該作者
請問,如果90n 製程以下,dummy 與 device 共用 drain 而不是 source
: A/ I& d" u# S6 g5 l% ?" D. \$ U) z" K+ y3 k% L, u
(dummy 一端與device 共用 drain ,另一端接到vdd & gate)
& J1 H5 ?4 ^2 w8 S
: q, b3 s8 a1 c! u# X) C% o是不是會有漏電的問題?
4#
發表於 2008-5-24 15:19:53 | 只看該作者
1.dumy有很多種接法3點都接同一點(接地,接power,不接),mos都不會On,另外不會On,就是Pmos的Gate接Power,Nmos的Gate接Ground,Source和drain你愛怎接都沒關西,但不能接到short),另外有3點都不接,還有gate不接(這種不好,有漏電的危險,除非s,D有一點不接),反正Dummyru.就是讓Device不要On的接法,都能當Dummy,gate最好要接到電位(不能float),避免漏電
9 }( B5 u4 F; a) ?7 ]% J* ]6 d5 V1 @0 }4 f8 v
2.我個人是這樣覺得,一般Dummy都加在左右,其實只要Dummy Poly,就可以,  不用dummy mos,(你去看Ic照相就會知道為什左右,只需POLY)( N5 b5 T* N& k* R$ r) b; S
  除非你要準到不行,上下,左右都要加,那加Dummy mos才有意義
+ N; i$ ?4 D' x' }) _( |/ b/ O* H* F( g6 v- [7 t8 b
3加Dummy還要看Lvs 會不會抓出來,一邊是netlist也會加上去,不然就要command file加option,濾掉dummy
5#
發表於 2009-10-20 16:23:25 | 只看該作者
一般Dummy都加在左右,其實只要Dummy Poly,就可以
! c: V8 Z0 A( u% M同意这种说法,要么你的精度要求的很高那就加吧! s( J- Z7 {3 J2 U. ]8 {) N
我们一般是不加的 Leader说加不加没太大影响 不晓得
6#
發表於 2009-10-21 01:02:48 | 只看該作者
佈局圖形如果只是按照Design Rule進行繪圖者是佈局技術員
8 \9 H6 R4 S7 l2 [+ `, l佈局圖形如果整合Design Rule+Design concept進行繪圖者是佈局工程師
1 p/ x  l5 O0 q" K; b+ F佈局圖形如果整合製程技術+Design Rule+Design concept進行繪圖者是優秀佈局工程師. q/ a5 i1 |" Z9 f# K
佈局圖形如果整合製程技術+電學原理+Design Rule+Design concept進行繪圖者是非常優秀佈局工程師- Z* E0 d& K; @% y; C! p7 Z, v
0 o, S5 T7 {3 W. K8 _; a% c! h6 _. _
dummy pattern 和 dummy device之差異
  h, C; P! g$ [( P" x乃是因為製程技術不同之故,必須要從製程上去了解元件架構。, R: l# ^& e* k3 J8 k; s$ ^2 l
單單以偏概全不夠客觀,不是優秀工程師應該呈現的! I+ A' s5 k# x5 U5 ], M% T
在LOCOS製程技術採用dummy device可以獲得較好的效果
/ @1 [+ V# q" i' j# F% a; V" z在STI製程技術就可以採用dummy pattern獲得相同效果
) j( M9 y  J& e, u- Q9 A* e  |: c& c) k* a* e  D0 P4 }8 G  v( W9 o
只有完全整合,才不會誤解而導致錯誤的佈局7 j( M  S+ s& a; H  a6 X2 b" |
以上是我在類比佈局設計教學課程中總是會詳細說明的一個項目$ D4 U% F( |) ]3 U5 V7 c7 ^

/ n+ |; B  ^& p" |; \, f簡老師

評分

參與人數 1Chipcoin +3 +3 收起 理由
semico_ljj + 3 + 3 太精彩了

查看全部評分

7#
發表於 2009-10-21 10:53:41 | 只看該作者

回復 6# 的帖子

关键模拟器件都是要加的!
8#
發表於 2009-10-27 09:44:53 | 只看該作者
6#讲的非常受用。; D2 z: n. ?) E, m
那么,加dummy pattern应该floating还是接到ground呢?
9#
發表於 2009-10-30 21:14:20 | 只看該作者
6#讲的相当好,真是佩服,获益匪浅!!!谢谢 分享!!!!!!!!!!!!!
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-6-5 10:14 AM , Processed in 0.135018 second(s), 19 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表