Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
樓主: kez366
打印 上一主題 下一主題

[問題求助] PLL鎖相電路要怎麼layout...想請教各位前輩大大 謝謝

  [複製鏈接]
61#
發表於 2009-4-7 01:15:14 | 只看該作者
非常謝謝兩位前輩的分享,小弟目前還在學習中,這真是非常實用的經驗與資料
62#
發表於 2009-4-17 19:36:15 | 只看該作者
很好的東西...很細緻的解說唷~~~
4 s) s/ ?/ t) E! c) w. ~....感謝2樓大大的解說
8 g! D) N) R5 E+ u....感謝3樓大大資料的分享阿...
63#
發表於 2009-4-18 10:16:58 | 只看該作者
谢谢大大的分享,对你的感谢无以言表
/ x/ s2 C+ q; A$ rthanks!!
64#
發表於 2009-4-23 13:53:07 | 只看該作者
謝謝大大的分享, g7 c8 K. S& z; J
很棒的databese
+ J$ X2 R" T" k# z' W- A受益良多唷
( r8 g  `( E  V" O& ]
65#
發表於 2009-5-1 07:31:04 | 只看該作者
最近正好有在學習layout PLL,受益良多啊!
66#
發表於 2009-5-6 18:34:09 | 只看該作者
VCO is the most important block, should consider with LPF together.Notice parasitic RC balance of in/out of VCO
67#
發表於 2009-5-14 23:13:12 | 只看該作者
PLL的layout各个blcok都需要很仔细的考量。
5 f4 [/ G+ q6 [   首先需要确定一个宽度,通常根据应用来确定。比如可以根据该block用到的pad来确定宽度。宽度确定之后,VCO,CP摆一排,如有space,可以放IBAIS,如没有。则IBIAS可以放CP上面。LPF的形状可以适当改变。PFD 和divider放一排,PFD最好对着CP放,减小PFD的输出到CP的走线长度。5 L% ^7 R7 W' r! ?9 i' {  I. x6 k
1 PFD 要求采用analog方式run过LVS,保证up和dn路径最好并行layout,保持良好的对称性。0 N+ ?; N: i1 s6 G
2 CP也要求对称性layout,一般会在不动的电压点添加稳压cap。cp输出到VCO之间的电压控制讯号怕吵,最好加sheding。3 i. P" L0 a1 z6 N. f) R
3 VCO通常采用ring 架构,因此要求每一级之间的走线对称,每一级看到的输出load尽量一致。可以采用不同层metal在分配这些走线,已减小彼此间不希望的couple。外层对好加double ring(VCO很怕吵,同时也很容易吵到别人)
68#
發表於 2009-6-12 20:56:43 | 只看該作者
真是受益良多~~# i2 {; d! d4 D
3 O7 E, m2 R1 f" V3 k1 w: W. j感謝大大們的經驗分享~~1 J4 O% e* m, U  Y8 F  Q, }
: O1 n: _3 E1 L( s+ N$ \& j. P而且也回答的很詳細& Z( X3 b! v4 a4 X! a1 A9 G$ G# a6 r, \4 G- N9 u
數位跟類比的區別也有講到( v3 E- d6 R& ~: E$ G: }/ b- a, m5 T- `8 j9 R
很受用; i
69#
發表於 2009-6-26 15:19:05 | 只看該作者
有營養的奶水好吃,一定不能放棄,感謝前輩分享!!
70#
發表於 2009-6-29 16:53:53 | 只看該作者
真是收穫良多,謝謝分享啊 !!!!!!!!!!!!!!!!!!
71#
發表於 2009-7-13 11:09:38 | 只看該作者
正好需要這份資料來參考!!3 t% H2 [+ c* G! d3 H
謝謝大大的分享~~~受益無窮!
72#
發表於 2009-7-16 13:33:57 | 只看該作者
感謝 "finster" & "shaq" 兩位大大對PLL瞭解甚深,
' ^6 w& `* _6 a) m- v感謝您們的分享,讓我增長見聞。
73#
發表於 2009-7-20 19:11:32 | 只看該作者

re

to PLL layout ,要特别注意不同模块之间的干扰问题,像PFD CP都是低频模块,而VCO post divider 则是高频部分。。。
74#
發表於 2009-7-22 15:08:14 | 只看該作者
感謝分享資料,
4 A' }2 f; q7 P1 Z; B0 C9 Y. x下載回來看看! 8 P8 x; U& v  l* z5 T( d
75#
發表於 2009-7-23 21:30:26 | 只看該作者
好人啊,分享资料,谢谢,正好跟着项目学习
76#
發表於 2009-7-25 23:20:02 | 只看該作者
有見地,學習了~
77#
發表於 2009-8-9 11:36:33 | 只看該作者
多謝你的熱心分享喔有關PLL電路還在學習當中,這真的是很實用的資料
78#
發表於 2009-8-19 11:25:21 | 只看該作者
感謝大大這樣熱情分享資訊, 這個真的是佛心來的嘛 ...... 非常謝謝
79#
發表於 2009-8-19 21:16:54 | 只看該作者
我的話   是把filter的部分off-chip說
" s1 q# [3 U3 I  v/ f也就是把他外接在晶片外  + T5 R2 ^7 R1 [; w. o. Q
而VCO是核心部分 其餘的block就往右靠吧. I% e1 o* |; d6 R7 a; }, N
如果是divider兩端的訊號都會用到下一級的話
) S: b, A1 f# J4 V/ p& p' S那訊號線就盡量等長囉
+ k3 c# m, D/ L  P, a對了  忘了補充  我是畫LC tank的VCO  所以震盪器面積是最大的
! c& r; @6 k0 j1 G* N* J其餘部分   比起來  真的很小......
3 G8 T6 X* _# K( r& q4 O1 c% b( Y- \! o8 P5 G' }+ C$ \. s
[ 本帖最後由 laasong 於 2009-8-19 09:30 PM 編輯 ]
80#
發表於 2009-8-21 13:59:32 | 只看該作者
感謝2樓大大分享
" H8 ~+ s$ ]3 l) p3 }5 @+ {9 r7 h9 k6 v" Q
最近剛要畫此電路圖3 t5 c. s# E3 j& P4 k
看完後受益良多,希望此版 有開個類似的討論區 在說明區塊放置的位置
: H9 ]' j+ L6 I1 e可以讓大家互相切磋學習  感謝
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-4-27 07:39 PM , Processed in 0.136008 second(s), 16 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表