Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 13286|回復: 55
打印 上一主題 下一主題

賽靈思歡慶65奈米VIRTEX-5 FPGA量產一週年並榮獲生產認證

[複製鏈接]
跳轉到指定樓層
1#
發表於 2007-5-21 15:36:01 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
具備完美執行力 賽靈思業界首款65奈米FPGA準時交貨
% E: Y' L+ b% C1 I4 R7 Y) }, N
5 L0 }8 |( r- x3 o全球可編程邏輯解決方案領導廠商Xilinx(美商賽靈思)公司(NASDAQ:XLNX)今日宣佈其深獲獎項肯定的65奈米Virtex-5 FPGA平台系列中的LX50及LX50T兩款元件已獲得生產認證。賽靈思65奈米Virtex-5 FPGA元件自2006年5月16日上市以來,已針對4個平台中的LX、LXT與SXT等3個平台推出了13種元件,為顧客提供最高效能與最低功耗、業界唯一的內建PCI Express端點、Gigabit乙太網路區塊,以及業界最高的DSP效能。
8 i0 R3 q6 s* [0 q9 B3 g; s9 ]. N2 B- B$ `; G7 d+ ^% i& W
賽靈思高階產品部門執行副總裁Iain Morris表示:「賽靈思去年推出業界首款65奈米FPGA之後,在65奈米節點獲得前所未有的成功經驗。目前所有13個元件均準時交貨。我們的成功來自於嚴格的內部製程控管,以及與晶圓代工夥伴的緊密合作。我們在65奈米製程的成熟度與完美的執行力,以及比最接近競爭者早一年提供最新技術的能力,讓顧客對我們更具信心。」 1 k$ k* @6 D3 n9 S! ]- E" f* n
5 {) P/ f- z# _/ [
嘉惠客戶的領先業界65奈米技術 6 ^& ?$ ~6 p0 ?% \6 W
透過關鍵設計團隊在製程技術、架構以及產品開發方法方面的創新,Virtex-5 FPGA提供顧客前所未有的效能與密度優勢。相較於前一代90奈米FPGA,Virtex-5 FPGA的速度平均可提高30%、容量增加65%,同時降低達35%的動態功耗、維持低靜態功耗、並且減少45%的使用面積。 0 X6 N+ l2 t9 d' q
* @+ S0 G2 k& Q
Virtex-5 LXT與SXT平台,透過一套在成本與使用簡易性方面領先業界的完備高速序列式I/O設計解決方案,提供內建PCI Express端點與Gigabit乙太網路區塊。SXT平台搭配功能強大的Virtex-5序列式I/O解決方案,可提供業界最高的DSP效能。 ! Z' l. f: I1 @: f4 ]9 i& K. P

5 b7 ?' W0 r. Q完備的解決方案
" f/ {8 m, B% E0 P* x, e藉由在65奈米製程節點領先對手超過一年的優勢,賽靈思得以提供顧客成熟與完備的設計解決方案,包括軟體與設計工具、通訊協定套件、開發公板、入門套件、以及全球經銷網絡的線上購買機制。
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2007-5-22 00:11:55 | 只看該作者
哈哈0 x( r% ?/ E- q0 d
我還以為買這塊 Vertex-5 送 抗壓座墊咧∼∼ 這廣告還真是靈活,到處遊走0 ]' h$ o1 D1 }
BTW,9 U: _. J" p" G- n' R* {
65奈米的FPGA會不會很貴阿
/ f( _  M0 Q2 x" H" \$ D! eAltera 真的還在90奈米嘛 ==>TSMC會輸嘛?
$ t' m6 m6 L( Q  o: s, t- [& ^" ]: Q- e; I5 H0 B
[ 本帖最後由 masonchung 於 2007-5-22 12:26 AM 編輯 ]
3#
發表於 2007-5-22 10:15:14 | 只看該作者
Altera的s3似乎還無法正常供貨. 如果有說錯歡迎同好指正.
5 r9 R- _9 n/ `! ~- r1 w* GTSMC會不會輸???有時並不是絕對的, 生意上有句話說: 永遠要跟會成功的人做伙伴. 我想這麼說明會比較貼切點.
3 E0 T4 [; Y3 {
9 t% h! q. F2 P0 X; m+ M( l事實上65nm FPGA的售價比90nm FPGA的售價會更令你滿意的
4#
發表於 2007-5-22 15:57:12 | 只看該作者
再補充一下, 有問題也歡迎糾正5 e8 p9 @, c3 A% r. g! |

, ~8 h: u, q4 u0 K; f就算是Altera的C3用65nm做, 但是C3就是沒有Xilinx S3的齊全, 以單項的強項而言, S3還是很好的選擇, 諸如DSP performance, IO...等, 回到系統的成本而言, C3的選擇並不見得比90nm的 S3好.
5#
發表於 2007-5-24 01:03:37 | 只看該作者
我找到這些資料(補充一下)
/ N$ A& ]& J, d7 FAltera 65奈米Stratix III FPGA問世
# F8 z, b6 s, X% C4 D$ ^6 A5 L# Q5 {http://www.eettaiwan.com/ART_8800442139_480202_632104a7200611.HTM8 [7 S( I; v3 X2 y
Altera 65奈米FPGA採低功耗製程 (C3)
; Y# m" l" O# X9 m& m6 y- o0 Z0 @) @http://www.eettaiwan.com/ART_8800458063_681521_NP_147194e6.HTM
  K/ g9 b" m+ B2 r2 h9 K) g8 P+ C  _, \9 nXilinx Spartan-3A I/O 最佳化FPGA 全系列平台榮獲生產認證
$ N9 }% I: g9 T' X) b$ y8 xhttp://www.compotechasia.com/articleinfo.php?cid=5&id=95156 [! `# U) j7 u2 U

6 t5 W( M6 u. y. E$ O$ S恩∼策略聯盟的確是要點
9 @/ v5 B3 {6 i( b; g  g說明白點,設計能力更是要件+ ?4 C+ v2 k( k! ?
光是成本優勢不一定帶來產品的最大效益
, q- v. u; \: i* P6 X" d+ K所謂的研發並不是去買一些科技產品來當庫存或來拼裝組裝- J6 i" d& I% z0 k! z
而是要積極投入人力資源來開發新產品
+ |: h& y$ O" r! l! F) H- ~
- e, J) J+ K/ N$ r/ P2 l這樣不知有無刺激到一些人的想法% a% G* {5 z$ P+ \9 F6 T; _6 W
但是為了科技島的將來,這樣的大聲呼應是必要的7 t4 e/ s: j% C
/ @3 }! d" ^6 f) c3 Q/ G3 g; h; d
[ 本帖最後由 masonchung 於 2007-5-24 01:15 AM 編輯 ]
6#
發表於 2008-3-3 16:07:14 | 只看該作者
賽靈思2008年CES消費電子展重點新聞整理! R2 X+ X" k8 v5 `

: Y# s/ M! o- t; X-賽靈思推出降低系統成本50%的小型FPGAs -賽靈思推出通過汽車認證的低成本XA Spartan-3A 與Spartan-3A DSP FPGA -賽靈思新款XA Spartan-3E FPGA 汽車ECU開發套件,加快資訊娛樂、駕駛輔助系統、駕駛資訊裝置的設計- F  t/ }7 Q: R  w8 u

8 P% i3 |4 {( Q& u8 a$ u賽靈思透過新款logiCRAFT3小型多媒體顯示器平台,擴增汽車資訊娛樂產品配套方案* m2 ?3 m" m, X9 M
-賽靈思在消費電子展中透過一系列不同領域的產品,包括HDMI影音連結介面、數位顯示器、行動電話、影像處理、汽車資訊娛樂系統、駕駛資訊裝置,展現出其低成本解決方案的好處。+ y% c6 ]$ g/ W  l
7 P8 P! C. u* z1 S5 ~
賽靈思推出降低系統成本50%的小型FPGA
* X' u& R/ v9 X全球可編程邏輯解決方案領導廠商Xilinx(美商賽靈思)公司(NASDAQ:XLNX)發表最新90奈米低成本Spartan™-3A FPGA,並針對各類應用進行最佳化,包含數位顯示器、機上盒與無線路由器。全新Spartan™-3A FPGA之小型化元件特色可滿足業界對於更小封裝的需求,來進行成本敏感度極高的消費性電子產品之設計方案。 2 o' M: o/ t' B- A7 Y/ M3 A
7 H: R1 T3 ]; M: S% K) L  R% z: s
藉由提供業界最多元的元件封裝選擇、最完整的IP函式庫(8x)以及大量的整套輸出研發機板,賽靈思相較於其他廠商的FPGA,其完整的解決方案不需額外的標準機板元件,協助客戶最多降低50%的整體系統成本。同時,減少外部元件的需求,亦可提供更高的系統可靠度。! t  s6 e) T0 e" {7 h8 J2 h
* Q5 U) s# }1 A1 G
隨選的即時省電功能
' [, \: j! A) g8 u0 P4 pXilinx Spartan-3 FPGA提供領先業界的電源管理解決方案,搭配雙電源管理模組,可立即節省耗電量,並減少對外部元件的需求,像是調節器、散熱片、緩衝元件等。Xilinx Spartan-3A元件在待機模式時,可減少逾40%的靜態功耗;在休眠模式時,可減少高達99%的靜態功耗。待機模式將靜電流降低至最低狀態,同時可保存FPGA中的所有資訊。這個模式透過一個喚醒針腳來指示狀態與可編程計時器來延遲內部時序,並輸出喚醒訊號,來提供快速喚醒時間及系統層級的同步化,直到系統做好準備為止。休眠模式使用最低的靜態功率(幾乎是0mA),並具備完全關機的能力。 + u( n! y) O0 K9 Z8 [
+ r( a4 @# A" p& t
搭配DeviceDNA技術的低成本設計防護 9 @! P  [, D/ t$ V7 |2 w2 d
Xilinx Spartan-3A與3AN元件提供一個獨一無二的DeviceDNA序號。這個固定ID號碼能保護硬體與軟體IP,為研發業者提供充裕的彈性,建置各種客製化演算法,支援驗證、複製、以及控制IP啟動等功能。其功能類似於ATM交易模式,透過智慧卡和針腳的組合產生啟動值,再比對儲存的編號,就能根據數值通過驗證或拒絕交易。
8 d) h; L5 v$ p1 R' v
# ~" S! d# s+ _XA Spartan-3A 與Spartan-3A DSP FPGAs6 v1 {- B2 A8 b/ `- n5 Z* ]
賽靈思推出Xilinx® Automotive (XA) Spartan™-3A以及Spartan-3A DSP FPGA,大幅拓展低成本、符合汽車認證的元件陣容。這些全新產品方案為高IO/邏輯比與高頻寬數位訊號處理(DSP)功能,提供應用領域最佳化的解決方案,並具備低功耗與先進的設計安全防護特性,協助業者開發資訊娛樂系統、儀表板、以及駕駛輔助系統。
% m! S4 s( W3 w9 u
( @5 M$ w# F& y$ _: ?XA Spartan-3A FPGA提供每個邏輯單元最高數量的I/O,以及眾多的連結界面,提供極致的彈性與擴充性,支援各種I/O密集顯示器與LED背光應用。XA Spartan-3A DSP 元件具備更多邏輯、記憶體、以及XtremeDSP™ slice,可搭載超越任何其他低成本PLD元件的DSP處理流量,提供汽車電子前所未有的平行處理效能。這兩系列的XA元件,針對TFT顯示器、影像與影片處理、車內網路等汽車電子應用,提供最佳化的FPGA解決方案。 ; O6 c7 n& G/ N& \0 V$ F3 M

$ D% U4 @5 ?; D8 M7 T0 h價格與供貨時程
" W9 _% b, R# f$ g" a客戶可運用XC Spartan-3A與Spartan-3A DSP元件,以及現有的塞靈思開發工具套件,立即展開設計。內含20萬個系統閘極的XA Spartan-3A FPGA,將於2008年第2季開始出貨,售價低於8.5美元;內含180萬個系統閘極的XA Spartan-3A DSP元件將於第3季問市,售價低於32美元。上述定價皆是5萬顆量購定價,採用最小的封裝規格,支援汽車專屬的I-Grade溫度。
% X. p  {8 |4 O! u& t5 I$ w. V& o7 C. s- }
新款XA Spartan-3E FPGA 汽車ECU 開發套件
: f# f. l3 e" `% u賽靈思宣布 Xilinx Automotive (XA) 汽車發動機控制器(ECU)開發套件以出貨上市。XA Automotive ECU套件是採用通過汽車認證的低成本Xilinx® XA Spartan™-3E現場可編程邏輯閘陣列(FPGA)為基礎,提供一個理想平台,能快速開發車內網路、資訊娛樂、駕駛輔助系統、以及駕駛資訊系統。
1 D* `% B  R$ @# h
6 {. ]1 \+ d, E0 z4 G3 k3 s4 L賽靈思與汽車電子解決方案領導供應商Si-Gate 公司 (www.si-gate.com)合作研發XA Automotive ECU開發套件。此套件內含開發公板,內含預先設計的硬體界面,並支援各種汽車應用IP。如此完整的開發環境,讓汽車研發業者能快速評估各種元件,立即讓其設計方案能順利運作。
8 n. O/ N) _. N/ j9 L) @. A4 y, T+ Q( I: n& L8 I4 o% o
賽靈思擴增汽車資訊娛樂產品配套方案- l) l% X& y4 x& b" m
賽靈思宣布推出以低成本Xilinx® XA Spartan™-3E現場可編程邏輯閘陣列(FPGA)為基礎開發出來的新款logiCRAFT3 Compact多媒體顯示器開發平台。賽靈思與汽車市場開發系統與IP領導供應商Xylon攜手合作開發此強固平台,可提供更佳的彈性與擴充性,讓模組研發業者能運用Xilinx XA可編程元件開發各種車內顯示器系統。此平台亦支援Altia圖形化使用者界面(GUI)工具,讓業者不需客製化軟體,加速開發各種客製化顯示器內容與使用者界面。 7 v% }  o+ s  X) Q. I2 _

& {) ]( @  V( G1 Q' U5 ?' s價格與供貨時程
1 s4 h8 X( q# d顧客從2008年第1季起即可透過Xylon訂購logiCRAFT3機板。搭載最小XA 3S250E元件的logiCRAFT3機板售價從1,295美元起;而搭載最大XA 3S1200E元件的機板售價則從1,895美元起。 搭載賽靈思解決方案的創新產品在CES消費性電子展中大放異彩。
7#
發表於 2008-3-21 18:29:54 | 只看該作者
運用通過硬體驗證的解決方案 賽靈思協助顧客加速開發SFI-5各類應用   ?9 x2 S, g# I

. f2 [. v2 ^) E. O3 y免費的參考設計方案與第三方IP搭配通過65奈米製程驗證的Virtex-5 LXT元件,協助業者開發40G網路系統
+ i$ Q: q  j* ^% Q2 C+ O7 E0 S$ R9 i% p5 ?$ ]* G
        全球可編程邏輯解決方案領導廠商Xilinx(美商賽靈思)公司(NASDAQ: XLNX)今日宣布開始供應一款通過硬體驗證的免費參考設計方案與第三方IP,來支援光互連論壇(OIF)SERDES訊框器界面level 5(SFI-5)標準。此款SFI-5 界面負責光學傳送元件與網路處理系統之間的通訊。此款參考設計方案採用65奈米XilinxR Virtex™-5 LX330T FPGA元件,協助業者加速開發支援負載速度40 Gbps的有線網路系統,讓像是光學連結器、光纖終端設備與中繼器、40G多工器、以及測試設備等各種應用,能使用系統中的OC768/STM256 與OTN OTU-3等傳輸界面。   A/ `3 b2 g( }9 @+ k- z

) v$ _; f0 x( K8 w! J        此參考設計方案已通過Xilinx ML525IP評估平台的硬體驗證,並針對訊號偏移、溫度、處理、電壓變化進行特性分析,以確保界面的可靠度,同時相容於OIF SFI-5標準中。利用業界最低功耗的收發器 – 每對發送器/接收器的功耗通常低於100 Mw – 此款Virtex-5 LXT FPGA元件打造的參考設計方案,則使用17個收發器(16個用來處理資料,1個用來進行校正) 。 8 |: B" y/ o/ H

9 Y( Y* t9 {+ ^  ]# I6 A        賽靈思公司平台解決方案行銷部門資深經理Anil Telikepalli表示:「網路設備快速朝向40G的承載速率發展,讓SFI-5替光學詢答器,提供晶片對晶片的界面。Virtex-5 LXT FPGA平台適合用來建置SFI-5實體層,以及額外的邏輯模塊,例如:向前錯誤校正以及訊框器等功能。通過硬體驗證的SFI-5界面設計,充分運用業界目前唯一邁入量產階段的65奈米FPGA元件,並內建低功耗收發器,在接收器端提供充裕的解偏移餘裕度,並在不斷變化的系統環境下,保持穩定的運作。」
+ G2 C  {2 i8 y, L5 G# M. `8 _' ~5 G7 e/ b+ u* h: A
        正在尋求更多Virtex-5 LXT FPGA 元件解決方案來開發40G的系統設計的有線網路產品研發業者,可運用參與Xilinx Alliance計畫的廠商Avalon Microelectronics,針對40 Gbps應用所提供的IP方案,其中包括: SxI-5相容的SFI-5 實體層核心、搭載POS的40G SONET-768/SDH-256核心、43G OTU-3與G.709 FEC整合元件、或是其他Enhanced FEC元件。詳細資訊請見: www.avalonmicro.ca/products/index.php?Category=6.
5 d8 Y9 C4 r( G9 p" z# L; S5 L
7 o! u9 a, R$ b關於Xilinx Virtex-5 FPGA系列元件
7 v: p# z1 D) n  h+ ~+ C7 y( u, y5 d  G) m( ?/ u* B
Virtex-5是獲獎無數的Virtex系列元件的第5代產品。Virtex-5系列元件採用業界最先進的65奈米三閘極氧化層技術、突破性的新ExpressFabric™技術、以及成熟的ASMBL™架構,包括針對特定領域進行最佳化的平台,鎖定高速邏輯、數位訊號處理器(DSP)、嵌入型處理、以及序列連結等應用。新元件現已量產供貨,可透過網站與賽靈思各大經銷商訂購。若想進一步降低成本,XilinxR EasyPath™方案讓顧客能在各種高產量應用中使用Virtex-5元件。欲知更多相關資訊,請瀏覽www.xilinx.com/virtex5 網站。
9 A7 _& o+ u4 q! l2 {' w" l" ~- z* Q6 @  Q+ g  ]% [
價格與供貨時程
. }7 b7 Q8 s% v+ R. I) Q4 A0 b$ g$ `, M$ e
        針對SFI-5界面的免費參考設計方案可由下列網站下載:www.xilinx.com/spi_sfi. Virtex-5 LX330T FPGA元件現已開始供貨,而ML525開發公板將於今年五月開始供貨上市。詳細資訊請參考 www.xilinx.com/virtex5
8#
發表於 2008-4-3 10:15:44 | 只看該作者
賽靈思推出創新Virtex-5 FXT FPGA元件為高效能處理與高速序列I/O設計 提供最佳系統整合度
* u1 X. E! z1 Y( r2 f/ [  m* {8 X' r+ n7 m9 X
採用65奈米打造的第四款Virtex-5系列FPGA平台 具備PowerPC 440 處理器模塊、GTX 高速收發器、 / C/ R/ y0 v4 \% D4 ^( b' a: s9 c
以及超過 190 GMACs的DSP 效能
; P6 m- L$ L  ^- A) K
4 d! V* {% Y% r2 J% d3 P  
: \, n6 i& B/ ~* U4 V. Z. \: G全球可編程邏輯解決方案領導廠商Xilinx(美商賽靈思)公司(NASDAQ: XLNX)今日宣布推出 VirtexR-5 FXT 元件,是業界首款搭載PowerPCR 440處理器模塊、高速RocketIO GTX收發器、以及專屬XtremeDSP處理功能的FPGA。採用65奈米的Virtex-5 FXT元件是Virtex-5系列元件的第四款平台,提供高效能,協助研發業者降低系統成本、機板空間、以及元件數量。此外,有了賽靈思以及邏輯、嵌入式、DSP開發工具、以及IP核心等業界首屈一指供應商的支持,Virtex-5 FXT FPGA能針對有線與無線通訊、影音廣播設備、軍事、航太、工業系統等各種應用,提供極致的系統整合平台。 " r. H: F/ [& g- o; J2 i
  1 e  c) l/ z0 G% w/ X7 ~9 j
Forward Concepts公司創辦人暨總裁Will Strauss表示:「將主要處理器與SERDES元件整合至單一晶片可為需要節省機板空間與成本的研發業者,帶來顯著的價值,並可滿足其對效能的嚴苛要求。以無線基地台來說,像Virtex-5 FXT平台這樣的技術,能創造可觀的效益,尤其是在LTE基頻的4G通訊系統。」
' x8 H& t0 ]8 \1 v) I$ p, k  5 y8 N! o: |5 x& f( N# a
包含今日發表的VirtexR-5 FXT 元件在內,賽靈思已為Virtex-5系列元件推出四款完整的特定領域最佳化Virtex-5 FPGA平台。 Virtex-5系列元件為首款可發揮效能、密度、與65奈米成本效益的FPGA系列元件,並帶來前所未有的效能與密度提昇,比起先前的90奈米世代FPGA,其速度平均提高30%,邏輯容量增加65%。同時,賽靈思讓Virtex-5系列元件的動態功耗減少35%,超越上一世代元件,達到突破性的效能。LX、LXT、SXT、以及FXT等四個針對特定領域最佳化的平台,可涵蓋眾多領域,讓工程師僅須針對其設計需求,挑選包含邏輯、I/O、以及硬式IP模塊最佳組合的FPGA,來支援邏輯密集、嵌入式處理、DSP、以及序列連結等應用,進而建置具備成本效益的各種電子系統。有關Virtex-5系列元件的詳細資訊,請瀏覽www.xilinx.com/virtex5
- ~2 C; u/ m) a# Y" I  8 ^( ^: T7 V# j5 ]- @' y) A. W( ~
最高效能的嵌入式處理模塊
( n0 @6 V2 z4 h' D" a  創新的Virtex-5 FXT平台提供首款最多可包含兩個業界標準PowerPC 440處理模塊的FPGA。每個處理器具備整合的32KB指令與32KB的資料快取,可在550MHz的運作時脈下,提供1100 DMIPS的效能。緊密整合的PowerPC440 模塊,是一個嶄新的整合式5x2 交叉處理器互連架構,能以同步模式存取I/O與記憶體。高度整合的設計讓這個創新的互連架構具備專屬的主控與從屬處理器區域匯流排界面、四個包含分立的傳送與接收通道的DMA連結埠、與以及一個專屬記憶體匯流排界面,以支援高效能、低延遲的點對點連結。 2 r" g' P  U# \/ K

" q+ {4 r- O; q研發業者可利用PowerPC 440嵌入式處理器模塊,輕鬆快速地建置各種先進的可擴充嵌入式處理應用。先進的PLB架構可最大化處理器、記憶體交叉(crossbar)、以及軟式IP邏輯元件之間的資料傳輸率,採用高流量的128位元界面,協助將系統瓶頸降至最低。此外,增強型高效能輔助處理器控制單元(APU)提供更多的連結功能,支援專屬的協同處理引擎,或客戶自行設計的指令,可用在影片處理、3D資料處理、以及浮點運算等應用。 ' J! ]) q  U4 U" T& U
- @2 q8 C; k8 X- i
在推出 EDK 10.1後,Virtex-5 FXT中的PowerPC 440模塊可獲得業界標準作業系統的支援,其中包括Wind River Systems、Green Hills以及其他嵌入式作業系統領導供應商。Linux方面的支援,包括MontaVista、Wind River Systems等。此外,Xilinx和開放原始碼Linux社群長期以來均維持密切的合作。 . Y& v$ a/ m8 y3 X! k/ H" P3 x  \
  9 B/ x! [. R' ~/ G$ h
先進的序列連結功能
7 J6 B/ N( A1 k- l為因應市場對更高I/O頻寬的需求,Virtex-5 FXT平台加入高效能、低功耗的RocketIO GTX 收發器,能支援500 Mbps至6.5 Gbps的資料傳輸率。客戶可設計出支援像是XAUI、光纖通道、SONET、Serial RapidIO、PCI ExpressR 1.1 與2.0、Interlaken等標準的各種應用。每個6.5 Gbps的速度下,每個通道只需不到200mW的一般功耗,GTX收發器搭載許多先進的功能,像是4-tap DFE 接收器等化與線性等化,以及傳送訊號的前置放大,藉此在更高的線路速度下改善訊號完整性。新款收發器模塊亦含有一個獨特的多重實體編碼子層,支援64B/66B 與64B/67B 編碼/解碼機制,讓每個通道可省下數千個邏輯單元。此外,跨平台的針腳相容性,讓採用Virtex-5 LXT與SXT元件的客戶能把其設計轉移至Virtex-5 FXT,以發揮高效能嵌入式處理元件與序列連結的效益。
6 j+ ]$ s6 l( S0 e  
: q6 N9 n+ z; d, `- F# B* A9 v% I創新的訊號處理功能 ( g' [  \! k" d6 u
Virtex-5 FXT 平台含有 384 個DSP slices以及16.5MB的內部記憶體,能在運作時脈達500MHz的情況下,提供超過190 GMAC的DSP處理效能以及92 tera-bits/sec的記憶體頻寬。硬體資源的平衡配置,讓傳統的DSP與視訊運算密集的應用發揮最高的效能。嵌入在所有XtremeDSP™ VirtexR-5 元件的DSP48E slice,帶來更高的DSP整合度以及更低的功耗,超越前一世代Virtex元件。支援超過40個動態控制的運作模式,包括:乘數器、乘法/累加器、加乘/減法器、分支輸入累加器、桶型位移暫存器、寬型計數器、以及比較器。 % r5 @; q! @- j( ]6 M8 A
  
' A9 n) t. H: H. A: E  ~6 I% X賽靈思公司先進產品事業群產品開發部副總裁Steve Douglass表示:「為了因應音訊、視訊、數據傳輸的市場與頻寬需求,現今的系統單晶片解決方案必須結合彈性以及超高效能的嵌入式處理、數位訊號處理、以及連結功能。Virtex-5 FXT平台結合了Virtex-5系列元件的高效能邏輯與DSP處理功能,搭配包含業界標準PowerPC 440處理模塊的高效能處理功能與高速收發器,能以極高的速度讓資料在晶片內外移動。」 ( c% o/ t0 [8 i
  - w$ Z  ?9 b& Q, L3 e' a1 ]2 o
設計支援
3 f3 `& v5 `& H4 RVirtex-5 FXT FPGA 平台擁有Xilinx新版ISER Design Suite 10.1開發工具提供的支援。此款最近發表的統合開發方案,內含所有領域的專屬工具,能簡化邏輯、嵌入式、以及DSP等應用的系統設計。其中包括ISER Foundation™、嵌入式開發套件 (EDK)、System Generator for DSP、AccelDSP™合成工具、ChipScope Pro 與ChipScope Pro 序列I/O Toolkit、PlanAhead™ 設計與分析工具、以及ISE 模擬器。 4 r2 ^+ m2 g# o. P% d4 u, {% @
  
7 M7 V/ X; q: {4 a除了簡化安裝與註冊流程外,ISE Design Suite 10.1 還加入跨工具整合的改良功能,讓客戶不論是否有購買所有產品,都能進行評估。有關新款ISE設計套件的詳細資訊,請瀏覽www.xilinx.com/ise   [. H- I3 s/ v' T
  0 \& Y6 J% k+ u) i4 W( r
價格與供貨時程 1 j# D0 d% h. \9 I( T
Virtex-5 FXT FPGA 現已開始供應FX30T 與FX70T樣本;並將於未來六個月推出其餘的FX100T、FX130T 、以及FX200T等元件,預計在2008年第3季開始量產供貨。2009年下半年之前的FX30T元件每千顆量購單價為159美元。VirtexR-5 EasyPath™計畫支援Virtex-5 FXT元件,可協助降低高量產的成本。欲得知詳細資訊,請參閱:www.xilinx.com/virtex5fxt( F3 g) i; _! d5 l+ ~  L" {
0 j0 E& N' T& Q& n8 x9 v! F2 S

/ A+ h  j9 P) K9 p+ @- ?
' o4 n# V. P6 X. l6 _[ 本帖最後由 heavy91 於 2008-4-3 10:19 AM 編輯 ]

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
9#
 樓主| 發表於 2008-4-3 14:12:20 | 只看該作者

賽靈思推出創新Virtex-5 FXT FPGA元件

為高效能處理與高速序列I/O設計 提供最佳系統整合度5 R) R) w9 h) u4 U2 A% Q4 z: K1 h
採用65奈米打造的第四款Virtex-5系列FPGA平台 具備PowerPC 440 處理器模塊、GTX 高速收發器、 以及超過 190 GMACs的DSP 效能
# e/ ?3 `( z* d7 z! M4 y( f: k9 Q  
3 J7 b* v/ X7 U6 e/ b0 D5 J  R5 X全球可編程邏輯解決方案領導廠商Xilinx(美商賽靈思)公司(NASDAQ: XLNX)今日宣布推出 VirtexR-5 FXT 元件,是業界首款搭載PowerPCR 440處理器模塊、高速RocketIO GTX收發器、以及專屬XtremeDSP處理功能的FPGA。採用65奈米的Virtex-5 FXT元件是Virtex-5系列元件的第四款平台,提供高效能,協助研發業者降低系統成本、機板空間、以及元件數量。此外,有了賽靈思以及邏輯、嵌入式、DSP開發工具、以及IP核心等業界首屈一指供應商的支持,Virtex-5 FXT FPGA能針對有線與無線通訊、影音廣播設備、軍事、航太、工業系統等各種應用,提供極致的系統整合平台。
, S# H& h$ ]; M1 Z& J: h2 Z: C  
5 k9 l  C% h- o6 |, HForward Concepts公司創辦人暨總裁Will Strauss表示:「將主要處理器與SERDES元件整合至單一晶片可為需要節省機板空間與成本的研發業者,帶來顯著的價值,並可滿足其對效能的嚴苛要求。以無線基地台來說,像Virtex-5 FXT平台這樣的技術,能創造可觀的效益,尤其是在LTE基頻的4G通訊系統。」
/ Z: T# ]/ z4 @. X  
5 g1 ^. Z" ]: N7 i/ b, \包含今日發表的VirtexR-5 FXT 元件在內,賽靈思已為Virtex-5系列元件推出四款完整的特定領域最佳化Virtex-5 FPGA平台。 Virtex-5系列元件為首款可發揮效能、密度、與65奈米成本效益的FPGA系列元件,並帶來前所未有的效能與密度提昇,比起先前的90奈米世代FPGA,其速度平均提高30%,邏輯容量增加65%。同時,賽靈思讓Virtex-5系列元件的動態功耗減少35%,超越上一世代元件,達到突破性的效能。LX、LXT、SXT、以及FXT等四個針對特定領域最佳化的平台,可涵蓋眾多領域,讓工程師僅須針對其設計需求,挑選包含邏輯、I/O、以及硬式IP模塊最佳組合的FPGA,來支援邏輯密集、嵌入式處理、DSP、以及序列連結等應用,進而建置具備成本效益的各種電子系統。有關Virtex-5系列元件的詳細資訊,請瀏覽www.xilinx.com/virtex5
$ C+ G/ U8 T2 O) |" |  ) }) D; `7 k* j+ U9 `8 O( M3 S  q
最高效能的嵌入式處理模塊 ( k5 x: _5 P7 Q" S8 n
  創新的Virtex-5 FXT平台提供首款最多可包含兩個業界標準PowerPC 440處理模塊的FPGA。每個處理器具備整合的32KB指令與32KB的資料快取,可在550MHz的運作時脈下,提供1100 DMIPS的效能。緊密整合的PowerPC440 模塊,是一個嶄新的整合式5x2 交叉處理器互連架構,能以同步模式存取I/O與記憶體。高度整合的設計讓這個創新的互連架構具備專屬的主控與從屬處理器區域匯流排界面、四個包含分立的傳送與接收通道的DMA連結埠、與以及一個專屬記憶體匯流排界面,以支援高效能、低延遲的點對點連結。 6 |5 e. `' U; L3 @

+ x! \4 h9 i* H( p5 W研發業者可利用PowerPC 440嵌入式處理器模塊,輕鬆快速地建置各種先進的可擴充嵌入式處理應用。先進的PLB架構可最大化處理器、記憶體交叉(crossbar)、以及軟式IP邏輯元件之間的資料傳輸率,採用高流量的128位元界面,協助將系統瓶頸降至最低。此外,增強型高效能輔助處理器控制單元(APU)提供更多的連結功能,支援專屬的協同處理引擎,或客戶自行設計的指令,可用在影片處理、3D資料處理、以及浮點運算等應用。 % [  d: w4 `4 g. l8 `9 E9 }, }
& P+ r- Y8 F& @3 A6 W- |) q
在推出 EDK 10.1後,Virtex-5 FXT中的PowerPC 440模塊可獲得業界標準作業系統的支援,其中包括Wind River Systems、Green Hills以及其他嵌入式作業系統領導供應商。Linux方面的支援,包括MontaVista、Wind River Systems等。此外,Xilinx和開放原始碼Linux社群長期以來均維持密切的合作。 ) N7 C6 X" ~) S# E/ ?
  
3 K8 k0 ^9 S9 q5 P( W% h- [先進的序列連結功能
3 I( f6 k- v% b$ B' O9 f為因應市場對更高I/O頻寬的需求,Virtex-5 FXT平台加入高效能、低功耗的RocketIO GTX 收發器,能支援500 Mbps至6.5 Gbps的資料傳輸率。客戶可設計出支援像是XAUI、光纖通道、SONET、Serial RapidIO、PCI ExpressR 1.1 與2.0、Interlaken等標準的各種應用。每個6.5 Gbps的速度下,每個通道只需不到200mW的一般功耗,GTX收發器搭載許多先進的功能,像是4-tap DFE 接收器等化與線性等化,以及傳送訊號的前置放大,藉此在更高的線路速度下改善訊號完整性。新款收發器模塊亦含有一個獨特的多重實體編碼子層,支援64B/66B 與64B/67B 編碼/解碼機制,讓每個通道可省下數千個邏輯單元。此外,跨平台的針腳相容性,讓採用Virtex-5 LXT與SXT元件的客戶能把其設計轉移至Virtex-5 FXT,以發揮高效能嵌入式處理元件與序列連結的效益。 3 c7 X$ `2 r/ a, O8 ^2 Q! W3 i* n
  . v9 d+ ]5 N7 E& o; g4 V
創新的訊號處理功能 : l7 l, F1 i$ M6 C* h
Virtex-5 FXT 平台含有 384 個DSP slices以及16.5MB的內部記憶體,能在運作時脈達500MHz的情況下,提供超過190 GMAC的DSP處理效能以及92 tera-bits/sec的記憶體頻寬。硬體資源的平衡配置,讓傳統的DSP與視訊運算密集的應用發揮最高的效能。嵌入在所有XtremeDSP™ VirtexR-5 元件的DSP48E slice,帶來更高的DSP整合度以及更低的功耗,超越前一世代Virtex元件。支援超過40個動態控制的運作模式,包括:乘數器、乘法/累加器、加乘/減法器、分支輸入累加器、桶型位移暫存器、寬型計數器、以及比較器。
; F) p" `4 [: ]; H, C# Q3 a( A  6 t: y# q9 L" C* K* V9 \6 {6 [
賽靈思公司先進產品事業群產品開發部副總裁Steve Douglass表示:「為了因應音訊、視訊、數據傳輸的市場與頻寬需求,現今的系統單晶片解決方案必須結合彈性以及超高效能的嵌入式處理、數位訊號處理、以及連結功能。Virtex-5 FXT平台結合了Virtex-5系列元件的高效能邏輯與DSP處理功能,搭配包含業界標準PowerPC 440處理模塊的高效能處理功能與高速收發器,能以極高的速度讓資料在晶片內外移動。」 # H, d3 Y* ?7 z  z$ I; u
  & p( H! Q9 H6 r1 F5 o" M) _
設計支援
, q: U% z8 L% L- J& ^Virtex-5 FXT FPGA 平台擁有Xilinx新版ISER Design Suite 10.1開發工具提供的支援。此款最近發表的統合開發方案,內含所有領域的專屬工具,能簡化邏輯、嵌入式、以及DSP等應用的系統設計。其中包括ISER Foundation™、嵌入式開發套件 (EDK)、System Generator for DSP、AccelDSP™合成工具、ChipScope Pro 與ChipScope Pro 序列I/O Toolkit、PlanAhead™ 設計與分析工具、以及ISE 模擬器。 . L* d' ~3 |3 K, D4 I- I

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
10#
發表於 2008-4-21 16:10:03 | 只看該作者
賽靈思推出完整設計工具套件 提供突破性的強大功能
2 f3 c! G  z8 _" H為FPGA邏輯、嵌入式與DSP設計人員提供單一整合式完整解決方案帶來快上2倍的速度與高達38%的效能- S  L! I3 G1 y. @
8 o* R) ?! {. `% T8 o- U
全球可編程邏輯解決方案領導廠商Xilinx(美商賽靈思)公司(NASDAQ: XLNX)今日宣布推出具備單一整合式的10.1版ISE®設計套件,讓FPGA邏輯、嵌入式、與DSP設計人員能立即存取賽靈思全系列且具備完全互通性的設計工具。10.1版的ISE設計套件提供較平均時間快上2倍的快速建置流程,讓設計人員每天可完成更多作業。此外,今天發表的SmartXplorer 技術可專為設計人員解決其所面臨的許多重要挑戰,包含:時序收斂與生產力。SmartXplorer 技術可在多部Linux主機上發揮分散式處理功能,幫助設計人員每天完成更多的建置作業。運用分散式處理功能與多重建置策略,讓效能最多可提高38%。SmartXplorer技術亦提供許多工具,讓用戶能監視每個批次的結果,並得到個別的時序報告。   7 V: Z0 P! H  S7 ?! m0 U

' i( |) t$ h0 e7 \- W" L( H& ~. I為全球客戶提供顧客導向資訊科技與通訊解決方案的領導廠商Fujitsu公司的光電系統事業群資深工程師Yasuhiro Ooba表示:「10.1版ISE®設計套件為我們的設計團隊帶來無與倫比的價值,最多可降低80%的建置時間。更快的執行時間可節省可觀的開發時間,並加快產品的上市時程。」. |- W0 M* ]& N3 F
9 a8 m: d1 ?# m! F& w9 ?: D7 x
資料中心I/O虛擬化的技術領導廠商Xsigo Systems公司的邏輯設計人員Honda Yang表示:「SmartXplorer為我們的FPGA設計流程提供強大的額外功能。倘若沒有SmartXplorer,我們就得以手動方式分別登入多部伺服器,來管理每項PAR作業。我對於SmartXplorer讓效能提高20%這樣的結果感到非常驚喜。」% c. U, Y: J0 O" y

" E3 J9 v! d. G5 r: Y2 F  k運用PlanAhead Lite與策略型建置模式來提高生產力# t3 @5 T% \  b0 z/ n
藉由ISE® Foundation™裡的PlanAhead Lite工具,用戶可發揮獲獎無數的PlanAhead設計與分析工具中的強悍規劃與分析功能。不必額外付費就能獲得PlanAhead Lite裡的革命性PinAhead技術。此種直覺化解決方案是專為簡化FPGA與PCB之間的界面管理複雜性而設計的。PinAhead技術能在設計開始階段執行智慧型輸出針腳(pinout)定義,且在互動式針腳配置過程中檢查設計規則,可免除設計後期與輸出針腳相關的變更次數。在完成針腳配置後,PinAhead能以逗號分隔數值(CSV)、VHDL、或Verilog表頭等格式,匯出I/O連結埠資訊。 % o( t( Z, Q/ L3 q6 p

% e1 ^( A' ?* W% y6 `$ E賽靈思透過ISE設計套件10.1版,簡化研判最佳化建置設定的流程。設計人員現在能規劃與設定自己的設計目標,包括效能最大化、元件使用率最佳化、降低動態功耗、或將建置時間降至最低。運用此種空間縮減策略的設計人員平均可提高10%的邏輯使用率。  
8 I2 f1 g4 D/ z9 c- n4 L  f% r  R  P
工作小組提供更理想的驗證效果 0 G8 }9 @5 v5 e/ o$ V# ?- r
ISE設計套件10.1版亦受惠於賽靈思與業界EDA領導供應商Mentor Graphics之間的合作。運用IEEE IP加密模型,ISE設計套件10.1版可提供高達2倍以上的執行時間。全新效能最佳化的BRAM、DSP以及FIFO模擬模組,讓RTL模擬執行時間可再加快2倍。 7 w& ~5 i" O, W  B& ?

. |- J6 P2 a) k' P. y5 g第二代XPower 提供強化的功耗分析與最佳化功能 / C2 A) A0 @8 T8 q/ z; ?, B
許多產業研究顯示在製程持續微型化的情況下,FPGA業者目前面臨的最佳挑戰就是要達到功耗預算的目標。用戶在設計初期可運用ISE設計套件10.1版分析功耗需求,並在設計流程中為動態功耗進行最佳化作業。
. O/ o3 x' e% f
, i0 j, B$ `8 t% C/ e& l7 N第二代的 XPower 功耗分析工具藉由提供一個改良式界面,讓用戶可輕鬆地分析各模塊、階層、電源線路、以及使用資源的功耗,進而改進功耗評估的精準度。分析出的資料可以純文字或HTML格式呈現,這種可提供功耗分散資料的功能遠遠勝過其他邏輯方案供應商的靜態評估網頁。
, O: M1 q# Z3 r2 Y% [7 @& t. i& }9 _2 X' i& ^
ISE設計套件10.1版提供方便且完備的功耗最佳化功能。運用整合式的「功耗最佳化設計目標」功能,用戶可透過一個簡單的單一步驟程序,指定功耗最佳化設計。加上對映與邏輯配置(place-and-route)演算法方面的改良,用戶可減少設計方案的動態功耗—65奈米Virtex®-5元件平均可降低10%;而Spartan™-3世代FPGA平均則降低12%。* X: Q: U* X: M
. h: U# |9 K' U
嵌入式與DSP工具整合
" Y( _1 |3 P6 L7 B2 V/ b0 g為協助用戶更快達成最佳的嵌入式與DSP設計結果,ISE設計套件10.1版亦在賽靈思嵌入式與DSP工具中,加入許多易於使用的改良功能,包括統一的互通性功能,讓用戶可輕易地在ISE Project Navigator 中加入System Generator模組。EDK與System Generator for DSP技術間改良的跨工具整合,讓更精密的FPGA SoC設計能整合嵌入式與訊號處理功能。
+ K4 J. n; m8 z9 I
- b4 {' s1 u6 y. J價格與供貨時程
! Y, S6 X% I3 k3 ?/ z- MISE設計套件10.1版包含ISE Foundation、Embedded Development Kit (EDK)、System Generator for DSP、AccelDSP™ 合成工具、ChipScope™ Pro 分析器、ChipScope Pro Serial I/O 工具套件、PlanAhead 設計與分析工具、以及ISE模擬器。用戶可從DVD光碟或透過網路下載安裝特定領域的DSP、嵌入式與邏輯設計產品。運用電子化流程作為主要的產品供應方法,讓用戶不僅能得到自己需要的產品,還能獲得其他賽靈思設計工具的評估版本。
" n8 B9 z& J) T! S/ x; M0 g( b7 u* q1 c* `8 _: f! h  a
ISE設計套件10.1版的所有產品現已開始供應上市,售價介於495至2,495美元之間。顧客可至賽靈思網站免費下載試用60天的全功能評估版。
11#
 樓主| 發表於 2008-4-29 15:17:02 | 只看該作者
賽靈思推出支援新款Virtex-5 FXT FPGA的 嵌入式開發環境與產業體系   
" }+ G! O! e% L! H5 R嵌入式開發套件 (EDK) 10.1版讓業者立即針對 PowerPC 440 處理器進行嵌入式設計,並提供作業系統、工具、以及機板支援/ \% _. E8 n2 T. y5 J! H( u
  , {2 Z/ g- d/ Y1 H6 S0 Z
全球可編程邏輯解決方案領導廠商Xilinx(美商賽靈思)公司(NASDAQ: XLNX)今日宣布推出包含工具與產業體系廠商技術的全新嵌入式開發套件10.1版(Embedded Development Kit 10.1),支援採用賽靈思最新65奈米VirtexR-5 FXT FPGA,進行創新系統單晶片的設計方案。10.1版的嵌入式開發套件(EDK)提供獲獎無數的XilinxR Platform Studio嵌入式工具套件(XPS),並包含許多新的高效能處理設計功能,以及許多世界級嵌入式解決方案供應商的支援方案,包括Avnet Electronics Marketing、Green Hills Software、LynuxWorks、Lauterbach、MontaVista、以及Wind River Systems。
7 m, u3 y- F: J  9 n- l! @; H" N) [/ ?
賽靈思與領先業界的第三方嵌入式開發廠商合作,在硬體平台與即時作業系統(RTOS)、以及開發、除錯、追蹤軟體工具方面,支援各種熱門的嵌入式系統解決方案。下列的嵌入式解決方案供應商將針對內含雙PowerPCR 440處理器的XilinxR VirtexR-5 FXT推出支援方案:
+ k8 @6 \  }0 e. r' ^2 {9 R* Q*        Avnet – Virtex-5 FXT FPGA 評估套件,包括PowerPCR 440 處理器參考設計方案 7 x9 M& \/ l/ L2 E$ G$ r6 J6 G
*        Green Hills Software – 支援Integrity 5.0.10 RTOS 以及Multi IDE 6 [2 u/ z: I; I  s' b5 _9 J
*        LynuxWorks – Bluecat Linux
, j3 b/ u5 n4 F0 L$ o*        Lauterbach – 支援Trace32 軟體除錯與追蹤分析功能 & o) U$ f0 u. H6 h
*        MontaVista – 支援MontaVista Linux Pro 4.0.1 RTOS 8 R( u; r1 ~4 k/ U, B) F
*        Wind River Systems – 支援Linux GPP 1.3 與VxWorks 6.3/6.5 RTOS   \- ~7 z" F+ e0 V1 w. c  h
  % N3 s! ]1 R) b! g5 y1 `
LynuxWorks公司行銷副總裁Robert Day表示:「推出內建雙PowerPC 440模塊的Virtex-5 FXT FPGA,為開發業者帶來許多可開發出各種需要即時與一般作業系統應用的機會。Xilinx EDK 10.1版工具套件為設計人員提供所有必要的資源,運用BlueCat Linux或即將推出的LynxOS 5.0即時作業系統,為其系統進行開發與程式設計,進而滿足他們各種獨特的需求。」 . d# B0 ~; B; y8 K
  ' C4 ?$ ]$ \) W. q2 q
運用Xilinx EDK 10.1版著手進行設計 & ?4 p0 {6 q$ E! @4 e4 r0 D, u
全新EDK 10.1版可協助簡化運用Virtex-5 FXT平台嵌入式處理系統的建置與編程作業。自動化設計精靈導引設計人員完成一連串的步驟,來建置高效能的128位元處理器區域匯流排(PLB),PLB是IBM CoreConnect™匯流排標準的一個元件,能用來支援共用式與點對點的系統連結。全新工具亦針對採用新型輔助處理單元控制器(APU)的PowerPC 440處理器模塊提供協同處理支援能力。APU亦能用來直接連結高速FPGA硬體,執行PowerPC 440處理器的程式碼分析,配合支援軟體的分析以及硬體最佳化的作業。 ( `$ |  {/ b# y: C
  
7 T$ t7 o. ?. \3 j9 H新款EDK 10.1版亦含有新型與更新版的IP核心,能最佳化系統設計。週邊元件包括SPI、DDR2、DMA、PS2、支援SGMII的三模乙太網路MAC、Flexray™週邊元件選項、以及支援DMA的PCI ExpressR的驅動程式。多埠記憶體控制器與記憶體界面產生器(MIG)工具的改良功能,為各種記憶體密集的應用,提供更好的界面選項。此外,升級至獲獎無數的MicroBlaze™ 32位元處理器可帶來更佳的快取界面彈性。   E$ g+ e- r% T8 {& H
  3 e! A  [& I' l' c* L
Avnet Electronics Marketing公司技術行銷總監Jim Beneke表示:「Xilinx Platform Studio與EDK 10.1版的技術提供容易使用的界面,讓我們能快速地把新款Virtex-5 FXT FPGA評估套件整合至賽靈思的開發環境。我們只要提供一個簡單描述檔、任一款由我們開發的開發機板,加上賽靈思的設計精靈,就能為我們的開發平台自動對映即時支援工具。」
8 O  ~4 O+ i, X" W4 S. k  
9 @0 n% P( f& E3 y' X3 `! _價格與供貨時程 % h$ ?* F4 N# w3 G/ ~) x
所有第三方產品與技術都由這些廠商負責銷售與支援。Xilinx EDK 10.1版現已開始供應,定價為495美元,並能與包含處理IP函式庫、軟體驅動程式、文件、參考設計範例、以及MicroBlaze 32位元軟式處理器的XPS 10.1版工具套件搭售。EDK是統合式ISER Design Suite的一部份,可搭配其他賽靈思產品,像是ISE Foundation設計工具、ChipScope™ Pro分析器、System Generator for DSP工具、AccelDSP™合成工具、以及PlanAhead™設計軟體。ISE設計套件讓客戶可輕易透過單一下載網站或DVD光碟訂購、註冊、安裝、及評估所有賽靈思開發與除錯工具, 。
/ X0 X& I: I3 l$ O( L6 Y- T  
% @7 a' M5 D4 V. ~EDK 10.1 支援眾多運算平台,包括Windows XP Professional (32位元)、Windows Vista Business (32位元)、Red Hat Enterprise Linux WS 4 (32與64位元)、Red Hat Enterprise Linux Desktop 5 (32與64位元)、SUSE Linux Enterprise 10 (32與64位元)。
12#
發表於 2008-5-2 12:04:27 | 只看該作者

賽靈思推出全新嵌入式開發套件10.1版

賽靈思(Xilinx)宣布推出包含工具與產業體系廠商技術的全新嵌入式開發套件10.1版(Embedded Development Kit 10.1),支援採用賽靈思最新65奈米VirtexR-5 FXT FPGA,進行創新系統單晶片設計方案。10.1版的嵌入式開發套件(EDK)提供獲獎無數的XilinxR Platform Studio嵌入式工具套件(XPS),並包含許多新的高效能處理設計功能,以及許多世界級嵌入式解決方案供應商的支援方案。賽靈思與第三方嵌入式開發廠商合作,在硬體平台與即時作業系統(RTOS),以及開發、除錯、追蹤軟體工具方面,支援各種熱門的嵌入式系統解決方案。  
! T: K6 ^1 U% {9 L
% a) i$ P8 b0 Z/ T$ u全新EDK 10.1版可協助簡化運用Virtex-5 FXT平台嵌入式處理系統的建置與編程作業。自動化設計精靈導引設計人員完成一連串的步驟,來建置高效能的128位元處理器區域匯流排(PLB),PLB是IBM CoreConnect匯流排標準的一個元件,能用來支援共用式與點對點的系統連結。全新工具亦針對採用新型輔助處理單元控制器(APU)的PowerPC 440處理器模塊提供協同處理支援能力。APU亦用來直接連結高速FPGA硬體,執行PowerPC 440處理器的程式碼分析,配合支援軟體分析與硬體最佳化作業。
! ]# |) {& y- D/ o; H6 P- }; ~+ J; E1 C7 I2 m) n. t
新款EDK 10.1版亦含有新型與更新版的IP核心,能最佳化系統設計,周邊元件包括SPI、DDR2、DMA、PS2、支援SGMII的三模乙太網路MAC、Flexray周邊元件選項,以及支援DMA的PCI ExpressR的驅動程式。多埠記憶體控制器與記憶體介面產生器(MIG)工具的改良功能,為各種記憶體密集的應用,提供更好的介面選項。此外,升級至獲獎無數的MicroBlaze 32位元處理器可帶來更佳的快取介面彈性。
13#
 樓主| 發表於 2008-5-15 14:58:54 | 只看該作者

賽靈思推出支援Virtex-5 FXT FPGA的嵌入式開發環境與產業體系

全球可編程邏輯解決方案領導廠商Xilinx(美商賽靈思)公司(NASDAQ: XLNX)今日宣布推出包含工具與產業體系廠商技術的全新嵌入式開發套件10.1版(Embedded Development Kit 10.1),支援採用賽靈思最新65奈米Virtex®-5 FXT FPGA,進行創新系統單晶片的設計方案。10.1版的嵌入式開發套件(EDK)提供獲獎無數的Xilinx® Platform Studio嵌入式工具套件(XPS),並包含許多新的高效能處理設計功能,以及許多世界級嵌入式解決方案供應商的支援方案,包括Avnet Electronics Marketing、Green Hills Software、LynuxWorks、Lauterbach、MontaVista、以及Wind River Systems。3 x6 I9 L! S* P$ E
8 w( M- i' c, [  S8 D. l
賽靈思與領先業界的第三方嵌入式開發廠商合作,在硬體平台與即時作業系統(RTOS)、以及開發、除錯、追蹤軟體工具方面,支援各種熱門的嵌入式系統解決方案。下列的嵌入式解決方案供應商將針對內含雙PowerPC® 440處理器的Xilinx® Virtex®-5 FXT推出支援方案: + i( Q( r/ e- c5 \
/ u& q' R% j3 \  k- J, b
•Avnet – Virtex-5 FXT FPGA 評估套件,包括PowerPC® 440 處理器參考設計方案
" F4 J! ^, V7 z, {0 h5 B# C4 _•Green Hills Software – 支援Integrity 5.0.10 RTOS 以及Multi IDE   J. M0 X& R4 d
•LynuxWorks – Bluecat Linux
. E' ?" ]. p8 w9 _- Z•Lauterbach – 支援Trace32 軟體除錯與追蹤分析功能
. a. L( s6 `/ u- i2 f6 ~+ n- x+ Q8 Q•MontaVista – 支援MontaVista Linux Pro 4.0.1 RTOS
" \8 ]" r2 j( S2 X7 d•Wind River Systems – 支援Linux GPP 1.3 與VxWorks 6.3/6.5 RTOS
, z& E  ~5 V8 R# t6 l: L, L0 E3 [; V& }* G  b
LynuxWorks公司行銷副總裁Robert Day表示:「推出內建雙PowerPC 440模塊的Virtex-5 FXT FPGA,為開發業者帶來許多可開發出各種需要即時與一般作業系統應用的機會。Xilinx EDK 10.1版工具套件為設計人員提供所有必要的資源,運用BlueCat Linux或即將推出的LynxOS 5.0即時作業系統,為其系統進行開發與程式設計,進而滿足他們各種獨特的需求。」 7 {: i" H) U2 d' b/ W" {, r: L. ^+ W

! ?) {( |! [) D" ~  `6 k( z1 E+ s運用Xilinx EDK 10.1版著手進行設計* b  e1 L  T' T6 I  k' g
全新EDK 10.1版可協助簡化運用Virtex-5 FXT平台嵌入式處理系統的建置與編程作業。自動化設計精靈導引設計人員完成一連串的步驟,來建置高效能的128位元處理器區域匯流排(PLB),PLB是IBM CoreConnect™匯流排標準的一個元件,能用來支援共用式與點對點的系統連結。全新工具亦針對採用新型輔助處理單元控制器(APU)的PowerPC 440處理器模塊提供協同處理支援能力。APU亦能用來直接連結高速FPGA硬體,執行PowerPC 440處理器的程式碼分析,配合支援軟體的分析以及硬體最佳化的作業。 0 i3 J0 J1 U3 F2 p5 ]4 f& v5 D* y# I; Z
. x; f. m+ _0 L* x3 i
新款EDK 10.1版亦含有新型與更新版的IP核心,能最佳化系統設計。週邊元件包括SPI、DDR2、DMA、PS2、支援SGMII的三模乙太網路MAC、Flexray™週邊元件選項、以及支援DMA的PCI Express®的驅動程式。多埠記憶體控制器與記憶體界面產生器(MIG)工具的改良功能,為各種記憶體密集的應用,提供更好的界面選項。此外,升級至獲獎無數的MicroBlaze™ 32位元處理器可帶來更佳的快取界面彈性。
7 A! k+ n: a0 w2 {3 p' o
9 \; n* ^- o' G1 a) g% IAvnet Electronics Marketing公司技術行銷總監Jim Beneke表示:「Xilinx Platform Studio與EDK 10.1版的技術提供容易使用的界面,讓我們能快速地把新款Virtex-5 FXT FPGA評估套件整合至賽靈思的開發環境。我們只要提供一個簡單描述檔、任一款由我們開發的開發機板,加上賽靈思的設計精靈,就能為我們的開發平台自動對映即時支援工具。」
, _2 p9 u+ }; u0 Q! r, G. ^1 x( U
價格與供貨時程6 i6 ~; M" V8 @5 p
所有第三方產品與技術都由這些廠商負責銷售與支援。Xilinx EDK 10.1版現已開始供應,定價為495美元,並能與包含處理IP函式庫、軟體驅動程式、文件、參考設計範例、以及MicroBlaze 32位元軟式處理器的XPS 10.1版工具套件搭售。EDK是統合式ISE® Design Suite的一部份,可搭配其他賽靈思產品,像是ISE Foundation設計工具、ChipScope™ Pro分析器、System Generator for DSP工具、AccelDSP™合成工具、以及PlanAhead™設計軟體。ISE設計套件讓客戶可輕易透過單一下載網站或DVD光碟訂購、註冊、安裝、及評估所有賽靈思開發與除錯工具, 。
  J' u- n9 u4 f2 d1 t2 P& t
! P6 s+ O8 ^. I$ Q+ `6 iEDK 10.1 支援眾多運算平台,包括Windows XP Professional (32位元)、Windows Vista Business (32位元)、Red Hat Enterprise Linux WS 4 (32與64位元)、Red Hat Enterprise Linux Desktop 5 (32與64位元)、SUSE Linux Enterprise 10 (32與64位元)。
) ?" d3 E+ [' c7 p9 b2 q& f
+ X5 p+ W, ?3 {9 B欲購買或評估內含Platform Studio工具套件的EDK,與獲得賽靈思嵌入式處理解決方案的完整資訊,請瀏覽www.xilinx.com/processor網站。
14#
發表於 2008-5-22 15:10:57 | 只看該作者

賽靈思推出業界效能最高、可重新組態的DSP解決方案

全新Virtex-5 SX240T FPGA結合浮點運算器IP核心
8 T8 k/ o; I; x1 V1 q# S2 y
- j2 Y, S" ]1 V% ~4 {8 l# X9 L適用於廣播、高效能運算與其他高速DSP應用  
( W1 T5 T4 e7 {# [4 y) @5 ^# L$ X, z3 j5 T' m* @1 i! I
全球可編程邏輯解決方案領導廠商 Xilinx(美商賽靈思)公司 (NASDAQ: XLNX)今日宣布為其獲獎無數且專為高效能DSP進行最佳化的65奈米Virtex-5 SXT FPGA平台,推出全新Virtex®-5 SX240T元件。此款最新元件藉由高達528GMAC的乘加效能,與超過190 GFLOPS的單精度浮點DSP效能,為廣播視訊、醫療影像、無線通訊、國防與高效能運算等應用的開發業者,帶來全球效能最高且可重新組態的DSP解決方案。   # {) o: m2 K$ w" G+ P/ J* y

* g4 i  G& P: A5 h) ^專為廣播與視訊測試儀器領導供應商提供設計諮詢的顧問公司OmniTek總監Roger Fawcett表示:「廣播設備製造商必需支援高解析度(HD)視訊,因此需要的處理效能要比標準解析度(SD)設計方案高出五倍以上。與市面上其他的FPGA產品相比,Virtex-5 SX240T更符合廣播與數位電影院先進視訊處理演算法的需求 。」
/ ?5 g* A- |+ A, c5 a6 N  * O% m% V$ t* M% H0 Z3 N
此款全新65奈米Virtex-5 SXT240T元件包含1056 25位元 x 18位元DSP48E slices,讓設計人員可組合並運用專屬製程資源(routing resource),來建置可擴充訊號處理鏈。每個DSP48E slice一般僅消耗1.4mW/100MH動態功耗,可在不犧牲效能的情形下,兼具高效率的功耗管理。此外,SX240T元件具有超過18Mbits的block RAM以儲存資料與係數,並具有24個高速GTP序列收發器,每一個接受器可支援高達3.75Gbps的資料傳輸速率。結合了較高的DSP頻寬、記憶體與高速序列連結等功能,讓設計人員可減少印刷電路板上所需的元件,不僅可符合嚴苛的效能需求,同時也降低整體系統成本與功耗。
) a; Q4 K; s$ Y6 ~1 Q) f8 ?7 E  
+ I- n9 l) U. z5 S賽靈思同時推出4.0版浮點運算器(FPO)IP核心,以支援最新SXT240T元件。全新FPO IP核心經過最佳化設計,僅需前一代版本50%的資源,即可使用25位元 x 18位元DSP slice,進行浮點乘法運算。結合SXT240T元件與FPO IP核心可針對高效能運算、醫療影像及國防應用等領域中,提供超過190 GFLOPS的單精度浮點DSP效能。這樣程度的DSP效能可用來建置比其他競爭元件產品高出63%的單精度浮點乘法運算,或高出125%的單精度浮點加法運算。   ' r, }5 U8 [* R+ c1 H
  q+ q5 ~0 [0 Z6 H
賽靈思產品開發部副總裁Steve Douglass表示:「SX240T元件在邏輯、記憶體、訊號處理與高速GTP序列收發器資源間取得最適平衡,以滿足先進DSP應用的高效能需求。Virtex-5系列藉由業界唯一內建PCI Express®端點與三模乙太網路MAC區塊,進一步將成本最佳化,並將功耗降至最低。」
& ^5 U* }5 I( k6 X7 K8 R; z$ @  8 r. E: \8 p, Y0 c  O
XtremeDSP 工具
- m; |' }$ U; K4 `2 y" z9 F; P  B, F) _' x
開發業者可運用包括 System Generator for DSP與AccelDSP™合成工具的XtremeDSP 解決方案開發工具套件,爲SXT240T元件建置DSP設計方案。這些工具運用The Mathworks廣受歡迎的MATLAB®與Simulink® DSP模型化環境,所開發的DSP演算法提供了一種建置FPGA的方法。System Generator for DSP專為Simulink環境提供一個賽靈思最佳化DSP模塊組、節點列產生(netlist generation)與硬體迴路(hardware-in-the-loop)協同模擬外掛程式。AccelDSP合成工具具備這些功能的延伸性,包括定點轉換、設計探索(design exploration)與浮點MATLAB 演算法的RTL產生。 5 i0 K* u% Z1 j" a
  1 j" k! x1 [+ _/ _! n" r& t
價格與供貨時程 : y6 c6 H" y% _8 E

; {1 \6 g, U) v  y+ U; P顧客現已可運用全新ISE® Design Suite 10.1.01版,將SXT240T元件應用在次世代的產品設計中。此款元件的最初樣本將在2008年第三季推出,預計在第四季進入量產。這些元件的報價已經出爐,顧客可聯絡授權的賽靈思經銷商以取得相關報價。浮點運算IP 核心4.0版為Core Generator 系統中標準IP函式庫的一部分,並包含ISE Design Suite10.1.01版套件,因此顧客無需額外付費。
15#
發表於 2008-10-28 14:51:27 | 只看該作者
專為通訊、數位訊號處理、嵌入式處理應用 賽靈思開始出貨供應業界最大的應用領域最佳化FPGA
* J7 K* |1 ?5 a" n0 Q7 _$ |5 t
6 {- n+ \2 i! X0 \) u) K" o9 @業界頂尖高效能FPGA系列元件創造全新的效能層次
4 M1 i7 H7 L9 ^4 J' j3 m2 \& c. ]帶給研發業者更高頻寬、更低功耗、以及更快上市時程
( A9 P- Y3 p- p2 m& o0 a, |
$ e" F* @* n* |- ]' H* x- x; n: U# a隨著頻寬需求的爆炸性成長,讓全球各地的電子設備製造商面臨提升其系統效能的同時,還得讓產品迅速上市的沉重壓力。為協助系統工程師與研發業者開發高效能系統,以符合其效能、功耗、與上市時程目標的需求,全球可編程邏輯解決方案領導廠商Xilinx(美商賽靈思)公司(NASDAQ: XLNX)今日宣布開始出貨供應Virtex-5 SX240TFX200T元件,並發表全新Virtex-5 TXT FPGA平台。這些新款元件均採用領先業界的高效能Virtex-5 FPGA架構,帶給顧客業界最高效能的可重新組態DSP平台,不僅是唯一內含兩個嵌入式PowerPC處理器的FPGA元件,如今更具備業界最高頻寬的序列連結界面。
& A! f$ X7 a% O1 j( F9 u , i! f0 q5 i) s. m! [0 G) C; X
Ross Video公司資深設計工程師Mario LeCavalier表示:「賽靈思長期以來持續穩定推出尖端FPGA技術,以及包括IP、工具、與支援服務的產業體系,真正在實現承諾與產品開發上實現市場差異化。賽靈思再次展現卓越能力,推出優異性價比的Virtex-5元件。嵌入式gigabit序列I/O元件,讓我們能把昂貴的SD/HD影音串列器與FPGA中的解串列器晶片,整合至我們的新款MDK系統。此外,大量的硬體乘法器,對數位視訊處理有相當大的幫助。」 " t; O  w& D+ d2 Q
8 m; J/ Z- N& Z& r1 p! Y* ?
SX240T元件搭載528 GMACs的乘法與累加運算效能,以及超過190 GFLOPS的單倍精準度DSP浮點運算效能,可在廣播視訊、醫療成像、無線通訊、國防、高效能運算等應用領域,帶給研發業者業界最高效能的可重新組態DSP解決方案。此外,FX200T元件在嵌入式處理效能創下業界紀錄,透過兩個嵌入式PowerPC 440處理器模塊,可帶來1900 DMIPS的總體效能。FX200T元件內含24個整合型6.5Gbps序列收發器,是Virtex-5 FXT FPGA平台中針對嵌入式處理進行最佳化的最大型元件。
8 N% ]% R6 N0 `4 a, q3 E 0 e- E( ]* y3 k0 J# [, C
這些元件能輔助全新的Virtex-5 TXT元件。Virtex-5 TXT平台針對40GE100GE以及其它高頻寬通訊協定橋接應用進行最佳化,提供最多數量的6.5Gbps序列收發器,是其他FPGA的兩倍以上,帶來超過600Gbps的總頻寬,預計將於今年底開始出貨。 5 I5 S" `8 s2 B- v
5 |7 H8 l' w. y
領先業界的高效能FPGA 9 H$ _$ C6 ~; C$ H& t" M
Virtex-5 FPGA的動態功耗比前一代90奈米系列元件減少35%40%,為研發業者在收發器技術、DSP、以及嵌入式處理器效能方面帶來許多創新,以因應次世代系統設計的各種挑戰。 : R" h# H, I  ~: J" F
8 W; v0 C0 N  G% \$ M
賽靈思產品行銷部門資深總監Chuck Tralka表示:「賽靈思的65奈米Virtex-5系列現已有24款元件問市,成為業界最廣為採用的高效能FPGA平台。我們著重在建構搭載最佳技術的產品,讓賽靈思能為顧客提供全新層次的網路頻寬、DSP與嵌入式處理器功能,協助其克服在現今市場中所面臨的許多挑戰。」
/ [0 d+ j% {4 N
( D/ a' O8 x& D5 r# S價格與供貨時程
' a' U( V7 A6 n' w8 j賽靈思自從20065月就開始提供65奈米Virtex-5 FPGA的各種利益給全球顧客,如今透過5個平台(LXLXTSXTFXT、以及TXT)推出24款元件。Virtex-5 SX240TFX200T元件現已開始透過賽靈思經銷商供應工程樣本,請瀏覽www.xilinx.com/onlinestore/silicon/online_store_v5.htm網站。新款Virtex-5 TX150TVirtex-5 TX240T元件將於2008年底前開始供應樣本,預計在2009年第一季開始量產。欲獲得所有三款元件的詳細售價資訊,請洽詢賽靈思業務人員與經銷商。Xilinx Virtex-5 EasyPath FPGA提供一個免轉換的管道,協助顧客轉移至量產環境,最高可降低75%的成本。Virtex-5 EasyPath FPGA元件現已開始提供研發樣本,預計於2008年底前開始量產。欲獲得更多相關資訊,請瀏覽www.xilinx.com/virtex5www.xilinx.com/easypath網站。
16#
發表於 2008-12-4 12:25:15 | 只看該作者

賽靈思全新Automotive Optical Flow解決方案 滿足各類先進駕駛輔助系統影像處理需求

XA FPGA搭配DDC高效能影像處理IP 為各種攝影機駕駛輔助應用裝置  提供高成本效益之可編程開發平台& h! C% J0 ^" r1 A2 {

" m+ S; k- [" T& d. t6 X全球可編程邏輯解決方案領導廠商Xilinx(美商賽靈思)公司 (NASDAQ: XLNX)宣布推出Xilinx® Automotive (XA) Optical Flow解決方案,可支援各種視覺化駕駛輔助(DA)系統。此款FPGA建置方案將Digital Design Corporation (DDC)公司的高效能影像處理功能,整合到具高成本效益的可編程平台,能進行客製化設計,以支援各種先進應用功能,其中包括行人偵測、碰撞警告、號誌辨識、盲點偵測、倒車、及停車輔助等。
' H! S9 ]3 N1 d
' S" `  o8 H1 E( T# b5 K- D/ l6 `XA Optical Flow解決方案提供可擴充的處理效能,可用來建置各種畫素等級的影像處理功能,並能從連續的影像訊框中擷取出相關的物體移動資料。此款FPGA建置方案提供許多可調整的參數,針對目標應用的需求,提供量身訂做的效能。
7 P) F; C: c3 E0 o- R6 R& ^4 @6 f% o5 W3 i+ Z& J
IMS Research公司汽車研究部總監Jon Cropley表示:「攝影機駕駛輔助系統的新興車用市場規模,預計將從2010的9.41億美元成長至2014年的25.87億美元。而推動汽車產業革新的重要動力將來自於,從只提供駕駛影像的簡單型攝影機系統,到能及時告知駕駛可能發生車禍的精密碰撞警告系統之需求成長。」 * H2 I3 H. F" r+ \" P8 k

. T$ F* G) T) S  x賽靈思車用解決方案部門資深系統設計工程師Paul Zoratti表示:「優異的平行處理效能加上高成本效益的功能密度,讓XA FPGA元件成為車用系統研發業者一個極具吸引力的可編程平台。我們全新的XA Optical Flow解決方案領先業界運用DDC影像處理技術,成為FPGA駕駛輔助系統的關鍵建構模塊,不僅讓研發業者擺脫序列式DSP跟不上高階畫素處理作業的種種限制;值市場持續演變之際,更可成為ASIC與ASSP這些缺乏彈性,無法滿足需要快速整合新演算法與各種應用需求之最佳替代方案。」
17#
發表於 2008-12-23 15:00:35 | 只看該作者

賽靈思Virtex-5 FXT 元件進入量產

賽靈思(Xilinx)宣布內含6.5Gbit/s RocketIO GTX收發器與嵌入式PowerPC 440處理器核心的Virtex-5 FXT可編程閘陣列(FPGA)平台現已開始量產供貨;同時,新款針對收發器最佳化的Virtex-5 TXT FPGA平台亦開始供應樣本。Virtex-5系列不僅是業界最廣泛採納的65奈米高效能FPGA,更能帶給研發業者一個備受肯定的可編程解決方案,支援各種高速序列與高效能嵌入式設計。  9 ?3 N* b* j2 m  C0 H

- O  W: z/ l: }6 \( F" L+ B$ ^現在開始量產供貨的包括Virtex-5 FX30T、FX70T、FX130T元件;而FX100T與FX200T元件也已開始提供樣本,預計於12月底前開始進入量產。專為次世代乙太網路橋接器與其他超高頻寬相關應用所打造的新款Virtex-5 TXT平台,與Virtex-5 TXT240T同時開始供應樣本,預計於2009年第一季末進入量產。此外,具備528 GMAC的乘法累加運算效能,以及超過190 GFLOPS的單倍精準度與浮點運算數位訊號處理器(DSP)效能的Virtex-5 SX240T元件將於12月底之前開始量產供貨。  # `8 E# Y2 l' Z) L
  T( d1 i6 d% ^) q* `. a/ \
賽靈思產品行銷部門資深總監Chuck Tralka表示,市場快速採用Virtex-5 FPGA系列元件,反映出市場對於高效能、高整合度可編程解決方案持續成長的需求。Virtex-5系列元件的多樣性與豐富功能,展現出賽靈思在65奈米製程方案的領先優勢,讓我們能把序列I/O、數位處理、以及嵌入式處理功能整合至單一元件上。系統設計業者可運用應用領域最佳化的架構,選擇具備最佳資源組合的特定元件,滿足現今各種高效能系統設計的效能與功耗要求。
18#
 樓主| 發表於 2008-12-25 14:40:50 | 只看該作者

賽靈思推出業界首款完整Digital Front-End設計方案

全球可編程邏輯解決方案領導廠商Xilinx(美商賽靈思)公司(NASDAQ: XLNX)今日宣布推出完整的Digital Front-End (DFE)設計方案,協助顧客以更低成本及更短時程開發3GPP LTE無線通訊系統。此設計方案為業界首款鎖定高效能3GPP LTE無線電應用的DFE設計,不僅能降低整體功耗,並能從大型Multi-sector macrocell(多扇區蜂巢式)基地台,擴充至Pico(超小型)基地台。
+ P, M" U: L5 ~, `
* t, X) ]9 B( o4 z$ ~4 I% z8 OXilinx® 3GPP LTE設計方案支援一個採用Xilinx Virtex®-5 FPGA的全功能可編程開發平台。Xilinx Virtex®-5 FPGA是目前業界最廣為採用的高效能FPGA系列元件。LTE DFE平台包含許多高度最佳化的模塊,可支援數位升頻器(Digital Up Conversion)、數位降頻器(Digital Down Conversion)、以及峰值因素衰減(Crest Factor Reduction),組成一個完整的LTE無線電子系統。此設計方案可與賽靈思現有的數位預失真(Digital Pre-Distortion)設計方案,能讓系統工程師快速開發,與整合高效能、商業化LTE系統中所有數位系統元件。此外,相較於傳統且目前尚無法支援LTE系統的ASSP與ASIC設計方法,Xilinx® 3GPP LTE設計方案可大幅縮短其開發時程。 1 `0 ?* L, J$ j. ^6 i

4 D6 ?" @5 K$ X# l" T, g, m. t賽靈思無線電與無線界面部門資深產品經理David Hawke表示:「LTE在未來數年將成為主流無線標準,研發業者必須確保能在稍縱即逝的機會浮現時,可立即推出相關產品給電信業者測試。賽靈思的DFE參考設計方案讓研發業者更容易運用我們開發的各種系統知識、支援、與最佳化技術,並將其運用到其3GPP LTE產品研發上。如此,不但能節省可觀的工程成本,還能降低整體系統功耗,以及加快產品上市時程。」 ' p! b! ^9 R! D- I" l2 d

% s$ }1 C! y2 W, r2 H+ L8 t高效能、彈性化的3GPP LTE平台 " A7 h( w1 i) s- ?! e+ l( ~8 E
無線電在現今基地台的資金支出中佔了60%,而在產品生命週期中,大部份的營運開支,也都是花費在無線電元件上。 Xilinx 3GPP LTE 平台擁有Virtex-5 FPGA的高效能、低功耗的數位訊號處理功能,讓電信業者大幅減少在LTE無線電設備的開發與營運成本。: E. X; v, w3 y" ]' V9 W; P9 a

( B+ |- ^4 h+ ^+ U: ILTE DFE設計方案具備極高的可組態性,可支援7個單一與多重載波建置模式,包含:單一載波 5、10、15、與20 MHz頻寬、雙載波的5與10 MHz頻寬、與4載波的5MHz頻寬。每種組態都有最佳化解決方案,研發業者可根據其系統需求選擇最合適的建置模式,不必浪費任何設計空間,更能降低整體系統成本與功耗。業者只要採用領先業界的Xilinx System Generator for DSP 工具套件,即可輕易進行客製化,完全滿足其對於3GPP LTE無線電應用的特定需求。
6 h7 ^- o7 `# G2 @7 ?
" ~* w# {$ h! u" m/ E2 B3 N定價與上市時程
/ u3 X! E! P! r- SXilinx 3GPP LTE 參考設計方案包含一份完整的應用指南、Virtex-5元件架構的設計檔案、以及測試向量參數與描述檔等資料,讓研發業者能在The MathWorks MATLAB®環境中,快速評估設計效能。此外,設計方案另附說明指南,協助業者將參考設計方案整合至目標系統。
19#
 樓主| 發表於 2008-12-25 14:42:15 | 只看該作者

賽靈思推出全新Automotive Optical Flow解決方案

全球可編程邏輯解決方案領導廠商Xilinx(美商賽靈思)公司 (NASDAQ: XLNX)宣布推出Xilinx® Automotive (XA) Optical Flow解決方案,可支援各種視覺化駕駛輔助(DA)系統。此款FPGA建置方案將Digital Design Corporation (DDC)公司的高效能影像處理功能,整合到具高成本效益的可編程平台,能進行客製化設計,以支援各種先進應用功能,其中包括行人偵測、碰撞警告、號誌辨識、盲點偵測、倒車、及停車輔助等。
& t/ V. w4 h$ J9 l7 k0 C* [4 \. G) [! V( R% W) \/ P
XA Optical Flow解決方案提供可擴充的處理效能,可用來建置各種畫素等級的影像處理功能,並能從連續的影像訊框中擷取出相關的物體移動資料。此款FPGA建置方案提供許多可調整的參數,針對目標應用的需求,提供量身訂做的效能。  ], a8 @. R& e0 h- Y/ D& J0 z

+ t8 ?, C9 `8 h- A  AIMS Research公司汽車研究部總監Jon Cropley表示:「攝影機駕駛輔助系統的新興車用市場規模,預計將從2010的9.41億美元成長至2014年的25.87億美元。而推動汽車產業革新的重要動力將來自於,從只提供駕駛影像的簡單型攝影機系統,到能及時告知駕駛可能發生車禍的精密碰撞警告系統之需求成長。」   d0 G$ q) O$ ]! M' B, M

6 Z* j% I+ t0 k3 \0 P賽靈思車用解決方案部門資深系統設計工程師Paul Zoratti表示:「優異的平行處理效能加上高成本效益的功能密度,讓XA FPGA元件成為車用系統研發業者一個極具吸引力的可編程平台。我們全新的XA Optical Flow解決方案領先業界運用DDC影像處理技術,成為FPGA駕駛輔助系統的關鍵建構模塊,不僅讓研發業者擺脫序列式DSP跟不上高階畫素處理作業的種種限制;值市場持續演變之際,更可成為ASIC與ASSP這些缺乏彈性,無法滿足需要快速整合新演算法與各種應用需求之最佳替代方案。」
6 ~8 o) p, S! q' o6 P& Z* r5 a" L9 u! ?# j4 h
XA Optical Flow解決方案; V7 D6 S4 [# v2 W) L& n$ Q9 d6 R. X
XA Optical Flow解決方案採用Xilinx Spartan®-3元件,以及具備創新移動判斷演算法之DDC Optical Flow IP核心。Optical Flow IP 核心能從車用攝影機所拍攝到的影像畫面,擷取出道路環境的相關資訊。所擷取的動態影像會被分割成多個獨立物件(畫素模塊),之後運用模塊配型技術加以處理。輸出的結果是一個二維向量圖,系統會利用此圖來估算碰撞的威脅。 3 U4 j  Q- t/ k4 L) L

; b* U8 x, E% `( w7 w! c模塊配型功能需要極高的每秒執行效能,以便在不同影像訊框間,進行絕對差值和(SAD)運算。Xilinx FPGA元件以平行模式執行這些運算,能在一個時脈週期內處理多筆運算。相較於通常採用序列處理模式,且需要較高時脈速率的傳統數位訊號處理器(DSP) CPU,XA Optical Flow解決方案可創造出更高效能、更有效率的光流解決方案。
3 q" A5 Q3 N1 P3 q9 e8 u
  M, _% K+ Q! _0 A* YDDC專案經理David Kitchka表示:「隨著車用攝影機影像解析度的持續提升,需要處理的資料產生數量與傳輸量亦隨之大幅增加。這也讓現有的DSP CPU方案面臨沉重的負荷,以致逐漸跟不上各方面的效能需求。Xilinx FPGA與我們高階光流核心的結合,完美打造出一款可擴充的處理解決方案,並具備優異速度,足以支援各種精密的視覺化駕駛輔助系統。」6 E  N% W; e0 ~

& I$ O; b' G8 l7 [: t9 z9 A2 w關於Xilinx Automotive車用電子解決方案
& v* s1 y2 T: ?賽靈思藉由其Xilinx Automotive (XA)產品線成為車用電子可編程邏輯元件市場的領導者,這個產品線包括了通過AEC-Q100車用認證標準的FPGA與CPLD元件產品。賽靈思的解決方案突破矽元件的限制,擁有最完備的產業體系,包括LogiCORE™ 與 AllianceCORE IP、作業系統、中介軟體、軟體與開發公板。賽靈思亦獲得ISO-TS16949汽車品管標準的認證,更加証明賽靈思致力於成為高品質產品與解決方案的首選供應商。
20#
發表於 2008-12-29 16:16:18 | 只看該作者

賽靈思推出首款與PCI Express 2.0版本相容之5Gbps FPGA平台解決方案

Virtex-5 FXT FPGA已加入PCI-SIG Integrator List 包含 IP、 參考設計、開發平台與特性報告3 m8 X- J; h* d

/ \2 e( t  m  {6 _/ |全球可編程邏輯解決方案領導廠商Xilinx(美商賽靈思)公司(NASDAQ: XLNX)今日宣布其Virtex®-5 FXT FPGA 平台可與2.0版的PCI Express®標準完全相容,為市面上首款可支援受歡迎的5Gbps版序列連結標準之FPGA產品。Virtex-5 FXT FPGA已通過PCI-SIG 第62號相容性工作小組最後一回合的規格測試,並列入PCI-SIG PCI Express的官方Integrator List中,成為賽靈思與其聯盟夥伴所提供可支援PCIe® 2.0應用的廣大設計資源中心。2 g$ {2 i( _( i9 r. }8 t
& G% b, m' o+ J
Virtex-5 FXT FPGA具備內建的 6.5Gbps Rocket IO™ GTX收發器技術,非常適合運用於支援PCIe 2.0 規格。PCIe 2.0 的互連傳輸速率也由前一代版本的2.5Gbps提升至5Gbps,可為先進高頻寬應用提供更佳的支援。近期發表的Virtex-5 TXT FPGA平台,最多可內建48個RocketIO GTX收發器,亦可支援PCIe 2.0標準。每個收發器在傳輸速率為5Gbps時的標準功耗皆低於150mW,而RocketIO GTX收發器協助設計業者能在FPGA設計上,以最少的功耗實現PCIe 2.0的高速效能。/ A' r& B$ C) u: H" z4 ^
- `7 I! e, Z  v. t$ ~
賽靈思與主要聯盟伙伴合作,提供完整的設計資源套件,包括IP核心、PCIe 2.0 multilane (x1、x2、x4與x8)支援、硬體開發平台與參考設計等。這些輔助套件提供了完整、可擴充及具備彈性的解決方案,協助業者以較低成本,快速開發具備更高互連效能之系統,並確保第一次設計就能成功。
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-18 01:54 AM , Processed in 0.160521 second(s), 19 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表