Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
樓主: tommywgt
打印 上一主題 下一主題

[經驗交流] Xilinx Virtex-5 vs Altera StratixIII

[複製鏈接]
21#
發表於 2010-9-21 11:54:08 | 只看該作者
賽靈思推出通過美國國家安全局驗證之Virtex-5Q FPGA解決方案 專門針對高階譯密處理功能   
5 z6 L0 t0 |; K! o- s; Y! l0 _8 O單晶片譯密(SCC)系列元件與相關實體安全IP核心通過嚴密的驗證程序 進一步擴展賽靈思在航太/國防應用的領先優勢  
" }9 v* c+ @' Z1 k" n
( B4 G2 k6 i: H" W- F% [8 C全球可編程平台領導廠商美商賽靈思(Xilinx, Inc.(NASDAQ:XLNX))今日宣佈推出針對航太/國防(A&D)產業各種高可靠性應用的最新版高效能可編程解決方案,已通過美國國家安全局(NSA)的檢驗,能用在第一級密碼保護系統(Type 1 Crypto Systems)。通過驗證的Virtex®-5Q元件及相關實體安全IP核心,能共同建構出高防護力的賽靈思特定設計平台(Targeted Design Platform),並提供安全的通訊管道,進一步擴展NSA與賽靈思之間的合作關係,也凸顯賽靈思這 20年來一直致力於滿足航太/國防產業各種嚴苛要求的重要記錄。
5 x1 C) L6 M( t- \! k* R# S  6 P' E, e# f8 i) J5 r" h) H; _9 J; b
而針對賽靈思第二代安全通訊方案進行嚴密測試的成功結果,也讓賽靈思這家FPGA領導大廠能提供成本更低、功耗更少、及更富彈性的解決方案,並能協助研發業者因應高階譯密處理應用的嚴苛要求,其中包括美國國防部(DoD)的Crypto Modernization密碼現代化計畫。 + G$ l# d: V" J- b) Y: [0 ]
   
& V( C* C. m* d  q1 b! e+ {# U檢驗項目涵蓋Virtex-5Q安全通訊特定設計平台的各項關鍵元素。此款解決方案提供一種單晶片譯密(SCC)設計方法,以及一個新發表負責維護實體設計安全的Security Monitor 2.0 IP核心。SCC將多個FPGA的功能整合到一顆單晶片元件,讓航太/國防產品的研發業者藉由更高的整合度,有效降低系統的尺寸、重量、以及成本(SWAP-C)。完整的解決方案還包含兩個嵌入式PowerPC® 440處理器、多種防竄改功能、以及賽靈思的隔離檢驗工具。
回復

使用道具 舉報

22#
發表於 2010-9-21 11:54:38 | 只看該作者
通過NSA檢驗的重要關鍵,要歸功於Virtex-5Q解決方案的功能,以及能在一顆單晶片元件內成功隔離使用者功能之設計方法。NSA對Virtex-5Q系列元件進行失效保護分析,確定在發生故障時,賽靈思的 SCC技術讓FPGA能隔離元件內部的各分區。成熟的SCC設計流程與驗證程序,為賽靈思與NSA首次合作研擬與開發,提供更高層級整合度與提升系統可靠度。雖然SCC解決方案的設計目標主要是為了滿足NSA的要求,但也可以在其他高可靠性應用中提供有用的隔離技術,像是符合美國聯邦航空管理局FAA DO-254規範的商業航空電子,以及符合美國國家標準局NIST FIPS-140規範的商業譯密系統。 # D5 \3 F! p% k# y: w: ~5 L% O2 Q- d
  
6 M% y! A2 I( z9 R" e$ v5 B賽靈思公司航太/國防暨高效能運算事業部資深總監Amit Dhir表示:「賽靈思與NSA已經持續密切合作,共同開發這項突破性的第二代單晶片譯密與Security Monitor技術,這將進一步降低目前與未來譯密系統的整體系統功耗、尺寸規格、以及成本。」 $ H  \, S7 H& T$ B- t. Q* ?7 @
  4 `# P  p) b. m+ `9 Y2 K5 A6 t
除了SCC技術外,賽靈思宣布推出2.0版Security Monitor IP 核心,能運用在Virtex-5Q元件中。Security Monitor安全監視技術能用來強化Xilinx Virtex-5 FPGA元件的實體安全,支援資訊保全以及防篡改等應用。Security Monitor核心的細節資料受到《國際武器貿易限制條例》(ITAR)的約束,有意瞭解者請直接洽詢賽靈思。 3 N* [: T. ~& I1 A
  
4 s: B9 {' q: S# O6 a8 K關於賽靈思與Virtex-5Q 特定設計平台 8 @2 T. k% {# X% j: p" N: [
此款新的Virtex-5Q系列元件提供最高效能、最大容量的FPGA,並採用堅固封裝,並搭載先進的譯密功能,是業界最完備的軍規級元件,目前可提供裸晶版本,讓客戶設計客製化的尺寸規格。此解決方案能特別滿足現代航太與國防系統對於提升效能與安全性的需求。擁有可重新編程彈性與SCC技術的Virtex-5Q FPGA能克服傳統ASIC與ASSP的許多限制,適合支援各種安全通訊應用、電子戰、飛航與運輸戴具、C4ISR系統(指揮、控制、通訊、電腦、情報、電子監聽、偵察)、雷達、飛彈、以及彈藥等。
回復

使用道具 舉報

23#
發表於 2011-1-5 11:18:00 | 只看該作者
Altera Stratix IV GT FPGA成功通過乙太網路聯盟的100G乙太網路系統HSE互通性測試( S* S* k) p6 F  R) f. c
Stratix IV GT FPGA為設備生產廠商提供低風險解決方案,以實現40GbE/100GbE系統: o  p/ z1 ^! s9 H, f# U! n7 ^# f
( [9 y5 q+ h- z# _$ u
2011年1月5日,台灣——Altera公司(NASDAQ:ALTR)今天宣佈,公司成功通過Ethernet Alliance®高速乙太網路(HSE)小組委員會的首次互通性測試,這一個測試主要針對設計用於支援100G乙太網路(100GbE)系統的產品。通過互通性測試驗證了Altera在其Stratix® IV GT FPGA中實現的業界一流收發器技術的性能,表明公司能夠為設備生產廠商提供用於40GbE/100GbE系統實施的低風險解決方案。# f+ g. {. z* Q$ t0 Y: {

! A4 s( e4 f! eAltera是參加乙太網路聯盟首次100GbE互通性活動的FPGA公司,該活動於2010年在美國加州聖塔克拉拉舉行。活動驗證了100GbE系統所採用的測試設備、交換器、路由器、網路介面卡(NIC)、光收發器模組和纜線的互通性。9 k" v: [$ O) F- t- ~. ?2 Z+ R& v

+ k6 T2 Z( M# @Altera使用其Stratix IV GT FPGA版100G開發套件實現與尖端測試設備、光模組和纜線供應商的互通性。測試包括Stratix IV GT FPGA與Ixia公司測試設備的互通性;與Finisar公司、Opnext公司和Sumitomo電子設備創新公司CFP光模組的互通性;以及與Leviton公司、Panduit公司和Siemon公司光纜元件的互通性。乙太網路聯盟網站www.ethernetalliance.org上的白皮書詳細介紹了高速乙太網路相容性測試(Plugfest)的結果。
回復

使用道具 舉報

24#
發表於 2011-1-5 11:18:06 | 只看該作者
Stratix IV GT FPGA為用戶提供經過硬體驗證的低功率消耗IEEE Std. 802.3ba™-2010相容解決方案。這一個FPGA提供標準XLAUI和CAUI相容介面,包括100GbE MAC和PCS矽智財(IP),是全功能單晶片解決方案。Stratix IV GT版100G開發套件支援對100GbE設計的全面評估。% [" [: Z: f: n8 E8 S. r& x$ }+ Q) S# `- J

2 j- `; c' k( |0 W/ d  c- r1 HAltera零組件產品行銷資深總監Luanne Schirrmeister評論表示:「下一代高速、高性能運算應用和技術推動了業界向40GbE和100GbE系統的邁進。在寬頻系統中使用我們的Stratix IV GT FPGA可為設備生產廠商提供高性能、低風險、單晶片解決方案,他們可以非常放心的使用這些方案。」; ~  z( |  `$ f. T8 v+ b

/ I- Y2 l9 z+ Y) I6 L) q- lStratix IV GT FPGA專門針對通訊系統、高階測試設備和軍事通訊系統等最新一代40G和100G應用進行了最佳化。Stratix IV GT FPGA提供48個整合收發器,其中24個運作速率高達11.3 Gbps,在高階應用的系統頻寬和功效上實現了突破。Stratix IV GT FPGA含有530K邏輯單元(LE)、20.7-Mbits內部RAM和1,024個18x18乘法器。1 X% ]& F7 H! P
9 I. D% d1 U1 I( S, O, U
價格和供貨資訊  d% Y2 [, J* o* l; V( E3 m
現在已批量發售Stratix IV GT FPGA。請聯繫您的Altera®業務代表,瞭解價格資訊。關於Altera Stratix IV GT FPGA版100G開發套件的詳細資訊,請瀏覽www.altera.com/products/devkits/ ... tix-iv-gt-100g.htmlwww.altera.com/stratix4上提供了Stratix IV FPGA的其他資訊。
回復

使用道具 舉報

25#
發表於 2011-1-25 12:33:25 | 只看該作者
Altera宣佈推出針對客戶不同設計需求所量身訂做的28-nm元件產品系列
( B: T( z+ q, r( T* p業界最多樣化的產品線能夠滿足在效能、功率消耗與成本上的系統擴展需求# t1 G' F' h+ v6 y

" N& O* N  C: p* d: p; V3 G
  Q0 ~5 Q, F: d, W& q5 ^台灣,2011年1月25日—Altera公司(NASDAQ:ALTR)今天宣佈它的28-nm元件產品系列,這是針對客戶不同的設計需求來量身訂作,以提供業界最完整的元件選項組合。Altera推出了新的Cyclone® V與Arria® V FPGA產品系列,以及最近所擴展的Stratix® V FPGA,以及先前曾發佈的HardCopy® V ASIC產品系列,來提供客戶更精準的差異化解決方案。
: Q; f( F0 D- y$ h* K. c9 G( Z( Y9 e0 \5 C" u5 t, i
這是Altera長期與業界重要客戶建立密切合作夥伴關係所得到的成果,Altera深深地瞭解客戶從最高的頻寬到最低的功率消耗等廣泛應用所需的獨特效能、功能特性與功率消耗需求,有了這個28-nm產品系列,Altera能夠憑藉著先進的收發器技術、產品架構、矽智財(IP)整合,以及製程技術來優化解決方案,以協助每位客戶解決在不同設計上所面臨的挑戰。

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
回復

使用道具 舉報

26#
發表於 2011-1-25 12:34:22 | 只看該作者
Altera選用以下的方式來量身訂做多樣化的優勢:7 e/ W: a8 P9 h, j7 N5 _8 A: ]+ h! ~
" t" l, @$ A) \, l- C' R$ r
•收發器—Altera依據每個28-nm元件產品系列的效能範圍,優化了其業界領先的技術和可靠的收發器,Altera的28-nm元件支援從600 Mbps到28 Gbps的收發器速度。) k8 E& E& [% }7 ~
•產品架構—將晶片內記憶體優化,以便提升效能與效率,採用硬式與軟式記憶體控制器來支援所需的應用頻寬、功率消耗與成本需求,並且對高階、中階與低成本I/O進行效能上的優化。7 _( [- r1 ]" h# ^- k5 w" @
•矽智財(IP)整合—為了滿足客戶在成本、功率消耗與效能上的需求,Altera強化了一系列的系統層級矽智財(IP),像是PCI Express® (PCIe®) Gen2 x1與x4、PCIe Gen3 x8、Interlaken、40G/100G與100 Gigabit乙太網路(100GbE)。! r( w2 e2 s5 c/ k1 U

! k+ w$ p; C2 h' G/ n9 I) @- V+ v•製程技術—為了有效率地服務最廣泛的應用領域,Altera在它的高階產品系列(Stratix V FPGA)與HardCopy V ASIC上,運用了台積電(TSMC)的28-nm高效能(High Performance, 28HP)製程技術,並在它的低成本(Cyclone V FPGA)與中階(Arria V FPGA)產品系列上使用了台積電(TSMC)的28-nm低功率消耗(Low-Power, 28LP)製程技術。28LP製程技術也讓Altera能夠提供在成本、效能與低功率消耗上取得最佳平衡點的產品。在高階產品使用28HP製程技術是相當重要的關鍵,以便能夠在高階應用上提供所需的核心與收發器效能。
回復

使用道具 舉報

27#
發表於 2011-1-25 12:34:47 | 只看該作者
針對像是馬達控制、顯示與軟體無線電這類低功率消耗與電路板面積受限的應用,Altera的Cyclone V FPGA產品系列是符合其需求的理想選擇。Cyclone V產品系列提供比前一代元件還要低40%的整體功率消耗,具有12個最高可以5 Gbps運作的收發器,強化的PCIe Gen2 x1區塊,以及可支援LPDDR2、mobile DDR與DDR3外部記憶體區塊的硬式記憶體控制器。更多關於Cyclone V產品系列的詳細資訊,請參考www.altera.com/cyclonev0 s8 g' t+ J8 t5 K. `* J
' @. w; h! l( l1 F9 p; i2 D
針對遠端射頻單元、演播室混音器與10G/40G線路卡等,需要在成本、低功率消耗與高效能之間取得平衡的應用,Altera則推出了Arria V FPGA產品系列,可提供比前一代元件還要低40%的整體功率消耗,Arria V FPGA產品系列元件包括了最高可以10 Gbps運作的收發器,支援DDR3外部記憶體的硬式記憶體控制器,以及具有可變精度DSP區塊的高效率有限脈衝響應(FIR)過濾器。更多關於Arria V產品系列的詳細資訊,請參考www.altera.com/arriav
5 s7 [$ A% R' N. d5 Y2 R. `- @" D" n5 R; z1 k; a/ G
Stratix V FPGA產品系列是針對的是先進式LTE基地台、高階射頻(RF)卡與軍事雷達等廣泛的高頻寬應用,Altera擴展了Stratix V產品系列的能力,來支援不斷變化的市場需求。在Stratix V GX FPGA中最大的收發器資料傳輸率增加到14.1 Gbps,以支援包括FiberChannel 1600在內的新興高速通訊協定。此外,Stratix V GX FPGA的密度也在單一裸晶上增加到110萬個邏輯單元(LE),以提供客戶進行更高層次的整合。更多關於Stratix V產品系列的資訊,請參考www.altera.com/stratixv
回復

使用道具 舉報

28#
發表於 2011-1-25 12:35:06 | 只看該作者
- T: h, s) D& v; J. s1 _

( b. P( i% C8 r, p( XHardCopy V ASIC延伸了Altera在NRE、低風險收發器架構ASIC上的領導地位。相較於先前的HardCopy ASIC元件,HardCopy V ASIC具有更高層次的邏輯與記憶體整合,可提供更高速的收發器、I/O與核心邏輯效能。具有這些新的功能,HardCopy V ASIC現在可支援低功率消耗、較低的單位成本,或在量產時改進記憶體單一事件擾亂(SEU)容忍度的更廣泛及大量的應用。! Q( L8 ]& \7 R1 Y/ T, q
  u- p) b% P- y, y# B5 r
為解決客戶對增進設計生產力上的渴望,Altera推出的Quartus® II開發軟體,是在可編程邏輯產業中針對CPLD、FPGA與HardCopy ASIC在設計效能與生產力上排名第一的軟體,將可支援它的28-nm元件產品系列,Quartus II軟體包含新推出的Qsys系統層級整合工具,可簡化矽智財(IP)的整合工作,並可採用業界最廣泛的嵌入式處理器選項,包括強化的ARM® Cortex™-A9 MPCore™。) A" Y8 q4 p2 C. f9 X1 |+ n

' _9 J1 R1 p0 c) J! W& dAltera產品與企業行銷副總裁Vince Hu表示:「Altera瞭解到每個設計都是獨一無二的,並且客戶在尋找能夠提供正確的功能組合與效能等級,可符合他們的特殊需求,並仍然能夠擁有差異化能力的解決方案。搭配28-nm產品系列,Altera能夠藉此對收發器設計、系統層級矽智財(IP)、設計工具,以及與台積電(TSMC)合作的製程優化等關鍵領域繼續投資,來建立出業界最廣泛的解決方案組合。」

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
回復

使用道具 舉報

29#
發表於 2011-2-10 14:12:08 | 只看該作者

Altera推出業界第一個針對MoSys公司的序列、高密度頻寬引擎元件的介面

在Stratix IV GT FPGA中支援GigaChip介面,以提供100G固網應用一個經過驗證的高效能序列記憶體解決方案' O) }" `9 O9 f) D
7 S8 t) p! u8 X/ J, c6 p+ X
2011年2月10日,台灣— Altera公司(Nasdaq:ALTR)今天宣佈成功地完成Stratix® IV GT FPGA與MoSys公司在序列記憶體應用的頻寬引擎(Bandwidth Engine®)元件之間的互通性測試,Stratix IV GT FPGA藉用了GigaChip™ 介面來與MoSys公司的頻寬引擎元件進行互通,提供設計師在開發像流量管理與封包處理這類100G固網應用時,一種高效能、高頻寬的記憶體解決方案。搭配Stratix IV GT FPGA,Altera是第一家提供元件來支援GigaChip介面的FPGA供應商。
! G6 S' @( R. a# ]4 j7 U( t: H' |, _: R: P. C# J. I+ U( C1 {
Altera是MoSys GigaChip聯盟的創始成員之一,這個聯盟包括了許多半導體公司來共同合作開發能夠在下一代高效能網路、運算與儲存系統上,達到高效率的序列晶片到晶片通訊。GigaChip介面藉用了收發器技術來達到突破性的晶片到晶片通訊效能,MoSys公司在開發GigaChip介面時,則正好運用了Stratix IV GT FPGA上Altera現有的高效能收發器技術。
回復

使用道具 舉報

30#
發表於 2011-2-10 14:12:21 | 只看該作者
MoSys公司事業營運副總裁David DeMaria表示:「GigaChip介面比DDR形式介面的頻寬密度效能增加了四倍以上,同時降低了系統功率消耗,而且介面的成本要減少兩倍到三倍。我們的目標是讓其成為高效率晶片到晶片通訊的開放式業界標準,我們很高興能夠與Altera共同發表這款業界第一個互通產品。在Stratix IV GT FPGA中所具有的收發器技術,提供了MoSys公司一個實行頻寬引擎介面與控制器的理想平台,Altera經過驗證的收發器技術與Stratix IV GT FPGA結合在一起,讓我們能夠針對下一代的網路系統,為客戶推出當今最高效能的序列記憶體解決方案。」" J$ L& ^) t' M

( u0 N  n: L* ?: p) q# U& X4 S" q% nGigaChip介面是一種短距離、低功率消耗的序列介面,具有高效率、高頻寬、低延遲的性能。Stratix IV GT FPGA透過元件中的軟式記憶體控制器來支援GigaChip介面,可提供最大的設計靈活性,以及元件中的11.3 Gbps收發器。在Stratix IV GT FPGA中支援GigaChip介面讓客戶可以增進系統效能,並可最小化電路板的成本與接腳的數量。1 M* f/ S/ r5 F
Altera零組件產品行銷資深總監Luanne Schirrmeister表示:「結合了GigaChip介面,讓Altera在解決市場朝向100G與往後世代轉型時擁有獨特的地位,這次的互通能力為固網客戶展現出我們在提供市場中最高效能解決方案所做的承諾。」' O) y& b* s8 G5 S  c7 a( J, `" ]9 e

1 ^7 j9 O  i$ o$ h價格和供貨資訊
5 P9 C. r; x# h; D9 wStratix IV GT FPGA目前已經量產交貨,請聯繫您的Altera®業務代表以獲得價格方面的資訊。關於Stratix IV FPGA的更多資訊,請參考www.altera.com/stratix4。MoSys公司的頻寬引擎元件已可提供樣品,關於頻關引擎與GigaChip介面的更多資訊請瀏覽www.mosys.com
回復

使用道具 舉報

31#
發表於 2011-3-8 12:21:26 | 只看該作者
Altera為FPGA提供業界第一款整合100G EFEC解決方案 增強型向前糾錯技術加速了向100G的邁進) k3 P8 q  J. A7 E
# Q6 F. M8 s6 A; t9 B
2011年3月8日,——台灣Altera公司(NASDAQ:ALTR)今天宣佈,開始提供業界的第一款整合增強型向前糾錯(EFEC)矽智財(IP)核心,該核心已針對高性能Stratix® IV和Stratix V系列FPGA進行了最佳化。EFEC7和EFEC20是Altera紐芬蘭(Newfoundland)技術中心(以前的Avalon Microelectronics)開發的多維IP核心,專門針對城域和長距離光傳送網路(OTN)等100G應用而設計。
4 s5 ?8 ?! q2 N$ D% O# `4 _( D
9 z3 U8 f; ?/ D當今的服務供應商將其10G城域和長距離OTN網路升級到100G速率,以支援傳送視訊資料時越來越高的頻寬需求,並且開始規劃未來的400G應用。此外,這些骨幹網路在光纖上的傳輸距離要延長25-50%,同時實現低功率消耗、低成本和低延時。Altera的EFEC IP核心滿足了長距離傳輸所要求的性能和無誤碼需求。
' g  P7 S2 ^4 V2 L
# H8 _: e, K. \* dAltera通訊和廣播業務部資深副總裁Don Faria評論表示:「預計全球10G、40G和100G收發器和轉發器市場在2014年將增長到20億美元以上(1),我們已經做好準備提供靈活的高性能硬體平臺和可訂製IP,率先提供完全整合100G的解決方案。因此,我們能夠迅速滿足下一代光網路的市場需求。」
; k& R( b0 n& A( Q- \: v" ]/ g5 Q' E& U; `% B+ L2 y$ B
Altera的EFEC7和EFEC20是超高增益、硬決策FEC核心,增強了100G網路功能,是業界採用FPGA架構中最小的EFEC。EFEC7和EFEC20利用了Streaming Turbo Product Code BCH程式碼(SPC-BCH),符合G.709標準,擁有在同類產品中最好的增益。這兩種EFEC的負擔比率分別為7%和20%,延長了傳輸距離,降低了傳輸功率消耗。Altera的SPC-BCH EFEC高效率地解決了與100G資料速率相關的複雜度等問題。
回復

使用道具 舉報

32#
發表於 2011-3-8 15:15:35 | 只看該作者
Avago Technologies和Xilinx採用FPGA和光纖互連簡化10 Gigabit乙太網路系統        " E: t( Y. S* Q9 e
Xilinx Virtex-6 HXT FPGA和Avago SFP+與QSFP+光學模組之間的交互操作測試完成為設計人員提供實證可行的解決方案* s" `  w+ z( B2 L

* [$ e3 E; ^/ v0 R: B, f% I; C/ ]【2011年03月08日- 台北訊】Avago Technologies (Nasdaq: AVGO)和Xilinx, Inc. (Nasdaq: XLNX)今天聯合宣佈已完成Xilinx® Virtex®-6 HXT FPGA與Avago SFP+和QSFP+光學收發器模組之間的交互操作測試。採用Avago的光學介面和Virtex-6 HXT FPGA收發器領先市場的抖動效能表現,本項測試證實10Gigabit和40Gigabit乙太網路連接埠的設計與交互操作性。) b/ i: t# T; r# A9 c
) N5 c9 L; E( y! f. W- q) P  M
「整合GTH收發器的Xilinx Virtex-6 HXT FPGA設計可符合10Gbps光學介面的抖動要求。優越的抖動效能可讓我們支援Avago的10Gigabit乙太網路SFP+光學模組連接能力,毋需使用外部重定時器,」Xilinx有線通訊主管Nick Possley表示。 「Xilinx針對光學介面的嚴苛要求,將Virtex-6 HXT中的GTH收發器進行最佳化設計,我們努力的最佳證明就是,使用Avago的模組,讓我們可以對10GBase-SR的10Gigabit SFP+乙太網路光學連接埠支援最遠300公尺的距離。」
1 E7 W$ x) L3 H5 a1 v- @" w' B8 v, ~, h, l9 C9 d1 l6 H8 _) G
「我們很榮幸在此為Virtex-6 FPGA設計人員提供使用經實證的Avago高品質、高效能SFP+光纖的選擇,」Avago光纖產品的行銷主管Victor Krutul表示。「現在,系統工程師在使用高頻寬光互連和Xilinx FPGA開發系統時可以放心設計。」
回復

使用道具 舉報

33#
發表於 2011-3-8 15:15:53 | 只看該作者
已對使用近距離和遠距離光纖的10Gigabit乙太網路SFP+模組以及使用近距離光纖的40Gigabit乙太網路QSFP+模組完成連結驗證。Avago是首先且唯一銷售40Gigabit QSFP收發器的公司。此外,已透過完整的測試套件,使用 SFP+模組驗證與IEEE 802.3ae 10GBASE-SR、10GBASE-LR和SFP+ SFF-8431 MSA規格的相容性,並驗證OM3多模式光纖在300公尺、單模式光纖在10公里連結距離下的運作。
$ ^5 f) ?/ C2 b% g8 {) c# |
( }& x+ j. f' O' g3 r5 c! bXilinx Virtex-6 HXT裝置可在最高11.18Gbps線路速率下,與業界標準SFP+和QSFP+光纖模組緊密介接,可以滿足新一代應用需求。此外,透過優越的抖動效能 – 在11.18Gbps下的子速率500 fs rms隨機抖動 – 以及訊號完整性,毋需使用外部整型電路。優越的抖動效能為系統設計人員在建立強穩的高速介面時提供所需的餘裕度。
/ b) f1 k% W% L# r8 R! C' m. H8 r; _2 t4 [1 s
Avago將於3月8-10日舉行的OFC 2011大會中,展示其SFP+和QSFP+模組以及其他高速光纖解決方案。展示地點:Los Angeles Convention Center,攤位編號2001。Xilinx將會在攤位編號2335展示Virtex-6 HXT FPGA等產品。
回復

使用道具 舉報

34#
發表於 2011-4-1 11:49:20 | 只看該作者
Altera Stratix V FPGA榮獲《中國電子技術應用》雜誌 2010年度最佳產品獎項
/ u* L1 ^% O9 P- g5 Y( h4 i2 h8 r: u- f# B7 f4 _6 T8 a
2011年4月1日,台灣—Altera公司(NASDAQ:ALTR)今天宣布其Stratix® V FPGA榮獲中國電子技術應用(Application of Electronic Technique China,  AET China)雜誌頒發在可編程邏輯類別的「2010年度最佳產品」獎項。獲得最佳產品獎項代表著該產品所使用的技術,獲得系統設計社群在最佳創新能力上的肯定。1 ^! R5 I/ {) Y: ~" O( i. f

( |. E. ^1 q  T2 ?) u$ _最佳產品獎項的得主是由中國電子技術應用的讀者與業界專家所共同推選,他們認可了Stratix V FPGA在效能與功率消耗上的創新,並可支援廣泛的市場應用,這是Altera連續第二年榮獲該雜誌所頒發的產品獎項。中國電子技術應用創刊超過30年,在業界擁有重要地位,並是值得信賴的訊息來源,為電子與電腦產業提供公平客觀的意見與資訊豐富的新聞。
% @, y$ i, s6 t# _! N; Q- j7 h, R6 e. l+ l" K3 R. F' N# C
中國電子技術應用雜誌主編余蓮表示:「Stratix V FPGA提供了重要的架構創新,讓設計師可以透過前所未有的系統整合程度,來達到較高的頻寬與較低的功率消耗。這種全面性的方法為設計師帶來許多好處,包括更高的性能、更低的功率消耗,以及透過廣泛多樣的硬式矽智財來達到更高的整合度。依據這些產品創新上的表現,Stratix V FPGA獲得這個獎項的確是實至名歸的。」
) D: O) X6 }! v/ `, [% w$ ]5 }+ I: A) d+ n3 w
Altera零組件市場行銷資深總監Luanne Schirrmeister表示:「連續第二年獲得中國電子技術應用雜誌所頒發的最佳產品獎項,對Altera的技術創新是莫大的肯定,這些突破性的創新,包括我們的Stratix V FPGA可透過摩爾定律的發展,儘可能地持續延伸其效益,讓客戶可以滿足越來越高的頻寬應用需求,同時維持其既有的成本與功率消耗上的預算。」
回復

使用道具 舉報

35#
發表於 2011-4-19 13:58:36 | 只看該作者
Altera突破半導體業界積體電路電晶體紀錄 業界頻寬最大、性能最好的FPGA,具有破紀錄的39億個電晶體# H7 F' q3 [7 q# w9 k6 Y

3 ^. x9 j' g/ u; l' ]+ w. g; e2011年4月19日,台灣——Altera公司(Nasdaq:ALTR)今天宣佈,公司在積體電路中封裝了有史以來最多的電晶體,在半導體技術上建立了業界里程碑。Altera的28-nm Stratix® V FPGA是業界第一款具有39億個電晶體的半導體元件,達到這個功能水準後,系統設計人員將可實現前所未有的性能。" u: R" s, d: @6 G

; K; {3 e. i3 y8 F5 P$ F" xAltera的IC工程副總裁Bradley Howe評論:「Altera在2010年年終Stratix V FPGA設計定案時,便已打破了電晶體的紀錄。按照摩爾定律的快速發展規律,可編程邏輯一直是推動半導體技術創新的前端力量。實現這樣的里程碑將繼續提高FPGA的容量和性能,整合度達到前所未有的水準。」
9 t1 {9 h+ P3 U
4 j$ n4 d) Y7 s/ F8 O6 K: ^# ~Stratix V FPGA是目前業界已發售的最複雜半導體。它是唯一利用台積電(TSMC)的28-nm高性能(28HP)製程來提高性能和頻寬的FPGA。28HP製程結合了最佳的FPGA設計,讓Altera大幅度提高高階元件系列的性能。Stratix V FPGA具有28-Gbps收發器、精度可調DSP模組以及嵌入式HardCopy®模組等特性,讓其能夠用於性能最好、頻寬最大的應用中,例如,100G光傳送網路(OTN)多工轉發器、100-GbE線路卡以及高階軍用雷達應用等。% V: v' O. j7 B7 ?3 F8 \8 N, N" W! X! O

; p0 p: Y3 }! Q  f# u4 RStratix V FPGA供貨資訊2 f- N- \- D: S* ]
現在已可提供Altera Stratix V FPGA系列的第一個型號元件樣品(Stratix V 5SGXA7)。
回復

使用道具 舉報

36#
發表於 2011-7-7 07:49:31 | 只看該作者

長江納選擇將賽靈思的 Virtex-6 FPGA 用於下一代 SoC 原型開發系統和模擬平臺

北京, 2011年7月5日 /美通社-PR Newswire/ -- 賽靈思公司 (Xilinx, Inc.) 今天宣佈,Logicview Electronic Technology Co., Ltd.(北京長江納電子技術股份有限公司)已經選擇將其 Virtex-6 FPGA(現場可程式設計閘陣列)用於該公司將在2012年初推出的下一代原型開發系統和硬體模擬平臺。   `# K2 s  m/ K' I$ {' d
8 K; m8 g! f/ Z4 Z7 `' G
長江納電子首席技術官 Liu Jianguan 表示:「自2008年開業以來,長江納就一直非常欣賞賽靈思和安富利 (Avnet) 提供的卓越服務和支援,這使得我們能夠迅速地在提升產品容量、互連水準、速度和可靠性的同時為市場帶來富有創新色彩的新產品。我們在公司利用 Virtex-5 的所有優勢的架構上繼續發展,並為公司現有的原型開發和模擬系列平臺充分利用硬核心、PCIe 端點模組、6.5 Gbps 高速串列收發器和動態可重構技術。」
6 K' I: @/ ^+ Q  A: A
% F1 b% R8 n: S/ ?# J; mLiu Jianguan 繼續表示:「有了 Virtex-6 的支持,我們希望通過在公司的下一代平臺上部署強大的可程式設計性、數碼信號處理集成塊、存儲和高速收發器能力組合來提升公司超高性能 SoC(系統級晶片)的設計和驗證水準。」
  ^: u. V) L- k* M/ g: u# W0 _8 t9 Z; g+ o) H& [
消息來源 賽靈思公司
回復

使用道具 舉報

37#
發表於 2011-7-7 16:34:53 | 只看該作者
賽靈思ISE Design Suite 13.2全面提升設計者的生產力 並針對Kintex-7與Vitex-7FPGA提供部分可重新配置功能   & D, }, R5 l0 I! W0 Q
最新版本亦包括針對Virtex-7品質之提升 強化多項Planahead的功能及持續推展隨插即用IP計畫: O1 P9 a4 A+ _1 }9 S

# u0 M# P0 H6 R: C4 F8 M全球可編程平台領導廠商美商賽靈思(Xilinx, Inc.(NASDAQ:XLNX))今日宣布發表ISE® Design Suite 13.2,可為28奈米7系列元件提供多方面支援,包括可支援最近推出已展示給客戶的Virtex(R)-7 VX485T元件。而且此款ISE Design Suite最新版本能讓採用Virtex®-7 2000T元件之設計方案提升25%效能,此元件是採用堆疊式矽晶互連技術所打造並內建業界密度最高的FPGA。此最新版ISE軟體針對PlanAhead™設計與分析工具加入多項改良功能,不但可支援Virtex-7 與Kintex™-7元件部分可重配置,並可提供整合前端至後端的專案管理環境,並針對採用Spartan®-6 FPGA、Virtex-6 FPGA以及所有三款7系列元件的設計方案提升其生產力,包括為低成本Artix™-7系列提供初期支援。
/ R6 U2 w' B# v8 X" s; ^
, F2 ~  u" ?& ]透過PlanAhead工具提升生產力
# }2 N; K1 b" w屢獲獎項的ISE Design Suite不但能為研發業者提供所需工具,以支援全球團隊合力研發模式,並能針對關鍵的設計因素快速提供回饋,並可運用XPower Estimator工具針對低功耗最佳化提供最佳策略,並可透過智慧時脈閘控技術,進行動態功耗調降 – 這些功能都可透過PlanAhead工具來達成。 3 ^0 c2 v7 H, J5 l0 H  g
  
9 _+ I3 ^; L4 R! u# zPlanAhead工具從一款世界級I/O針腳規劃與布局工具,進化成一個可加快生產時程的全方位開發環境。PlanAhead工具充分整合前端至後端環境,在每個設計週期階段都能進行設計分析 – 包括RTL開發、IP整合、驗證、合成、布局與繞線等,最終結果可達成快速匯整在功耗、資源使用率、以及效能等方面之設計目標,並縮短設計修改所耗費之時間。
回復

使用道具 舉報

38#
發表於 2011-7-7 16:35:17 | 只看該作者
賽靈思公司軟體與工具行銷資深總監Tom Feist表示:「PlanAhead在生產力方面的一項重要優勢,就是將設計創作、分析、規劃、以及建置等功能緊密整合。傳統的FPGA流程中,僅在設計流程後期才會出現關鍵設計參數的回饋功能。包括合成、布局與繞線在內的執行階段,一直是賽靈思很重視的焦點,減少設計修改的次數,和加快研發流程一樣重要。前端的設計分析以及設計維護流程,可確保採用我們新款7系列元件的客戶,在每個執行步驟中都維持關鍵的時序狀態。」 , s; B9 V, [/ \+ }; X) t. }' O

& ^) K$ G; U  N, [. r8 W* v# tPlanAhead工具的眾多強化功能包括新的時域互動報告、多國語言翻譯的工具說明提供、及針對7系列覆晶BGA(FFG)封裝的同步切換輸出技術(SSO) 支援。而XPower Estimator (XPE)工具也加入多項更新功能,讓研發業者能在高精準模式下預測元件耗電量、並可觀察賽靈思選擇台積電高介電層/金屬閘(HKMG)產品的高效能與低功耗製程,以及涵蓋各系列元件的統一FPGA架構所產生的影響,而且賽靈思也能在絕大多數的設計案中,為所有等級的FPGA提供同級中最低功耗之產品。如欲了解更多關於賽靈思在低功耗方面的優勢請瀏覽賽靈思網站:www.xilinx.com/power- S; l; }8 r  w
1 D/ h- Y- J  I- l" l; h: r! ]
持續推動隨插即用IP計畫 % F) }4 S' M( |1 K* |& ~
為進一步支援賽靈思的隨插即用IP計畫,ISE Design Suite 13.2能在CORE Generator™系統中支援Advance eXtensible Interface (AXI) 互連介面,使設計者可以建置更高效能的點對點架構。而如果是設計團隊自行開發與AXI相容的IP,現在就能採用可選式的匯流排功能模組(AXI BFM) 進行IP驗證,藉以模擬AXI互連通訊協定,如此即可輕鬆確保所有介面的資料處理皆能正常運作(更多詳細訊息請參考下列網頁中的使用者指南: 4 f  p/ }6 v1 v6 v, d& M, H8 G/ v
AXI Bus Functional Model v1.1-http://www.xilinx.com/support/do ... 1/ug783_axi_bfm.pdf)。
回復

使用道具 舉報

39#
發表於 2011-7-7 16:35:26 | 只看該作者
AXI BFM目前亦支援ISim、Cadence、Mentor、以及Synopsys的模擬器,使用者現在亦可透過Embedded Development Kit開發套件來存取AXI_PCIe核心,開始進行採用Virtex-6與Spartan-6 FPGA的設計方案。此外,Embedded Development Kit套件中的ChipScope™ AXIMonitor核心現在能監看AXI3介面的動態,並內含可選式的AXI Protocol Checker檢查工具。AXI Protocol Checker是針對ARM System Verilog而設計,可支援39種Ready/Valid交握通訊檢查功能。如欲了解更多有關賽靈思採用AXI之應用,請瀏覽賽靈思之白皮書技術文章:AXI4 Interconnect Paves the Way to Plug-and-Play IP -http://www.xilinx.com/support/do ... lug_and_Play_IP.pdf
* ]" F6 ^4 w, b' u0 i! [; ~2 z3 d$ h: o. B4 C0 a: t
第四代部分可重配置技術 ' ^" s( b7 ~/ \& L0 ?; R
目前PlanAhead已具備可支援Kintex-7與Virtex-7系列的部分可重配置功能。部分可重配置功能可在不間斷邏輯功能運作同時,大幅修改邏輯模塊。這代表設計者能使用Virtex-7或Kintex-7元件來建置彈性化系統、不但可以順暢切換至各功能,並可以在系統運作時進行遠端更新程序。部分可重配置功能還能讓設計人員降低成本與設計規模,利用分時多工技術(time multiplexing縮減機板空間並減少位元流的儲存量,使系統可採用更小或更少的元件。而更小與更少的元件亦可協助降低系統功耗,並替換掉那些會耗費大量功耗的運算作業,以盡量降低FPGA的動態功耗。今年稍後推出的ISE Design Suite 將加入Artix-7系列的支援功能,這將是賽靈思首次在同一個世代中為全系列的FPGA提供部分可重配置功能。
" w3 O; K$ d* T( c5 W
" d7 M7 z1 @' O9 @- ^7 U供應時程與售價 9 v! Y# F$ T, O6 \9 a; {6 \
現已上市的ISE Design Suite 13,可支援所有ISE Editions版本,Logic Edition售價從2995美元起,可以支援32與64位元的Windows 7作業系統。客戶可至賽靈思網站免費下載30天試用版的全功能評估版本。
回復

使用道具 舉報

40#
發表於 2012-7-11 11:06:43 | 只看該作者
Altera推出最新的IP核心產品,降低高性能40GbE/100GbE設計的複雜度 + F) T2 O1 c$ b) \$ F; X
40GbE/100GbE IP為使用者在採用FPGA架構的系統中整合乙太網路提供全面的解決方案
3 C: A  Z* \/ z; ?* w/ V2 K2 }* U" u7 P. X4 D
+ k+ f1 {# j+ M* X' Z- Z
2012年7月11日,台灣——Altera公司(NASDAQ:ALTR)今天宣佈,推出40-Gbps乙太網路(40GbE)和100-Gbps乙太網路(100GbE)矽智財(IP)核心產品。這些核心能夠高效率的建構需要大傳輸量標準乙太網路連接的系統,包括,晶片至光模組、晶片至晶片以及背板應用等。媒體存取控制(MAC)和實體編碼子層以及實體媒體附加(PCS+PMA)子層IP核心符合IEEE 802.3ba™-2010標準要求,降低了用戶在Altera 28-nm Stratix® V FPGA和40-nm Stratix IV FPGA中整合40GbE和100GbE連接的設計複雜度。

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
回復

使用道具 舉報

您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-18 07:03 AM , Processed in 0.140517 second(s), 19 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表