Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 46402|回復: 47
打印 上一主題 下一主題

做fpga的前途問題

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2006-10-11 15:02:36 | 只看該作者 回帖獎勵 |正序瀏覽 |閱讀模式
現在做fpga的前途如何?相信有很多RD可能感到困惑?大家何不給新手一點經驗談?
# c# g( O: k0 |  k  Y做 faga 和 arm 以及 dsp 之間到底有什麼區別?不知道有沒有可比較性??
, S0 e3 B9 ~/ ?9 E4 P; i, y# l8 j8 C; g& {+ ?9 d3 B# K9 {
聽有前輩說:基礎知識得牢, OS, 數位模擬電路, etc. 認真鑽研個三到五年夠啦.- f6 |3 d- u4 T% _
" T, C* M' f  S
還有前輩說:確實,不過似乎還是應該在arm和dsp之間選擇一個吧,因為兩者的用途差異還是比較大的!!!
單選投票, 共有 82 人參與投票
您所在的用戶組沒有投票權限
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂8 踩 分享分享
48#
發表於 2015-8-9 09:20:05 | 只看該作者
FPGA for prototype verification only.  After that, IC will follow.
回復

使用道具 舉報

47#
發表於 2014-10-2 10:55:11 | 只看該作者
興大表示,全球可編程邏輯解決方案領導廠商賽靈思公司及一元素科技股份有限公司,為提升國內電機工程教育與人才培訓,強化產學合作,由賽靈思公司贈與興大電機系價值千萬的FPGA開發系統,由一元素科技提供實驗室教學必要之技術支援與諮詢,為國內產業培育創意前瞻的IC設計人才。6 z# W, n+ g8 L& [
3 [2 d; V1 r: g5 N
未來興大學生可在聯合實驗室內,將電機應用領域之想法,經由軟硬體設計及設計流程,並透過FPGA實現予以整合,除了對理論作有系統的瞭解外,也能針對IC設計工程實務設計作實際的操作,擴充學生在IC設計實務設計上的技能,整合理論與實務。
  N0 a% S; A. U/ u- _+ s* F/ g' i1 U9 \
中興大學電機系孟堯晶片中心是中台灣地區唯一的大學晶片設計中心,積極進行晶片設計研究及人才培育,並獲得許多新竹科學園區產業界青睞,並與電子科技公司進行建教合作計畫,投入各項晶片開發設計工作。此外,孟堯晶片中心長期與國研院國家晶片系統(CIC)中心合作,因此在寒、暑假時,會有國家晶片系統中心多門的訓練課程在此開設,方便中部地區的學子能就近的上課。孟堯晶片中心提供優良環境,加上電機系師生共同致力於各類晶片的設計與研究,中興大學的晶片設計技術日益精進,因此常有國內外學者、學生至本中心進行參訪以及學術上的交流。# j& L2 N6 a: k3 i" b8 ]/ q
% A0 Y! w# M1 e" ]
賽靈思是世界商用FPGA(可程式設計邏輯閘陣列)產品的主要生產商,目前的國際市場佔有率一半以上,該公司的大學計畫(XUP)為全世界多所知名大學提供先進的PLD產品和服務,不僅包括軟體工具,還提供免費培訓、高品質技術支援和課程開發援助。0 w( W7 o0 b: v  t9 N, F$ Y* F
6 T# W5 ?0 l4 e4 K
訊息來源:國立中興大學
回復

使用道具 舉報

46#
發表於 2014-10-2 10:55:07 | 只看該作者

Xilinx與中興大學成立聯合實驗室 啟用揭牌

8 v& e/ x* F# D
中興大學電機系與美國晶片設計大廠賽靈思(Xilinx)公司9月22日合作成立「Xilinx中興大學電機系孟堯晶片中心聯合實驗室」,由興大校長長李德財(左3)、美商賽靈思台灣區總經理王漢傑(右3)、一元素科技董事長吳志偉(右2)共同揭牌啟用。( c2 U& o4 U# m5 S

+ P8 t0 z  |% f' J; ]+ E(20141001 18:32:56)國立中興大學電機系與美國晶片設計大廠賽靈思(Xilinx)公司合作成立聯合實驗室,9月22日下午由興大校長長李德財、美商賽靈思台灣區總經理王漢傑、一元素科技公司董事長吳志偉,共同為「Xilinx/中興大學電機系孟堯晶片中心聯合實驗室」啟用揭牌,興大工學院院長薛富盛、興大電機系主任歐陽彥杰與興大孟堯晶片中心主任賴永康以及多位貴賓、師生皆出席與會,期許為國內培育IC設計人才。

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
回復

使用道具 舉報

45#
發表於 2014-9-16 14:06:22 | 只看該作者
FPGA工程师
  i( E" ^; x) W& @公      司:A famous IC company( l1 q  v! {8 D
工作地点:上海$ I/ y  ^+ [- V- U% c
& ^. ]; v6 o, P
岗位职责:  
! }: Y5 s. o$ F  n8 l7 D1、负责各种FPGA原型平台的搭建、调试与维护  
/ w8 a( c2 ?6 A; P2、根据项目需求,承担各种IP和SOC芯片的FPGA验证  
- c0 O2 S. t+ X8 n9 S3、设计芯片项目的原型平台,协助软件工程师完成底层驱动编写、系统移植等  9 p% P/ f& N$ x- {# y% m

/ `" j' y! @* S: t职位要求:  
6 H+ T5 y8 r1 E1 z7 H. Y- p3 ?1.大学本科及以上学历,电子、通信、计算机或微电子专业;  
2 v* y5 e. S/ c" V5 R$ ]6 g2.有扎实的数字电路基础,熟悉Verilog等硬件描述语言的编程;  ; X( R3 v+ Y. Z; I* O% [4 r& d
3.有一定的嵌入式软件开发和板级硬件电路设计基础;  5 A+ ^, \/ c% n2 L  L( t. |6 I; g
4.1~2年的FPGA相关工作经验;  0 t1 _9 I8 Y7 q: p5 y5 l2 g! w& u; Y
5.具有较强的学习能力、沟通能力和良好的团队合作精神;  : p7 U( A  c; ]/ W: B+ Z0 W$ E1 z
6.有大型SOC芯片的FPGA平台开发者优先考虑。
回復

使用道具 舉報

44#
發表於 2014-8-15 13:50:55 | 只看該作者
芯片设计工程师& A" r2 h0 M/ z/ I/ ?. {

# T/ K$ ?1 W1 K9 T- z. `公      司:A chip design company
. ^. S* F& Q% `0 I: a- w# K工作地点:深圳, \6 O% t+ d4 }9 W+ ?! a
/ X% [, D% e1 H' x) W
岗位职责:
, r( L% w" K; J6 F     1.芯片模块的设计与验证;  
) n$ J$ K2 I7 L4 A7 {0 A     2.独立完成模块级结构设计,RTL实现以及相关验证工作;  6 I3 g5 h. A' B3 {9 k9 o
     3.参与FPGA系统调试和验证;  , Z3 {& J& e' d' x* Q5 d7 k$ t, \
     4.参与芯片设计整个流程。& L, j! a, x7 m& n. v
) V7 C# y0 {; |6 p' {
岗位要求: 3 [5 i, U$ G6 k- a  h
      1.大学及以上教育水平,电子类专业 6 j1 z) W  ^' Q! P/ y! R
      2.熟悉数字集成电路前端设计与流程
0 ?/ q) H/ z( \4 j- ~! m) R; }      3.有数字集成电路设计与验证经验
; ?2 V9 z5 O% F# E; ]! i$ X+ T      4.团队合作精神
回復

使用道具 舉報

43#
發表於 2014-7-25 10:57:17 | 只看該作者
Job Title : Senior Physical Design Engineer0 W5 I. u% q* r' {$ p
Job Category :IC Digital Design' x; y$ U6 P' J3 l
Location : Singapore. N0 t  g& P$ Y, k/ ^
Job Type : Permanent) z% j) `; c0 _% H: _; H
Job Description:
: c$ J9 G: x9 O' L+ z: zLooking for Physical Design Engineer (Technical Consultant) in a company offering hands on experience and excellent exposure.
( X: F* a# U9 z8 g  o
( c' Z4 w3 v7 p8 n/ n) o6 s8 ~Responsibilities:% L: Y2 r4 o& K5 l$ E0 O
To take full ownership of the Back-end Design of complex chips, from netlist to GDS II
' ^+ S2 G( W3 H* m3 K4 T, i* _Able to handle the process - synthesis, scan insertion, floorplanning, critical path timing analysis  B1 W: |' p* S& S4 f9 B
Manage the steps - place & route, equivalence check and STA
- X! p' k; N6 d; c; aPerform the physical verification upto signoff - LVS/ DRC
, X( S1 C# G. l/ a$ q$ k
, {+ ~7 Q7 L: T# w$ [1 `- mRequirements:! j0 r5 G' @) P
Minimum 6 years experience in a hands on Physical Design role
2 P( I& }4 b; f" C9 A6 LHandled full responsibility of STA, floorplanning, CTS and placement
: |$ D/ {9 c$ H* YWell versed in ICC Synopsys/ Encounter/ Calibre) l' i, s% z" H" X5 f0 D
Bachelor in Electronics, Master in Electronics preferred; O5 J. F4 [. l: R
Dynamic, highly motivated individual with a positive attitude and strong desire to be successful  ]2 J6 I4 \* c0 a2 b3 d
Singaporeans / PRs only' R; U8 I) h6 j, b
5 day week, Mon to Fri 9:00 AM to 6.00 PM- G5 _" d- C* T( |$ X4 Y4 P
Fixed salary package - with attractive performance incentive
; H& N6 ^; D0 k5 l, ]Relocation support provided
回復

使用道具 舉報

42#
發表於 2014-7-25 10:56:53 | 只看該作者
Job Title hysical Design Engineer( ?1 M" l7 Y- \' w& D
Job Category :IC Digital Design/ }! [( {! ^  }" Z
Location : Singapore; k9 d* P2 {% F
Job Type : Permanent, {, @, O( f  F- @7 a/ Z
Job Description:2 ?& e7 g: P9 ^7 y
Looking for Physical Design Engineer (Technical Consultant) in a company offering hands on experience and international exposure.
2 z: u* z- Q# o! O# S3 F+ M1 t/ t* Z, x2 X! S5 j6 H5 L
Responsibilities:
4 G- k3 M  R7 m3 n/ I: L) kTo take full ownership of the Back-end Design, from netlist to GDS II
2 w! @+ b1 E$ x( J  dAble to handle the process - synthesis, scan insertion, floorplanning, critical path timing analysis5 Z1 x; y' d7 b0 t+ D# Y& y' ~
Manage the steps - place & route, equivalence check and STA6 K# T7 G0 H: x4 ^1 T
Perform the physical verification upto signoff - LVS/ DRC
* q) @0 T. S/ x5 m9 F
4 L& S+ f* W; O- `Requirements:
) b( c' w5 _- v2 ?5 s2 D6 f4 mMinimum 3 years experience in a hands on Physical Design role/ k! J+ A% H: o9 ^6 `
Handled full responsibility of STA, floorplanning, CTS and placement
9 V# X( Z7 g' N' f" t; Y- D" BWell versed in ICC Synopsys/ Encounter/ Calibre
4 K0 x* \1 ^, f) ~Bachelor in Electronics, Master in Electronics preferred
; b) y" R+ `- h7 B1 k! L# ^Dynamic, highly motivated individual with a positive attitude and strong desire to be successful
$ O" m% ^" z0 Z- a& bSingaporeans / PRs only! {+ \- n3 _. b4 L4 u: \
5 day week, Mon to Fri 9:00 AM to 6.00 PM0 Q* Q% B4 n) I2 _! C4 p2 f
Fixed salary package - with attractive benefits
0 z1 L+ d" I: W* S" _1 ~/ LRelocation support provided
回復

使用道具 舉報

41#
發表於 2014-7-16 08:22:35 | 只看該作者
Job Requirements:  
3 k1 k( O3 E# }* LSolid understanding of all SoC chip development stages is required.  ! u8 a1 x& V3 d% I. k1 v
Hands-on Experience with complex SoC design flow is required.  6 Q: t& f& V2 c7 g$ R
Hands-on Experience with RTL coding, simulation, verification is required. : ]: y, H# h# V- U
Experience with DFT and timing tools is preferred.
! l7 f- ]  x3 E# n" qExperience with ARM platform is preferred.
) D' c' i( K; |9 N* \Experience with low power design flow is preferred. + Z1 x, x( m$ V+ l$ S2 U
Experience with system verilog is preferred.
9 g1 p" N, j2 y- ?6 t, A' kGood organization and documentation abilities  / D7 Y' M, I$ e5 Y; f7 D
MS in Electrical Engineering and Computer Science with 4 years of experience in SoC design
回復

使用道具 舉報

40#
發表於 2014-7-16 08:22:32 | 只看該作者
Digital Design Engineer
$ M  \1 I, B( N* L% l# f0 _& X) p' P0 \
公      司:A famous IC company% Y2 U: B4 I! x9 c2 Z+ A
工作地点:上海
6 z; D" i/ K0 i7 r$ a1 {3 z/ a: k" o
Duties
9 r! u3 [* x% PWork with internal and external customers to understand product requirements.
4 R, i: g! ?" n2 cCreate critical silicon technologies to meet the product requirements. # A) e6 O! {# V* v; |( {, d0 m, `4 e
Work out critical design flows and methodologies to execute implementation flawlessly. 8 Q. G8 q5 H( T* O8 y. i
Design and deliver final design through multiple stages like specification, micro-architecture, IP  development, RTL coding, verification, logic synthesis, DFT, timing convergence, as well as helping on physical implementation.: F6 U) b( @7 a; k' s
Complete full documentation.
' A9 x" j. t- `( y; x  B- HHelp and mentor junior engineers.
回復

使用道具 舉報

39#
發表於 2014-3-27 11:34:04 | 只看該作者
Altera與Intel一起合作開發多晶片元件,在一個封裝中高效率的整合了單顆14 nm Stratix 10 FPGA和SoC與其他先進零組件,包括DRAM、SRAM、ASIC、處理器和類比零組件。使用高性能異質架構多晶片互聯技術來實現整合。Altera的異質架構多晶片元件具有傳統2.5和3D方法的優勢,而且成本更低。元件將解決性能、記憶體頻寬和散熱等影響通訊、高性能運算、廣播和軍事領域高階應用所面臨的難題。; Q1 [& C# L3 c# X
- u; C8 N8 r3 {3 z6 O
Intel的14 nm三柵極製程密度優勢結合Altera的專利FPGA冗餘技術,支援Altera交付業界密度最高的單顆FPGA晶片,進一步提高了一個晶片中系統元件的整合度。Altera利用最大的單顆FPGA晶片的領先優勢以及Intel封裝技術,在一個封裝系統解決方案中整合了更多的功能。Intel同時針對製程進行了最佳化,簡化了製造過程,提供統包式晶圓代工服務,包括異質架構多晶片元件的製造、裝配和測試。Intel和Altera目前正在開發測試平臺,目的是實現流暢的製造和整合流程。
1 V/ [& Y6 A/ C3 h3 M" P) \
7 ]6 u: p$ x/ z0 ~. jIntel訂製晶圓代工廠副總裁兼總經理Sunit Rikhi評論表示:「我們與Altera合作,使用我們的14 nm三柵極製程製造下一代FPGA和SoC,並進行的非常順利。我們密切合作,在半導體製造和封裝等相關領域共同工作。兩家公司在開發業界創新產品上截長補短,充分發揮彼此的專長。」
* O) o" X5 E( P! R
. Y' s, C% }' A: c. fAltera公司研究和開發資深副總裁Brad Howe表示:「我們與Intel在異質架構多晶片元件開發上進行合作,這反映了兩家公司在提高下一代系統頻寬和性能方面有共同的理念。採用Intel的高階製造和晶片封裝技術,Altera交付的封裝系統解決方案將是滿足整體性能需求最關鍵的因素。」
回復

使用道具 舉報

38#
發表於 2014-3-27 11:33:54 | 只看該作者

Altera與Intel進一步加強合作,開發多晶片元件

此次合作將在單一封裝系統中最佳化整合14 nm三柵極Stratix 10 FPGA與異質架構技術
# _  t! R( j6 {# _0 j# g" f  i. @# g5 _
( g9 I/ X& @- e8 g$ W- W; B1 `4 q- d
2014年3月27日,台灣——Altera公司(Nasdaq:ALTR)與Intel公司今天宣佈,採用Intel世界領先的封裝和裝配技術,以及Altera尖端的可程式設計邏輯技術,雙方合作開發多晶片元件。在此次合作中,Intel使用14 nm三柵極製程製造Altera的Stratix® 10 FPGA和SoC,進一步加強了Altera與Intel的晶圓代工廠之間的關係。

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
回復

使用道具 舉報

37#
發表於 2014-3-13 07:40:04 | 只看該作者
全新Xilinx參考設計方案為客戶提供業界唯一4x100G OTN轉發器及2x100G OTN交換應用單晶片解決方案
! d; b; E! k4 E7 W9 t具備軟體API和高度最佳化OTN SmartCORE IP完整評估平台,能加速高頻寬OTN應用從開發到部署進程
+ m- M, M6 `& [; a2 [4 u9 ?) r0 I, v# Q
  美商賽靈思(Xilinx, Inc.;NASDAQ:XLNX)於2014年光纖通訊展覽及研討會 (OFC 2014 )中宣布,推出可為客戶提供4x100G OTN轉發器及2x100G OTN交換應用單晶片解決方案的全新參考設計,其結合了賽靈思All Programmable 3D IC和 SmartCORE™ IP,提供功能完整的設計與產品升級評估平台,以滿足客戶各種需要高度差異化和高頻寬要求的OTN應用。賽靈思 (攤位編號:3245) 將於3月11日至13日在美國舊金山舉辦的OFC大展中展示這項最新技術。 & N4 k8 c7 b8 n+ a7 i% s1 t4 H- e
# L- D8 M6 l/ ^
  賽靈思有線通訊部門總監Gilles Garcia表示:「我們全新的OTN參考設計可滿足現今多重100G OTN應用對於低延遲率、高整合度和高效能的需求。賽靈思提供業界獨一無二的單晶片400G OTN解決方案,而且我們結合了全新參考設計的評估平台,在產品開發的前端就能為設計人員提供極為關鍵的先發優勢,以提升生產力和縮短產品的上市時程。」
7 J& ~; ?1 c. `# D+ _) r
" k' k: b0 f# r" z  全新的OTN參考設計方案可在賽靈思Virtex®-7 VC730 3D IC OTN目標平台進行評估。這些參考設計包括一組完整而且不受作業系統限制的軟體API,可簡化和加速All Programmable Smarter Networks的設計:
' Z1 K+ u, e% E1 i: o& b
4 ~9 F) \& R0 X" G' ~! F9 _5 a·      內建4x100G轉發器之單顆Virtex-7 1140T 3D IC─ 此款參考設計展示了全球首款單晶片400G解決方案。4x100G轉發器設計運用一個通用的控制平面 (control plane)管理四個100G串流,而每個100G串流支援內含統計資料的GFEC研發電路板、一個可執行單元、路徑和串聯連接監控的傳輸負載處理器,以及一個簡單易用的圖形使用介面 (GUI),以估算錯誤和效能數據。8 G& O# O- e" x9 S3 h# F) t+ m
6 g$ U  M2 f5 n+ p+ N% o; M
·      內建 2x100G OTN交換之單顆 Virtex-7 1140T 3D IC─ 此款參考設計內有三個賽靈思SmartCORE IP核心,包括100G單一階段多工 / 解多工器、符合光纖互聯網路論壇 (OIF) 規格的 100G SAR和100G ODUMon (可針對多達80個ODUj通道加入和擷取傳輸負載的雙向IP模組)。這些SmartCORE IP核心可讓設計人員建置為Metro OTN和封包光纖傳輸系統 (P-OTS)設計的單晶片2x100G MuxMapSAR。此款參考設計包括完整的單元、路徑和六個層級的串聯連接監控功能、100GE終端錯誤,以及ODU和終端訊號置換,可提供精密的管理功能。
回復

使用道具 舉報

36#
發表於 2014-3-7 13:18:46 | 只看該作者
FPGA应用开发工程师
' D7 T# H9 L: i" L* w公      司:A famous IC company. y. J8 |/ }" [, O6 b" t3 P' `
工作地点:上海1 A1 d$ a1 u) v& ]' a

# h4 V1 J( ^, M' R2 E# i) S2 l& q职位描述: 6 o& y. n+ ^9 B, x) ?
1、负责项目中FPGA 部分的方案设计,主要针对视频图像数据处理。 , N. m# d6 F! f( s/ t% P. X' m  h
2、负责FPGA选型及相关电路的设计和调试;
5 Q. |# a: m! Q+ v0 h( c+ f3、负责FPGA的代码编写和维护; 9 N. G. D' m5 c" S4 T
4、负责FPGA的仿真和调试; 2 f' `" C; V* H7 D1 Q' p" @
5、负责部分嵌入式软件开发工作。 6 \% C) O2 a$ [& F; Y5 R
1 O& x3 e: R8 @
任职要求: $ z6 g3 N0 o" p
1、本科及以上学历,微电子、通信、计算机相关专业,具有两年以上的FPGA开发经验; : y8 k: u, g) D% S! V& D, n
2、精通Verilog语言和FPGA设计流程; " j2 h7 Y; M. Y, w0 y
3、有独立开发过FPGA模块或者项目的经验; 5 N# A: @" Z  a( C2 b( ?& @9 L
4、能独立完成中型FPGA模块的设计,代码编写和后期仿真调试;
$ p0 T( J% X( b; w5、有图像处理及图像增强的项目经验者优先;
* c, V8 Q0 o" U; E, }  k$ [6、有C/C++语言开发经验者优先。
回復

使用道具 舉報

35#
發表於 2014-2-24 13:12:33 | 只看該作者
安全啟動參考設計的主要特性
0 @2 }& D: y2 s9 t* a$ _, P
! V4 i5 n2 f' b* \7 c美高森美的參考設計採用了SmartFusion2 SoC FPGA器件,這款FPGA提供了多項先進的安全特性,包括片上振盪器、密碼服務加速器、安全密匙儲存、一個真正的亂數產生器、儲存在安全的嵌入式快閃記憶體(eNVM)中的片上啟動代碼,以及可實現快速外部處理器安全啟動的快速串列周邊介面(SPI)快閃記憶體模擬。這些器件還具有比其它FPGA器件更強健的設計安全性,並包含使用來自Cryptography Research Incorporated (CRI)授權技術的差分功率分析(DPA) 防禦攻擊措施。' u1 b  g; b1 S' V+ j( Q

' B6 k& c- V( r這款參考設計還提供了美高森美的WhiteboxCRYPTO™安全產品的公共實例,通過複雜的加密密匙代數分解和強大的模糊處理,能夠在純文字環境中傳輸對稱的加密密匙。圖形使用者介面(GUI)器件可讓用戶將用於後續程式設計操作的應用代碼加密到 SPI快閃記憶體中,並在主處理器中進行解密,然後執行。此外,美高森美還提供一份完整的使用者指南,以協 助開發人員在其嵌入式系統中實施安全啟動功能。
- ~, X! i1 ]  ^! O) Z/ E/ }2 d6 Z/ s+ o7 j
與其他150K 邏輯單元(logic element, LE)下的5G SERDES-based FPGA相比,SmartFusion2器件的高度整合可提供最低的總體系統成本,同時改善了可靠性,大幅降低功率,並有系統地保護客戶寶貴的設計IP。/ ~: K3 v& `3 \% K% A# x# a! L
5 t' P1 i1 C4 K! ~0 H0 b+ `
美高森美安全產品組合* N' s2 {) T! `9 }3 j; a

  |: L4 p3 I7 }2 l無論何時何地,美高森美在資料收集、通信或處理,以及數據精確性、可用性和真實性方面都提供不可妥協的安全性。十多年來,美高森美的安全專家一直在提供資訊保證(information assurance, IA)和防篡改(anti-tamper, AT)解決方案和服務,以加強對關鍵性程式設計資訊和技術的保護。美高森美的安全產品獲美國聯邦政府單位和商業用戶用於那些有高度電子安全需求的應用領域,包括財務、數位版權管理、遊戲、工業自動化和醫療。美高森美的安全解決方案產品組合包括FPGA、SoC產品、密碼解決方案、TRRUST™-Stor 固態硬碟(SSD)、智慧財產權(IP)和韌體。此外,美高森美還在其可信任的器件內提供一系列全面的安全相關服務,以及設計、組裝、封裝和測試服務。, ?0 C+ E4 ?. I% C) h  t

. U) m" y) s$ ^! E$ b/ m美高森美現已供應SmartFusion2 SoC FPGA的安全啟動參考設計,也計畫要為ARM、英特爾和飛思卡爾等製造商的應用處理器提供安全啟動參考設計。
回復

使用道具 舉報

34#
發表於 2014-2-24 13:12:17 | 只看該作者
美高森美新款安全啟動參考設計實現用於嵌入式系統 以FPGA為基礎的可信根(Root-of-Trust)解決方案
1 n- q8 F) z, W( y' h( S/ p+ r% A新產品使處理器能夠安全啟動並將信任擴展至所連接的系統
( s8 p0 M: N, N* {+ w9 `4 _4 d9 _' q1 ]" b
功率、安全性、可靠度和效能差異化半導體解決方案的領先供應商美高森美公司(Microsemi Corporation,紐約納斯達克交易所代號:MSCC)針對嵌入式微處理器推出全新以FPGA為基礎的安全啟動參考設計,這款新型參考設計採用了其主流SmartFusion®2 SoC FPGA中的先進安全特性,以便在嵌入式系統中安全地啟動任何應用處理器,並且確保處理器代碼在執行期間是可信任的。這樣,在安全啟動的處理器上運行的應用程式便可以將信任擴展到其系統和其它所連接的系統中。& [" B. F6 g& k. K

6 L- `! d( n7 w6 _美高森美行銷總監Tim Morin表示:“美高森美將繼續擴展其安全性產品的陣容,並且克服越來越具有關鍵性的可信任計算挑戰。今天只有很少的處理器可以安全地啟動,因此是不可信任的,然而我們卻面對前所未有的巨大威脅,尤其是隨著業界在越來越具關鍵性的應用中使用嵌入式處理器產品,例如汽車駕駛輔助、製程的控制和自動化,以及新興物聯網中的超連接世界(hyper-connected world)。美高森美的創新參考設計藉由確保所有系統處理器皆執行經過認證的代碼,在最基本的層級上保護這些系統和應用,減少使用者的風險及限制暴露在這些風險中。”( @' j* \  l8 P( m2 a5 G, j1 E
* @0 [* v8 s, S" s4 W* U$ ?
如果沒有安全的啟動過程,任何嵌入式系統上的代碼執行在定義上都是不可信任的。不可信任的系統會為公司的品牌帶來風險,將公司暴露於契約式責任(contractual liability)的風險中,在某些情況下,甚至還會導致生命上的損失。美高森美的參考設計實施了“信任鏈” (chain of trust) 流程。在啟動過程的每個階段直到上層的應用層,每一後續的啟動階段都要經過先前信任代碼的驗證之後,才允許進一步執行更多的代碼。
回復

使用道具 舉報

33#
發表於 2014-2-14 13:47:20 | 只看該作者
 Zynq-7000 All Programmable SoC 緊密結合了內建ARM® dual-core Cortex™-A9 MPCore™處理系統的賽靈思領先業界的7系列FPGA技術,可快速開發高度整合、智慧型、最佳化和高靈活度的軟硬體ADAS。   S# k: E7 P' j) t3 n; }6 R
1 H9 \- e& K# i8 |5 ^
出貨時程
$ T7 v* k8 |/ p7 f" g+ J2 q+ B- T5 W) x* I& a7 R
  logiADAK Zynq-7000 All Programmable SoC車載駕駛輔助套件現已由賽靈思聯盟計畫 (Xilinx Alliance Program)優質設計服務供應商夥伴Xylon提供
0 c8 j3 ^* T  K9 @+ `; b: Y$ X/ S$ S- v, i( h9 M
關於Xylon
. p" L3 b- W& G5 \8 Q" V5 u9 L
" Q% o0 a% @3 |9 w9 i8 C  專注於各種FPGA設計的Xylon公司成立於1995年,同時也是嵌入式影像、影音和網路等領域的優異IP供應商。欲了解更多Xylon相關資訊,請瀏覽www.logicbricks.com網站。
回復

使用道具 舉報

32#
發表於 2014-2-14 13:47:13 | 只看該作者
logiADAK車載駕駛輔助套件可加快開發的ADAS應用包括:3 p8 V  A" ?2 f7 A! ^

. V5 D7 b& W6 ~# R·         採用多逹六個攝影機的360度全景3D和鳥瞰檢視模式,可加快更大型商用和特殊用途車輛之開發作業
/ b3 j; R' j' p9 ?& W8 A·         具備多種客製化檢視模式的後視攝影機,包括多個行人偵測指示器2 ]8 w3 H3 a2 s5 G! n3 o
·         偵測行人和車輛的前方防撞攝影機9 N! j9 g  Z. T, R. e) y& W
·         車道偏離警示
1 n6 C% h5 N5 e, D0 O3 E·         採用光學流演算的盲點偵測
8 E7 r6 Q  X! f) l& m, |
* H0 W6 s  ]; N) `  賽靈思公司車用部門總監Nick DiFiore表示:「我們與車用產業體系的合作夥伴共同協助系統設計師快速、有效地開發具備多個攝影機的系統。可支援多達六個100萬像素攝影機的功能對較大型的車輛而言必不可缺,更遑論可在單一解決方案中結合全景式前方防撞攝影機或更多輔助功能對車載系統設計的重要性。」 2 _4 b5 A7 v/ n7 R- ^+ Q0 T/ ~! ^; ?6 ^

4 U7 f# _9 E8 |5 L0 z6 J% m! ?2 }  Xylon公司創辦人暨執行長Davor Kovačec表示:「這款以Xilinx Zynq-7000 All Programmable SoC為基礎並針對即時ADAS進行最佳化的開發平台,可讓汽車製造商及其電子零件供應商藉由這款高效能、可重新編程SoC整合他們自家的軟硬體IP,打造各種獨特並具差異化功能的駕駛輔助應用。」
回復

使用道具 舉報

31#
發表於 2014-2-14 13:46:32 | 只看該作者
Xilinx攜手Xylon推出logiADAK車載駕駛輔助系統套件 打造多達六個攝影機之系統設計
2 D7 [6 X" a! @3 E  R+ r3 dlogiADAK Zynq-7000 All Programmable SoC車載駕駛輔助套件包含特定應用軟體、參考設計及加速IP整合
4 `+ E; B/ D2 L) V0 |/ U% G
6 @# A* Z5 b( p+ r! y! M  美商賽靈思(Xilinx, Inc.;NASDAQ:XLNX)與Xylon公司今天宣佈推出logiADAK Zynq®-7000 All Programmable SoC車載駕駛輔助套件。這款套件由賽靈思和Xylon、Embedded Vision Systems (eVS)及Digital Design Corporation (DDC)等產業合作夥伴共同研發,可讓汽車製造商和一線車載電子供應商擁有加速和簡化開發先進駕駛輔助系統 (ADAS)的能力,同時可讓系統擁有多達六個攝影機。賽靈思將於2月25至27日假德國紐倫堡舉辦的Embedded World大會展示logiADAK車載駕駛輔助套件,展示攤位編號為Stand 1-205。 $ G4 {+ b* I% k. S) w
, |; k( W; Q0 E  f! |
  加強功能後的車載駕駛輔助套件是一套可立即使用的開發平台,其中包含了特定應用軟體和完整的參考設計。這些參考設計可用作快速測試車輛安裝和展示作業,其客製化參考設計具備評估IP核心,以及為攝影機式ADAS打造的完整設計架構,可將更多客戶開發的軟體或IP型功能簡易地整合到系統中。 9 G7 K. y3 S' _1 A2 T
4 E: u2 {4 n' M, U; Q5 m
  以Xilinx® Zynq®-7000 All Programmable SoC為設計基礎的logiADAK平台可提供各種即時效能的功能,並能超越AEC-Q100認證條件以符合車載用途對溫度和品質的嚴峻要求。已通過完全資格驗證的Xilinx 汽車 (XA) Zynq-7000 All Programmable SoC產品,現已接受客戶訂單。
回復

使用道具 舉報

30#
發表於 2013-10-31 13:52:38 | 只看該作者
Preferred Skills   1 k! I. S! J+ ]# r/ V
1.        Digital signal processing knowledge   & y; K+ H: `" T  Q% F' j% u3 D
2.        Algorithm development   3 Z! K; O' N7 d" ^% ?: |
3.        Product definition/Specification   : C; b" H* r8 l7 x
4.        Analog/Mixed signal measurement and characterization   
( G8 P5 Q# u6 ?; F1 ?. E; l% I! k8 e: w5.        Smart meter design and application   
* t& v' o8 P6 J5 T! g( r  * O4 _1 F1 J  Q, q; [
Education   6 u! G1 {- L9 Q0 R# j
Master Degree of Electrical Engineering, Computer Science or Control system   4 \- @+ U, f9 z# t
  8 y) Z& q/ O, h) L8 N
Experience  8 m# V, p6 t$ D
1.10+ years of working experience in the high-tech industry.   
9 \  s; L* \! Y) W, M' t2.At least 3 years of experience in an international company, or oversea working experience.   
5 a8 X" \$ f0 g  u. n3.At least 3 years of experience in a management or supervisor position   
& Y. T. ^( T7 E7 o4.Experience in embedded system development   
  Q1 w  {( X9 G2 d0 v: ^5.Experience in system validation
回復

使用道具 舉報

您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-16 12:39 AM , Processed in 0.137018 second(s), 20 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表