Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 43236|回復: 37
打印 上一主題 下一主題

IC設計中前端和後端的區別!?

  [複製鏈接]
1#
發表於 2008-4-29 07:36:06 | 顯示全部樓層
前端的 system simulation (MATLAB)  寫Verilog,
  g8 H* V3 `3 n+ KLogic synthesis 與  DFT  比較適合 數位+資工背景且具有系統觀念的人來做
/ R1 h* z' q1 O, B6 j4 O2 H/ A3 g& C. R
. \/ a7 s% M) m+ e7 `0 I後端的  APR與  R,L,C extraction  and simulation
6 M' Z+ h. G8 v% E  b2 X) U" f% LAPR 也是 資工背景的人做就可以了
# E: @- p& Q  P% A+ X/ y但是  RLC 抽取與模擬  就很複雜  做的人 不但要有資工背景
" U/ t, [7 N! `/ P. X) D- A還得懂  電磁學  電子電路 還得了解 積體電路佈局  有一定的難度
回復

使用道具 舉報

2#
發表於 2008-7-13 14:42:33 | 顯示全部樓層
其實EDA領域最困難的就是 創造出一個全新而且有用的工具' Y0 h5 e0 i: `3 \8 U) c: T
更重要的是 要打敗現行市面上所有公司的軟體
回復

使用道具 舉報

您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-8 09:15 PM , Processed in 0.102006 second(s), 19 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表