Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
樓主: st80069
打印 上一主題 下一主題

[問題求助] 請教有關調folding_cascode 放大器的訣竅

  [複製鏈接]
1#
發表於 2008-5-21 14:03:22 | 顯示全部樓層
如果你是用wide range的fold-cascode OP,我覺得op的gain應會超過40db,一般我設計的fold-cascode op大概都可以到達60db以上(在ss corner)
: w0 P, N  ~$ ]3 Q7 U9 Q而且,照公式推導來看,output阻抗是從輸出往上和往下看,現在你的p-load driving只有一級,而n-load driving卻有兩級,這個樣子會變成往上的阻值比往下的阻值小很多(除非你在size部份己經留意到了,而且己經調到最佳化的情況)
9 t' x/ [, w+ z4 G不然,gain值應該會被限制住,而且是被p-load driving給限制住,如此一來,不管怎麼調,應該都會被限制住
2#
發表於 2008-5-22 18:49:53 | 顯示全部樓層
原帖由 st80069 於 2008-5-22 09:46 AM 發表
$ k" h7 j: r/ X5 R+ ~6 u# C' G/ o咦?
2 y) w; c* J+ V' A$ f5 c話說剛剛才發現,小弟忘了把同學的帳號登出而po文......
+ ?! P, V8 y" P0 j(昏頭)
" Q$ m  t# \9 ?  y+ ]' {! p抱歉抱歉....$ I( K2 L  F* }3 a
finster大大說的....是指沒有MD和MC時的設計嗎??. o6 V/ [; K  o' M$ R# e
恩...那應該是我的寬長比設計的問題了...( R* e" I+ d4 K
我重新再重推做一次...

  R7 U' c. n7 u
% w# H0 V! Q. E; N% f! a. t7 P7 C! s  o- z5 ]3 P  j9 m
6 t7 A. _3 P( v# u( Q; P
不了解你指的MD和MC的縮寫意思7 i4 [5 y3 t  [# B, s. y3 x
我個人在設計fold-cascode時,其實會先設計bias電路,因為bias電路會間接(有時候是直接)決定fold-cascode的performance7 c. M( r, M- z9 W9 b
因為,我以前曾遇過當我發覺到我的OP的gain己經調不上去時,我以為己經到極限了,後來在檢查我op電路各點電壓時,才驚覺原來是因為我的bias電路而限制住我op的gain,難怪我的op的gain一直上不去
: o7 E+ w8 X) ]5 ]; C自此之後,我才學到原來bias電路對op而言,也是一個很重要的設計重點,而這個bias電路,卻是很少人有花心思去看的
3#
發表於 2008-5-27 22:32:37 | 顯示全部樓層
原帖由 st80069 於 2008-5-22 10:50 PM 發表 ' @* i* z4 b+ a9 [* k6 Q
喔喔~~漏了感謝kgbriver的建議,因為這是專題上面的指定....* N4 [0 Q6 r$ M1 r4 q6 G" |
小弟才疏,怕亂修改會影響後面的設計,所以只敢乖乖仿學。9 _) x4 z: ^9 H8 h& Q0 J
很謝謝kgbriver的寶貴意見~~~- L1 l* j4 t) T' ?$ q3 r3 d/ Q
看finster大大的解說,$ Q( E. l' c' ]) g' r7 |
發現OP的學問,還真是多....
7 d. i6 l8 B& C) g4 z唉...小 ...

" g8 N4 m8 @+ B5 u  G6 p* G# r
6 `6 H/ y3 m2 ~% u6 P0 a  t+ R! ~' m6 j& C, T! [, l) [
我想,你有點誤會我的意思了
) M# |. n  \5 O8 b9 E在設計op時,尤其是folded-cascode op,我建議一定要把bias circuit加入一起作模擬,若是直接給一個定電壓作bias雖然也是可以,但遠遠及不上實際的bias circuit來得好,而且bias circuit所產生出來的電壓未必真的是定電壓,它也會隨著製程,電壓和溫度而有所變化,所以folded-cascode op我個人是強烈建議要加入bias circuit一起作模擬
6 I* [; z7 B$ }1 D而我前面所言,有時候bias circuit也會是限制住op的gain和phase margin的一個因素之一,因為bias circuit若設計不好,也會影響op

評分

參與人數 1 +5 收起 理由
st80069 + 5 唉呀呀~~~原來這個有評分的功能....這麼久

查看全部評分

4#
發表於 2008-6-3 23:58:34 | 顯示全部樓層
原帖由 st80069 於 2008-6-3 09:50 PM 發表
# D8 R2 I: `, z0 r* R好煩啊...已經第4個禮拜了,但還是調不出來,有大大建議上面加head,不過...很怕改了之後,會影響內容...
+ C$ r. R7 u7 S2 m努力調了很久,目前進展是增益,446,約53dB.....始終達不到60dB..., D  u4 p4 j5 g. r+ ^, A+ _
而專題本身是沒規定60dB啦,之所以會認 ...
6 n7 |, e" X) J3 ?' v9 |  v
5 I+ b2 M9 V+ g5 E+ n
9 x3 F1 l3 K. N) ~: s9 c' \
你的Vref是設在幾伏呢??" M. _% D5 E3 y# N
我記得你的VDD是1.2V,採用P-type input folded cascode OP5 ^. Y: P8 g/ r  d+ l1 a  e( c! F
如果你的Vref電壓設太高,建議你改採N-type input folded cascode OP,不然,先天上gain值是調不上去的
* V1 Q+ f  Y1 W不過,53dB,真的是太低了,folded cascode OP要作到60dB是很簡單的一件事
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-16 12:41 PM , Processed in 0.109014 second(s), 17 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表