Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 250846|回復: 208
打印 上一主題 下一主題

[問題求助] 請教有關調folding_cascode 放大器的訣竅

  [複製鏈接]
1#
發表於 2008-5-19 23:28:39 | 顯示全部樓層
one stage op with gain 40dB
2 ]4 K$ W* o5 Z$ \3 X3 Q差不多極限了
2#
發表於 2008-5-20 11:21:02 | 顯示全部樓層
能不能說明一下regulator的load是什麼?
& O; ]/ H# T; z6 |1 g因為看起來是IC內部的power7 h! u1 s  ]$ X( o
需要多少電流?
/ Q) m0 P/ _( O, lregulator 的load regulation spec是多少?
' ]) q2 u8 i/ t) R4 K8 j2 `9 c第一級OP bias電流多少?
" F* n1 E0 l2 b# Z) `這樣比較好提供意見 
3#
發表於 2008-5-22 00:14:10 | 顯示全部樓層
1. finster說的是對的  可是以你的應用不應該再把PMOS cascode來增加gain
/ C( u4 Q# M8 Y( |2 S   原因是kbgriver所說的  
7 D" H5 j; `7 ~) ~1 {1 Q2. 以你的應用來說 你不清楚load current 是多大 甚至你的load current
# `; }" a& i9 b   是會一直變的 當你的load current 太小的時候 cascode 的pmos應該會跑進linear region2 ~* c/ L. E4 }: s) _8 q& ]
   做了也是白做$ B' \) [0 j) W5 @' M2 D
3. gain大有他的好處  可是over design只是增加自己的困擾+ h, v4 E$ q" X% U1 ^( g8 ?  M* m
   所以你應該是要去算一下你到底需要多少gain! y+ J1 \' |7 V. ^9 \' T6 r. `
4. 如果你是學生  而這個不是你論文的主要部分
% D: M7 x9 ~; o. n! V   那我會建議你用更簡單的架構
7 \( u% V( h1 W& [+ j6 x$ g   甚至把frequency compensation 改成用外掛大電容的dominate pole compensation7 x; H: m% J; `* \" z
   除非你的很清楚你的load是什麼  你的頻寬是多少 不然你目前的compensation是有危險的
, J% @/ a' O' T. {- ?5. 你的VCM就是你的Vref 不是1/2 vdd/ }" z5 o, d8 y# m& y
6. W/L 不是三言兩語可以說完的  不過  少用最小L就不會太離譜了
% d$ `7 u( s4 L7 A, a$ b5 F7. 指導老師誤判  =>  你有找對老師嗎?? 找沒經驗的老師做類比電路  請保重! [' d( u4 {, M6 S; Z3 c; W
8. 今天話有點多  不好意思
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-7 03:34 PM , Processed in 0.104006 second(s), 16 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表