|
原帖由 st80069 於 2008-5-22 09:46 AM 發表 8 r2 q6 t0 A, a
咦?
6 d: i. W* G" a- b/ w# q# i話說剛剛才發現,小弟忘了把同學的帳號登出而po文......
$ g5 z# _6 r" u: j! J* g" d& d7 `(昏頭)
! G5 S1 ^0 W; L8 k7 ~ N4 l抱歉抱歉....8 F6 L& Y1 `$ n# c i
finster大大說的....是指沒有MD和MC時的設計嗎??* O$ X0 t, z# Q S+ M+ R% i0 i: k
恩...那應該是我的寬長比設計的問題了...
( e1 R, V4 u% y6 G Q我重新再重推做一次... 5 h- W0 Y5 G4 _- v( |
% ?* a) o4 y7 ?3 i2 X
r- H4 I; @, H3 J! l+ b7 R$ o" C( u- C* ]0 \+ z
不了解你指的MD和MC的縮寫意思
# g; ?6 S+ L% v4 d4 b我個人在設計fold-cascode時,其實會先設計bias電路,因為bias電路會間接(有時候是直接)決定fold-cascode的performance
+ N, t/ P, D. Z1 S L因為,我以前曾遇過當我發覺到我的OP的gain己經調不上去時,我以為己經到極限了,後來在檢查我op電路各點電壓時,才驚覺原來是因為我的bias電路而限制住我op的gain,難怪我的op的gain一直上不去
) I! a2 d/ N$ W" [* \自此之後,我才學到原來bias電路對op而言,也是一個很重要的設計重點,而這個bias電路,卻是很少人有花心思去看的 |
|