Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 4232|回復: 3
打印 上一主題 下一主題

[問題求助] 請問boost PWM 的系統補償要怎麼模擬?

[複製鏈接]
跳轉到指定樓層
1#
發表於 2008-1-30 16:31:46 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
請問各位先進,小弟最近要做一顆 current mode boost pwm,目前想要模擬整各系統的穩定度,
但是因為在後級會接到一個PWM COMPARATOR 跟控制POWER MOS開關的GATE DRIVER,這部分不
知道該怎麼把他取代掉,之前看過有人作voltage mode的buck pwm他的做法是在error amp後面
用一個VCVS,設定他的gain,再把VCVS的輸出加上LC跟回授電路拉到error amp的負端來模擬系統
的穩定度,那我是不是也可以用VCCS來取代我後面的PWM COMPARATOR跟GATE DRIVER,如果可以
的話那我VCCS的GAIN要怎麼設呢,因為小弟是第一次作所以不知道該怎麼算,希望各位先進能幫幫忙
交一下小弟,感激不盡.
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2008-1-30 19:31:40 | 只看該作者
建議先從 System level 先跑模擬,用 Matlab 看整個系統的穩度

轉移函數這邊有
http://www.chip123.com/phpBB/vie ... hlight=%2Bmonkeybad

Matlab code 這邊有
http://www.chip123.com/phpBB/vie ... p;highlight=%2Bshaq
3#
發表於 2008-1-31 11:05:08 | 只看該作者
如果你有Cadence tool 可以直接用tool去產生switch Power MOS,電感...等 behavior model,反正這些都是屬於外部元件,用behavior model應該夠!?然後再直接和現有的transistor level的PWM control電路,直接用Spectre跑模擬,如果嫌太慢,可以再用Ultrasim simulator 來跑,Ultrasim 和 Nanosim 或Hsim 都屬於 fastspice 的whole chip simulator,不同點在於Ultrasim是最早可以VerilogA behavior model.
4#
 樓主| 發表於 2008-1-31 21:43:14 | 只看該作者
感謝各位先進熱心的回覆,我先去下載LM3430的datasheet 跟 一些data下來研究,有不懂的地方再請問各位,感恩哪
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-16 02:07 AM , Processed in 0.103513 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表