Plunify技術副總裁暨創辦人黃瀚華 , C& Q+ W+ Q5 [* B6 J- Y
- R& S% V' ?( q$ x在2009年共同創辦Plunify之前,黃瀚華曾分別在AMD超微半導體(Advanced Micro Devices)日本分公司與賽靈思(Xilinx)美國總部擔任設計工程師,負責開發行動電腦(Mobile PC)韌體(Firmware)以及基於FPGA的系統,在電子設計產業已累積超過十年的經歷。
) s8 I5 x' z+ \' L2 E! |, x' `: f( ?: |$ S: X
黃瀚華擁有美國史丹佛大學(Stanford University)電機工程碩士,以及卡內基美隆大學(Carnegie Mellon University)電機與資訊工程學士的學歷。除了英文外,Harn Hua也精通中文與日文。
' r: [, }; ^8 Z+ W2 U; ]; j
5 r1 U. w6 }. p) i4 ~! P黃瀚華發表過的作品如下:
4 k0 s/ t3 s/ Y- v8 ]
. X* I+ j3 q6 N* c9 l8 \2 LØAcceleratedSystem Performance with the APU Controller and XTremeDSP slices, XilinxApplication Note 717, Harn Hua Ng, Latha Pillai, 2005 http://www.xilinx.com/support/documentation/application_notes/xapp717.pdf" s3 i% P) p7 r% a2 D% U
. d. {: `3 K4 n
ØPPC405Lockstep System on ML310, Xilinx Application Note 564, Harn Hua Ng, 2007 http://www.xilinx.com/support/documentation/application_notes/xapp564.pdf
. D1 G) S6 d) t+ ?6 q8 A% QØMinimalFootprint Tri-Mode Ethernet MAC Processing Engine, Xilinx Application Note 807,Jue Sun, Harn Hua Ng, Peter Ryser, 2007 http://www.xilinx.com/support/documentation/application_notes/xapp807.pdf ( r$ ^( g8 j( {8 M1 l
ØCloud-basedParallel Design Space Exploration using EDAxtend, DAC 2012 poster presentation,Harn Hua Ng, Cristopher Magalang, 2012 |