Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 29381|回復: 23
打印 上一主題 下一主題

[問題求助] 天線效應

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2011-7-6 10:32:06 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
請問數位電路會有天線效應的影響嗎?
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂10 踩 分享分享
2#
發表於 2011-7-6 13:24:11 | 只看該作者
這就要看你的天線效應1 i2 ^& ]/ U( @; Y
係指 瞎密 ㄌ+ h, s1 c0 k$ l( D5 P6 Y* `' v
跑線太長 通常會有 天線 效應 影響
3#
發表於 2011-7-6 14:53:37 | 只看該作者
會有啊,天線效應是指芯片在製作的過程中,導線上積累了大量無處釋放的電荷,積累到一定程度會將gate擊穿,然後泄放,這樣mos會被損壞。所以天線效應的發生出現在芯片中任何連在gate的線上。不知道我說沒說明白,希望能對你有幫助。
4#
 樓主| 發表於 2011-7-7 09:05:55 | 只看該作者
會有啊,天線效應是指芯片在製作的過程中,導線上積累了大量無處釋放的電荷,積累到一定程度會將gate擊穿, ...
! ?6 U+ B0 V4 A, F* j% f- gterriours 發表於 2011-7-6 02:53 PM
& J: D% c' y% s: @* M( _6 p
# u; B* f/ w( Z( B
! I8 a# `4 D. ?% {4 L* G
    嗯呵~我了解哩!5 X7 l2 q# s, F2 K* Z: y
    只是想確認一下!
5#
發表於 2011-7-7 13:24:16 | 只看該作者
回復 3# terriours
8 }' K0 S' k: J1 ]$ S8 d1 V) m: ?0 r; m5 n' ~, F6 T& a  @1 s
之到原理後~~不知道有沒有任何有效的解法可以防止呢!!  謝謝
6#
發表於 2011-7-7 15:45:54 | 只看該作者
回復 4# bernie820 8 Q- g1 Z1 F' U! a( a4 Z6 x
3 A5 I7 ~+ H; \' E4 v- @% N* m' |3 ]9 ^' _
哦,呵呵,不好意思
7#
發表於 2011-7-7 15:55:41 | 只看該作者
回復  terriours 6 U. U6 M6 R' Q4 n+ C, j$ A- q2 b

5 o+ N) t, I( w# t7 Y之到原理後~~不知道有沒有任何有效的解法可以防止呢!!  謝謝 ...1 C5 F( ]4 ~) Y1 \8 a
sydjeffrey21345 發表於 2011-7-7 13:24

9 {/ @) M6 x" E  u: a) s/ \5 F* E# R" [8 }; i
解决天线效应有两个方法:
$ u& `3 Z2 ]. M3 t" I方法一:在发生antenna effect的gate连线上进行“跳线”,所谓“跳线”就是将底层metal线换成高层的metal线。这样做的原理简单是:在process的過程中,每一個連接工藝步驟后都會進行一次靜電荷的 釋放,所以在metal上的靜電荷會被放掉,就杜絕了antenna effect的發生;
. S, G! d1 D! `7 ~0 z7 O方法二:也可以在連線上加一個對地反向偏執的diode,這樣在工藝製作過程中,就可以自動放電,並不是網上通常說的把這個反向diode擊穿放電,有時候這個反向diode的大小也是要考慮的。2 F' W% L- c+ r* Q
基本上就是這樣的,希望能幫到你。
0 a1 X8 G% Z! V9 V! U如上所述有錯誤,希望一起討論。
8#
 樓主| 發表於 2011-7-7 20:59:09 | 只看該作者
回復  terriours
; i1 u6 r+ A& E' f( q& @# F1 U4 I5 A9 E! _& {" I* ]5 P
之到原理後~~不知道有沒有任何有效的解法可以防止呢!!  謝謝 ...
3 Z/ x' d# o2 s) P# e% e& Lsydjeffrey21345 發表於 2011-7-7 01:24 PM

% j, r3 q0 U7 _/ \5 {4 k
8 z/ `5 S1 i5 Q+ v
8 T4 e: c5 }2 S4 U. O    有呀!!3 v/ @* C# u5 U$ P$ o4 M  J
; o, V6 @: s7 v: x6 L) V
    最簡單的一個方法就是利用不同層金屬做連接
" T, W8 y3 H  ?1 i' B- v9 R/ Q8 K7 Q2 _
   就是說假設一條50um長的連接線5 z$ U$ Y# y8 \& S
+ v1 C+ J9 Z7 g& D% t
   用二到三層金屬完成這樣長的線(很多講義都有提到喔)0 d; h. }) ~! ^6 D0 [1 ]

# f" P: W% _& y7 c   另外還有兩種方式我不太會用!9 L' i1 k  \3 O3 O5 c; r

0 q3 y  H, r" R    希望有幫助到你^^
9#
發表於 2011-7-10 22:55:14 | 只看該作者
解决天线效应有两个方法:
6 Z$ `; l- T9 Q6 B/ b0 [+ D  P方法一:在发生antenna effect的gate连线上进行“跳线”,所谓“跳线”就是将 ...0 l  j& U* A, D/ a
terriours 發表於 2011-7-7 03:55 PM

: C, S9 L, w' z* K3 q) r; A6 s- W: T) f- T
( [9 R$ W  c( i5 p9 j
    共同探討。  E! i" X* Z6 l3 m% s/ ~: g
1,每層工藝后有個步驟對金屬進行靜電釋放,那麼當製作到上層的時候,有的金屬和下層又鏈接到一起了,那麼這個靜電會產生積累嗎?爲什麽?
& a# x6 h! K9 M8 W' e3 J. Z; T2, diode所謂的自動放電?如何理解?
10#
發表於 2011-7-26 17:57:16 | 只看該作者
學習學習學習學習學習學習學習學習學習學習學習學習
11#
發表於 2011-12-2 11:10:41 | 只看該作者
ant通常就是出現在數位電路的7 d% R; H- y) E# q+ k, r: p% U
apr的跑線隨便一條就是幾百um$ [: [+ P: z$ E  q2 {0 u( B: y/ g
如果不用tool先修好# c- r2 K+ k% P6 ?8 O
隨便一個小chip就讓你修到昏天黑地
12#
發表於 2011-12-13 09:46:56 | 只看該作者
学习了,感谢!看来很多不懂啊。
13#
發表於 2011-12-29 11:41:51 | 只看該作者
DIODE 換LAYER 其實這些東西在DESIGN RULE都有說到
14#
發表於 2011-12-30 17:20:53 | 只看該作者
謝謝你啦~受益良多阿~感謝大大無私地分享
15#
發表於 2012-1-8 14:41:18 | 只看該作者
用二到三層金屬完成這樣長的線(很多講義都有提到喔)1 v: l* |9 k* n" Y+ I8 N& d4 J
是並在一起還是跳層??
16#
發表於 2012-2-3 19:17:25 | 只看該作者
感謝各位先進解說,讓我對天線效應更清楚了,受益良多!
17#
發表於 2012-2-12 13:12:35 | 只看該作者
共同探討。
) o$ I( r5 o- R. x8 Y2 Y* b  [1,每層工藝后有個步驟對金屬進行靜電釋放,那麼當製作到上層的時候,有的金屬和下層又 ...
" d, e5 ?7 j' D) qminzyyl 發表於 2011-7-10 10:55 PM
9 z* R+ V' N/ i6 Y( r% n* I& t  ~7 ^
同问diode如何起到放电作用的?是靠漏电流来泄放的吗?
18#
發表於 2013-9-30 14:10:33 | 只看該作者
請問 d i o d e 的 l a y o u t 怎 麼 畫 ??
19#
發表於 2013-10-1 09:24:59 | 只看該作者
NMOS的POLY去掉就是了!
9 Q: W* b  e  w( a: H面積大小自定!
20#
發表於 2013-10-5 22:29:02 | 只看該作者
回復 1# bernie820
6 f. r! x) I- l$ `8 i. X& z" F8 _! ~) H* t' @9 b8 ]

: h8 V- ]4 R! x, E數位電路也會有天線效應
; h) p( ?: j  D1 }% l2 N其實版大忘了說,你是那層 Mt
) P$ N! N4 q1 @' e4 H所謂的跳線,要看地方的4 A2 ?# W+ X0 i' P
我舉一個很多人都不明白的地方
5 I2 v9 |  D% M0 i如果你的 Mt3 有天線效應
9 Z; }# S2 E/ ~6 F9 G% F& r, n你不能用 Mt1 or Mt2 來跳線& K6 g2 ]7 s8 z" s8 l1 Y- z9 w5 T
只能向上跳,非向下
/ f4 j- [& F. y建議你一定要讀懂 cmmand file 如果記載 ant4 L- E& O. Z$ ~' I' E7 B' d
+ I" c) M$ @0 @: @( Z+ }
Diode所謂的自動放電?
# D9 F. o- X2 U! d其實就是因為有 OD 這個 layer
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-21 12:11 PM , Processed in 0.122516 second(s), 16 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表