Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 7629|回復: 9
打印 上一主題 下一主題

[經驗交流] 混合信號 FPGA 哪些特點最吸引你?FPGA 工程師?

[複製鏈接]
跳轉到指定樓層
1#
發表於 2010-10-15 16:30:59 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
還可針對複雜的電機控制下的效率問題,能解決電機控制開發者所面臨的挑戰...
單選投票, 共有 1 人參與投票
您所在的用戶組沒有投票權限
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2014-8-26 10:35:54 | 只看該作者
美高森美與Cryptography Research延展差分功率分析專利授權的使用年限
  N; i. J2 q7 ]專利解決方案所提供的抗DPA攻擊能力 大幅提升了關鍵性通信、工業和國防應用的安全性
# T2 q- {* ?- ~- Q8 I" G4 J$ @1 e6 z/ |8 `# ^( m
功率、安全性、可靠度和效能差異化半導體解決方案的領先供應商美高森美公司(Microsemi Corporation,紐約納斯達克交易所代號:MSCC) 宣佈,Rambus公司旗下的Cryptography Research部門已延展其現有差分功率分析(Differential Power Analysis, DPA)專利授權的使用期限,此一專利授權的延展讓美高森美可繼續使用Cryptography Research具有專利且具有突破性的DPA反制(countermeasure)產品組合,為第三方處理器和FPGA的安全啟動提供業界領先的解決方案。
1 v* X/ D: w4 G' Z/ J* M, R% m, L; y+ x. p' V/ O$ N/ f+ n+ D4 o
美高森美是目前擁有使用DPA反制專利授權的唯一主要FPGA公司,並已在其SmartFusion®2 SoC FPGA和IGLOO®2 FPGA器件中實施了抗DPA的(DPA-resistant)安全程式設計和啟動協定。美高森美現在可將這些美高森美器件的安全啟動保護能力擴展到同一系統中所使用的其它第三方廠商之MCU、DSP、GPU和FPGA器件中。美高森美現正與主要的客戶在洽談安全啟動解決方案,並提供在美高森美具有標準加密功能的SmartFusion2和IGLOO2 FPGA上運行的解決方案作為參考設計。! W( X7 e( b6 F! A

6 i0 U; y: \4 x美高森美市場行銷和業務營運副總裁Bruce Weyer表示:“防止在啟動和應用代碼中植入持久惡意軟體的重要性,已是前所未見,監視控制與資料擷取(supervisory control and data acquisition, SCADA)系統、路由器和資料通信系統共同管理世界上的工業和通信基礎設施,對它們而言,這些威脅是非常具有災難性的。此外,美國政府和國防承包商正想要通過擴大國外軍火的銷售,以分擔國防系統的成本。這些國防部承包商正在尋求一種保護其先進技術系統安全的方法,以防止反向工程和開發,從而使這些產品能夠安全地出口。而我們的安全啟動解決方案是提供這種保護的重要安全層。”
回復

使用道具 舉報

3#
發表於 2014-8-26 10:35:59 | 只看該作者
Aberdeen集團指出,到2020年大約有500億台設備將會連上網,這些設備不僅必須安全,而且還得在DPA防禦方面保持安全。只因一台設備或系統聲稱已滿足高級加密標準(Advance Encryption Standard, AES)的要求,並不一定意味著它是安全的。美高森美的DPA反制解決方案藉著保護儲存在系統中的密匙以避免側面管道攻擊,從而提高系統的整體安全性。$ D0 F. C. H2 \' E6 z' ?

' }; f( N. R  J: o+ ERambus公司旗下Cryptography Research的首席科學家Paul Kocher表示:“藉由延展此一授權的期限,美高森美和客戶可協助保護在關鍵性工業、通信、網路和國防應用中所用到的大量處理器和FPGA器件,這些器件中仍有許多很容易受到DPA的攻擊。當以側面管道攻擊為中心的安全性問題仍然繼續發生,擴展用於啟動階段FPGA器件和處理器所需的功率分析保護功能是邁向保護整體系統安全的重要一步。”4 A4 r6 p  X7 p" c

& q! c! H6 T4 l; w& j  e美高森美因為除了擁有市場上最安全的FPGA器件外,還可提供一款允許安全執行標準加密演算法的軟體產品WhiteboxCRYPTO™,所以讓它擁有一個可提供這種增強性安全啟動解決方案的獨特地位。) _! s6 Y2 }3 s

  T, Y$ ^! p( |( Z" e關於差分功率分析攻擊- _  W9 K! O$ R- Z6 m  N: {! F% m5 h
8 c: D/ K4 B1 @" m; r. I8 {' B
DPA 是一種險惡且功能強大的技術,駭客利用這項技術,通過從外部監測器件操作密匙時所消耗的暫態功率,從電子器件中提取加密密匙等秘密。CRI安全啟動是一項高效的安全措施,確保例如微控制器(MCU)、數位訊號處理器(DSP)、圖形處理器(GPU) 或可程式設計邏輯器件(FPGA)等可程式設計器件在執行鑑別代碼(authentic code)時不會被篡改或改變。
回復

使用道具 舉報

4#
發表於 2014-9-12 10:06:44 | 只看該作者
Xilinx、Northwest Logic和Xylon為影音顯示器與攝像頭提供低成本FPGA MIPI介面
# i7 I7 d" ?6 G
9 a4 o: D- D8 ]( m/ n北京2014年9月12日電 /美通社/ -- 美商賽靈思 (Xilinx, Inc.;NASDAQ:XLNX) 與兩家賽靈思聯盟計畫優質廠商成員 Northwest Logic 及 Xylon,共同宣布推出一款賽靈思低價 FPGA MIPI 介面IP,该产品专门為對成本極為敏感的影音顯示器和摄像头進行了最佳化。MIPI 顯示器串列介面 (DSI) 與 攝像頭串列介面 (CSI-2)已成為低成本影音顯示器和攝像頭等眾多嵌入式系統的業界連結標準。賽靈思 FPGA 現可連結影像感測器和支援 CSI-2 和 DSI 標準的 ASSP 元件,用以開發各種支援4K2K及更高解析度的高頻寬應用。賽靈思推出支援MIPI的解決方案,進一步增强了賽靈思 Smarter Vision 的承诺,现已可以實現高階即時分析和逼真的顯示應用。
" l5 ~: m$ {3 S/ A8 @
5 ]- h- E/ V. y賽靈思公司廣播與專業視聽事業部門主管Aaron Behman表示:「MIPI DSI 和CSI-2介面是目前連結低成本顯示器、攝像頭、影音應用處理器與Xilinx® 7系列及 Spartan® 6 FPGA元件的主要連結標準。因此,FPGA元件可比以往更多地適用於支援MIPI的產品,尤其是支援4K2K和更高解析度之產品。」
回復

使用道具 舉報

5#
發表於 2014-9-12 10:06:51 | 只看該作者
Northwest Logic提供完備的DSI (主機和周邊) 和 CSI-2 (Tx & Rx)控制器核心,同時完整支援1-4 通道和 8通道 (雙 4 通道)的 MIPI作業。這些核心可與PHY邏輯整合,以執行賽靈思的低成本MIPI介面技術。Northwest Logic公司總裁Brian Daellenbach表示:「賽靈思的低成本MIPI介面方案將可實現全新FPGA MIPI產品。Northwest Logic的 MIPI核心已通過全面硬體認證,現已可提供用戶使用。」
! U) Y( |! d" Y3 d5 p4 W
# J% }. [- D* Y) j% aXylon提供多元完備的影音處理IP核心。目前Xylon運用現有的Zynq® All Programmable SoC評估板 (ZC702 & ZC706)來運作賽靈思的FPGA  Mezzanine Card (FMC),打造一套完整的展示系統,其中採用的賽靈思FMC已建置了低成本MIPI介面方案、Northwest Logic的 CSI-2 和DSI 核心及Xylon自家的核心。這款展示系統運用Xilinx FPGA處理從OmniVision CMOS感測器 (OV16820)引入的即時影音串流,然後將串流從一個支援MIPI的顯示器輸出。Xylon公司執行長Davor Kovacec表示:「這套展示系統說明了,系統設計人員可利用這種介面解決方案和相關的logiBRICKS快速開發各種低成本的FPGA MIPI系統,並提供可靠的效能。」
4 A2 B, u' J! Z4 P
) A( L+ g5 W/ s3 i& c$ s2 O) O欲瞭解更多關於全新推出的賽靈思MIPI D-PHY解決方案應用案例 (XAPP894) ,可瀏覽http://www.xilinx.com/support/index.htm網站,並可至http://youtu.be/oq69AQkUWbU 網站觀看賽靈思MIPI展示系統的完整影片。
回復

使用道具 舉報

6#
發表於 2014-10-31 12:15:54 | 只看該作者
Job Title : Senior Physical Design Engineer8 D5 Y$ A  `, t$ m, W
Job Category :IC Digital Design
' Q, g$ v: Y9 m1 \Location : Singapore
7 |' \( r, Q! hJob Type : Permanent1 o( A. t  ~9 x* X$ i
Job Description:+ T0 i2 V3 ^. s) J; W$ s
Looking for Physical Design Engineer (Technical Consultant) in a company offering hands on experience and excellent exposure.8 r8 z4 k% G8 K% y. p+ p2 t  [
Responsibilities:- r6 {( Y9 v& ~
To take full ownership of the Back-end Design of complex chips, from netlist to GDS II
& _$ [3 X) y: ?4 e# \3 lAble to handle the process - synthesis, scan insertion, floorplanning, critical path timing analysis
7 E1 E0 D# A6 m6 g6 q+ T6 gManage the steps - place & route, equivalence check and STA* E  B, J/ {2 y  t
Perform the physical verification upto signoff - LVS/ DRC
% }& q% X; `$ gRequirements:
6 B0 s) A$ X, `* hMinimum 6 years experience in a hands on Physical Design role
# ]! U" U  o8 \# U. OHandled full responsibility of STA, floorplanning, CTS and placement* W  O( m) @  {+ x& U7 u- C4 G
Well versed in ICC Synopsys/ Encounter/ Calibre
+ B: m# W8 O* X6 ]Bachelor in Electronics, Master in Electronics preferred, z' u5 S( I+ |, k# }
Dynamic, highly motivated individual with a positive attitude and strong desire to be successful
9 A0 q$ n* q6 r1 oSingaporeans / PRs only
% S5 p% f8 J- I7 C0 Y5 day week, Mon to Fri 9:00 AM to 6.00 PM. y6 e/ W8 r0 V. i
Fixed salary package - with attractive performance incentive
: W, ]% C. j! H8 d3 j" O! |* c7 z! b# YRelocation support provided
回復

使用道具 舉報

7#
發表於 2014-10-31 12:16:13 | 只看該作者
Job Title hysical Design Engineer
1 p& e) Y0 h$ |0 HJob Category :IC Digital Design" X; q: d. B% O2 q: B- ^
Post Date: 04/01/2014
3 p$ ]( i  {( ]Location : Singapore
3 m7 p. ~  k7 ?$ eJob Type : Permanent
, r& T, C  B% K! ]9 o% }4 s+ s0 XJob Description:  b& @' s4 o6 ?0 q' r! W3 l' g: @9 P
Looking for Physical Design Engineer (Technical Consultant) in a company offering hands on experience and international exposure.
  k, \+ K% v1 w$ WResponsibilities:7 @1 E( ?, l( C/ g( B
To take full ownership of the Back-end Design, from netlist to GDS II
" k/ w. s6 }& nAble to handle the process - synthesis, scan insertion, floorplanning, critical path timing analysis4 ~8 Y8 n. P& c5 |
Manage the steps - place & route, equivalence check and STA. |) [* J1 c$ m  n$ M
Perform the physical verification upto signoff - LVS/ DRC
/ c5 W' u: C' MRequirements:
* z' }2 q( |) m* r( U& B3 FMinimum 3 years experience in a hands on Physical Design role" R" }& i  b7 v. P( q, n/ p
Handled full responsibility of STA, floorplanning, CTS and placement
6 F& L8 w  c2 mWell versed in ICC Synopsys/ Encounter/ Calibre
) r8 H: r0 o, x; L) pBachelor in Electronics, Master in Electronics preferred2 o% D4 q" C6 d3 Q# D+ `, B, f
Dynamic, highly motivated individual with a positive attitude and strong desire to be successful. \' ^; y. \4 q6 l( g6 n, }
Singaporeans / PRs only( N% n  X9 ]6 e% a
5 day week, Mon to Fri 9:00 AM to 6.00 PM) {- ]; i3 |9 p2 Q
Fixed salary package - with attractive benefits
& Q- U" m: i5 ]1 f; @/ XRelocation support provided
回復

使用道具 舉報

8#
發表於 2014-12-4 11:31:39 | 只看該作者
FPGA工程师9 ^  [: f$ z; J% p9 O: I# Z
公      司:A famous IC company* `/ H! h/ O5 }
工作地点:上海
3 p; f$ a6 d: Y7 o4 H5 o9 O  N
9 H2 F6 O! J$ ~职位描述" ~0 D7 L4 O4 E! T/ F
岗位职责:  
" K1 ]* x& G4 t, S/ c- |1、负责各种FPGA原型平台的搭建、调试与维护  + b8 j% C4 q4 V  j
2、根据项目需求,承担各种IP和SOC芯片的FPGA验证  
; v* }/ E- @$ ~  q3、设计芯片项目的原型平台,协助软件工程师完成底层驱动编写、系统移植等  7 K- I  S3 e- t6 f
3 i' q/ k6 L% ?6 _" u
职位要求
# x4 Y% B3 ~( z$ I- F+ F职位要求:  
* S8 I5 O" F) b8 e0 ]* y1.大学本科及以上学历,电子、通信、计算机或微电子专业;  " |  }7 F3 w) d# G5 y5 l. `
2.有扎实的数字电路基础,熟悉Verilog等硬件描述语言的编程;  
+ {4 C+ P- T' u6 u8 q4 _) ~" h3.有一定的嵌入式软件开发和板级硬件电路设计基础;  & F! E9 v" [) j
4.1~2年的FPGA相关工作经验;  / q: d$ P/ J' ?/ l
5.具有较强的学习能力、沟通能力和良好的团队合作精神;  4 i, r: h+ v' H, l' M5 p
6.有大型SOC芯片的FPGA平台开发者优先考虑。
回復

使用道具 舉報

9#
發表於 2014-12-10 10:37:44 | 只看該作者
美高森美推出用於乙太網解決方案的創新高可靠性室外雷擊保護器件2 B, J9 x* G$ ~8 u" h, Q, y
為在各種室外乙太網設施、室外Wi-Fi AP、室外電網、室外負載點和室外IP攝影機方面的投資提供保護: M3 i2 u2 k7 v0 u$ D

& Q) I) S. F% _; J/ W- h9 @全球領先的電源、安全性、可靠性和性能差異化之半導體解決方案供應商美高森美公司(Microsemi Corporation,紐約納斯達克交易所代號:MSCC) 宣佈推出支援乙太網供電(PoE)和非乙太網供電(non-PoE)企業設施的全新高可靠性室外額定性能雷擊保護器件PD-OUT/SP11。
; L) J! n- T+ ]3 v' q- k& Z+ k0 o5 O: c! T5 v
美高森美新型PD-OUT/SP11是一款單一埠器件,能夠保護乙太網電纜所有八條線路,同時實現高達10/100/1000mbps的資料串流和高達95W的PoE功率位準。該器件針對室外設備而最佳化,例如安全攝影機和無線LAN存取點 (AP),並且具有最高10KV的雷擊保護功能。市場研究機構Infonetics預計 2014年室外WLAN AP的出貨量大約可達三十萬個,到2018年將會增長至六十五萬個。* C% S( w: I. L: `, u4 g/ u
: ~+ `3 |! r2 }% V; l( U) V
美高森美PoE系統產品管理總監Sani Ronen表示:“長久以來,業界對於雷擊危害企業解決方案以及經過認證的室外保護器件的意識一直都很缺乏。附近的雷擊比大多數人所想的更加普遍,而且在一英里之外雷擊所引發的電壓位準即可破壞昂貴的室外企業設備。如果沒有雷擊保護,浪湧可能會沿著乙太網電纜快速移動,並且破壞昂貴的室內網路交換器。PD-OUT/SP11的設計讓它以靈活的解決方案為所有類型的室外乙太網設施、Wi-Fi AP和室外IP攝影機提供最佳保護功能,還可為整合進室外外殼的產品提供經過認證的浪湧保護位準。”
回復

使用道具 舉報

10#
發表於 2014-12-10 10:37:48 | 只看該作者
美國國家氣象服務報告指出,每年在美國大約有2300萬次雷擊,然而,大多數現有的乙太網雷擊保護設備均位於室內,因此保護地點和設施僅限於室內環境。PD-OUT/SP11是具有室外額定性能的保護器件,因而能夠安裝在最適當的地點,即是乙太網電纜進入建築的確切位置,從而在雷擊衝擊室外設備或室外電纜時提供最佳保護。
+ o% ^/ o  b3 c: D" w# L* d8 R$ s1 c. U' W
美高森美的最新產品可以安裝在PoE或非PoE環境中,而不受廠商限制,這意味著交換器和PoE解決方案可以由任何供應商提供。PD-OUT/SP11成功通過測試,符合GR-1089、IEC61643-21和ITU-T K.45雷擊標準,可用於高達10KV的浪湧。該器件的低電容可確保最高1Gbps資料速率的資料串流可以通行而不會有中斷。此外,最高95W的PoE位準可以通過SP11設備(支援IEEE 802.3af、IEEE802.3at和HDBaseT)。
$ Y8 t4 x8 C2 g' o9 b + j# A+ h) e; S9 ]: O
關於 SP11' k5 _+ l, e- N, p

7 O% V# Q7 j' r' g6 I3 zPD-OUT-SP11是一款高品質的浪湧保護器件,它的設計讓它可以保護室內乙太網網路,避免來自室外環境的雷擊經由乙太網電纜而造成破壞。該產品具有金屬防水外殼,滿足IP66標準。它可以輕易地安裝在牆壁或柱子上。SP器件可以在電纜進入建築之前安裝,以便保護室內網路,或者緊鄰著安裝在牆壁或柱子上的室外設備 (例如WLAN AP、IP攝影機等)。
! ]  _8 _8 [- H7 M% r  ~
) u  X' y7 G+ q9 A特性:
4 X1 R! A' M, |) ^4 o0 [* D•        支援最高1Gbps資料速率8 |! I. e* s6 u! U# o8 [6 R
•        保護包括PoE的所有八條線路
7 K2 _, l( y3 L( l" j9 b•        防水(IP66)
$ o- i4 a9 i; Q3 E; K/ E•        浪湧處理能力:在80/20us 內10kV、5kA接地;100A PoE時 800V
' V5 D# ~+ N3 v2 S' ^6 H•        符合法規:REACH、RoHS、WEEE、IEC60529級IP66、NEMA 250、4倍水平
; }# S- U5 J, z0 @•        浪湧符合性:IEC61643-21、GR1089、ITU-T K.452 ]: Z/ f6 }% O! I( b) i; L& C
•        安全認證:UL 497B
回復

使用道具 舉報

您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-4-27 09:13 AM , Processed in 0.124007 second(s), 19 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表