|
瑞昱半導體選用Forte Design Systems 的 SystemC高階合成軟體,適用於浮點智財軟體的系統上晶片設計 * A8 V! Q5 C" r9 e$ w" W3 h. I
一個可改善迴轉時間品質結果的完整評估驗證工具( s `& O0 C; j& Z' G
3 ^4 p9 n" C+ P6 M5 o0 [) ]" M
加州,聖荷西-2011年05月05日-瑞昱半導體,位於台灣新竹市,選用Forte Design Systems 的高階合成軟體(HLS)以及浮點智財(IP),來做為可應用於通訊網路、電腦週邊設備以及多媒體應用領域的系統上晶片(SoCs)設計及發展解決方案。7 Q0 X+ D2 z3 U0 N4 G2 v& `, \
- b3 ^/ T& x# k; L, vForte Design Systems 的 SystemC高階合成軟體Cynthesizer以及CellMath的採購是經過完整詳細的評估,因此軟體可大幅改善全面的品質結果(QoR)以及瑞昱半導體初版設計的迴轉時間(TAT)。CellMath支援浮點資料型態的特點也是瑞昱半導體選用Forte設計系統作為高階合成軟體供應商的原因之一。( p4 E6 |/ _. h: X$ u
1 Z ~8 l% b$ s8 b
瑞昱半導體發言人陳進興副總提到:「Forte Design Systems的系統工具提供我們設計團隊許多關鍵性的優點,讓我們減省了許多浮點硬體設計的時間以及大幅改善了產品上市時間。我們對於Cynthesizer的合成能力、CellMath對於浮點資料型態的支援以及Forte Design Systems在高階合成設計上廣泛的專業技術有很深的印象。」5 v/ x" Z6 W; V( ~0 H$ V
, U& y C7 V4 n' T# e9 a. z kForte Design Systems的市場及銷售部門副總裁Brett Cline說到:「我們很高興有這個機會與一個在現今領先開創了許多突破性發展的高科技應用產品公司合作。瑞昱半導體的尖端設計需要一個高階合成技術來改善生產率以及新階段抽象化設計的品質結果。」 |
|