Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 4741|回復: 3
打印 上一主題 下一主題

[問題求助] 問一些altera的相關問題

[複製鏈接]
跳轉到指定樓層
1#
發表於 2009-9-16 00:25:36 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
我手中有一塊altera cyclone II的版子
* W' Y5 O: s- {2 X  i我知道使用Xilinx需設定腳位,使用ucf檔
, D' s7 Z  p0 j0 J" x# j但是在使用altera的晶片時- _% t% A* \  ~4 G0 K7 N1 `: T% R
看了一些資料) r/ |7 h1 [1 \9 m9 D; w5 i
很像是在Assignments裡的pins設定腳位2 I; [5 I4 z: [2 K9 j
但是我設完clock之後
; _( V) x  F/ U" _" S( F: C# [, I: R卻出現錯誤:: A+ A0 V) V6 N8 \
Editing location assignment is not sucessful.# A7 B2 X: k4 `2 ^
Non input node cannot be assigned to input pin.
) R# F  r/ n# x; c) n$ j是我設定錯誤,還是腳位不是這樣設的??
: t* Z/ A! u1 E0 r- j有無資料可參考??
/ T# `/ |% u1 n# p我找不到有在說明設定腳位的= =# ~' \/ L2 r. y) m% T
                                                                       
  v" P# d: Z2 X另外我想做一個mp3 decoder,而不用版子上的audio codec IC
8 i9 ^8 S: \2 g2 \( r而是直接寫verilog或VHDL在晶片上, B+ R4 u1 n. v+ h9 y
再利用版子的上音效插孔接喇叭出來3 t% k0 F& F, B: _2 A( h8 F
這樣子是可以的嗎??! K. o2 u/ W' g( J
但是硬體線路感覺是從cyclone晶片,經過audio codec IC
" l/ N# W) B: f1 Y8 l: A$ B/ j再接音效插孔座
0 a+ E$ [4 i3 N: e8 G; `所以不確定這樣可不可行
9 j3 B6 G2 G: y) b有人這樣子做過的嗎??+ M" u! o9 k/ P* s, Q6 j
如果可以的話,pins是用原來FPGA Pin No.就可以了嗎??: ^1 z* y- M9 x& s$ x
我在網路上有找到VHDL source code
4 ~7 [% D- G2 L$ w, K! Y裡面有很多個檔案
$ V9 w) ]; e$ e+ w如果我要測試的話
3 K: Q) C* @7 V9 n2 L要怎麼讓多個.vhd的檔案一起合成啊??6 [2 D( ^+ H, a. D; X$ a$ |
非常感謝~
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2009-10-9 17:10:13 | 只看該作者
http://www.fpga4fun.com/forum/vi ... 0fdec8d259da2ea79d2
# W- @6 y/ i/ Z" M! u
4 u/ P( f; l% n7 \- K( \. [I had to do a couple of things to get it to work
9 f5 U. D9 X" ?2 L: R+ j1) needed a valid license file
) m6 w; x2 W9 w! B1 F. ^& V2) Name of the Verilog HDL should be the same as the module specified in the actual code , P) Z) I8 j8 I# y% R  B; e
3) Compile first (Processing->Start Compilation to get the node list to populate in Pin Panner(in All Pins List)
3#
發表於 2009-10-20 21:23:56 | 只看該作者
原帖由 darren6ix 於 2009-9-16 12:25 AM 發表
0 e4 P5 w# }$ g# U我手中有一塊altera cyclone II的版子. s8 n% A2 r. e/ V' S
我知道使用Xilinx需設定腳位,使用ucf檔% g9 u' k: B+ U) l9 s/ ]
但是在使用altera的晶片時7 ]/ j  v) t$ d9 H6 f
看了一些資料& d6 R# T9 s. o& N* c
很像是在Assignments裡的pins設定腳位
% |! R0 m) s1 }/ ]8 T但是我設完clock之後8 J' {5 z! u0 |% s2 g( d3 `
卻出現錯誤:1 I( L& _2 K$ d& D0 q, ^$ p3 u
Editing loca ...

" r$ O+ I* X5 C( A( [. {Cyclone II版子是DE2平台嗎?
& d$ {* r- f; [/ ?5 Q- Q7 q: U你可以上網Google一下那塊版子 去下載它的Spec.或User Manual 裡面有它FPGA腳位的資料 就會知道該怎麼接
" }6 r0 }3 W  j" n另外可以到Altera官網下載Quartus II和Nios II的Handbook或是看Altera提供的線上教學 就會基本Quartus和Nios II的操作
, A( _4 n1 r5 z* z4 x! t( ~
0 y1 Z" Z! f! L& A1 Z  H, K可以
) p9 n6 W5 w0 ]- Y2 w+ W# s4 k不行 或許可以使用GPIO外接音源- b9 m5 U( X* y
Setting→File→Add 所有"相關"檔案放在同一個目錄(專案)
6 ]' D+ w' X8 JVHDL檢查套件路徑路稱
7 B) U: S7 c) Q0 N9 o2 mVerilog檢查include, E, x3 m+ Z! }" ~! G
" m8 S2 j/ X& @- e
[ 本帖最後由 Kerick 於 2009-10-20 09:35 PM 編輯 ]
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-7 02:28 PM , Processed in 0.108006 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表