Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
樓主: chip123
打印 上一主題 下一主題

大家在購買FPGA產品時最關注的因素是?

  [複製鏈接]
1#
發表於 2012-4-20 15:35:03 | 顯示全部樓層
賽靈思加強型即時視訊引擎 為新一代視訊處理設備加速製作流程
7 y/ L5 F& }" N" U& o% t6 E. a目標參考設計方案能快速開發、部署廣播解決方案
* v' \! O  J% ]$ ]) y3 V
5 H. O' E! ?, {7 W
$ c/ A7 z6 v! @" t, M! R2 q. P; b7 G全球可編程平台領導廠商美商賽靈思(NASDAQ: XLNX)在美國廣播電視設備大展(NAB)(攤位:4319)中宣布,設備製造商現在可透過其即時視訊引擎(RTVE)參考設計方案,運用賽靈思視訊處理LogiCORE™ IP核心快速地建置視訊運算密集型的設計。即時視訊引擎提供AMBA® AXI-4內部連結,並直接支援Kintex™-7現場可編輯邏輯閘陣列(FPGA)元件,協助打造新一代的multiviewer,同時為廣播設備製造商和設計商加速製造流程。與先前幾個世代的FPGA相比,28奈米的Kintex™-7 FPGA可節省一半的功耗,並同時能提供兩倍以上的運算效能。

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
回復

使用道具 舉報

2#
發表於 2012-4-20 15:35:16 | 顯示全部樓層
這款即時視訊引擎的免費原始碼參考設計方案由業界專家和賽靈思聯盟計畫優質成員OmniTek公司設計,對開發應用於ACDC (擷取、組成、散佈、消費)廣播網和消費性數位電視等產品的廣播設備工程師而言,是一項極為重要的工具。OminTek公司從Virtex®-6和Spartan®-6 FPGA開始,即為賽靈思聯盟夥伴計畫認證成員廠商。. b) M$ r# w; `5 @
2 X" |; U7 Q5 q0 {) r, m- x
OmniTek公司董事總經理Roger Fawcett表示:「賽靈思和OmniTek分別是可編程邏輯元件領域以及在廣播影像後製產業中將電子設計產品化的領導者。我們一起設計這些參考設計方案,為廣播設備工程師提供多樣化的平台,讓他們藉由系統整合和運用更少、更低功耗的元件,達到加速設計流程、降低整體材料清單(BOM)成本的目標。」
/ [. C* p# g" b6 w, K, m
- g- D( H  n3 b  Y, |即時視訊引擎非常適用於廣播交換器、廣播路由器、multiviewer和顯示系統;而這些應用在開發時則需因應業界和消費性市場對於更高解析度影像、相對所需的頻寬和處理效能之高度要求。
+ r2 R0 ~5 o7 ~
7 X% F& V' |  b7 u& t賽靈思公司廣播與消費性產品部門行銷總監Ben Runyan表示:「在新產品上市時程越來越快速的情況下,廣播設備設計人員面臨極大的壓力。目前我知道有好幾個採用FPGA的設計將會運用在今年夏天倫敦奧林匹克運動會的現場直播設備。我們的平台和參考設計方案,如即時視訊引擎,可讓工程團隊縮短設計週期,並能專注為他們的產品設計獨特的功能和打造更高效能的系統。相較於前一代產品,這款採用領先業界的28奈米FPGA打造的計設平台,可讓設計人員在開發新一代產品時大幅降低功耗。」
" J$ W. |+ q1 }( r3 y7 o" [' F1 ~9 i2 ^" A- l" D
即時視訊引擎1.5版本的加強功能
! r; r& V0 W% O. O經過改良的參考設計方案加入了兩項功能:可處理兩個視訊流程與搭載一個網路介面的GUI,將透過下列功能提升品質:( B/ [- j" V+ Y" f6 h
具備4:4:4 處理功能的10位元視訊資料路徑(VDP)
7 K0 Q- H& T2 d! C+ H3 mOmniTek 色度重取樣
% Z& ^1 ?, V( v8 F* GOmniTek色彩校正陣矩(CCM). q7 w4 A% }* [" B3 ~6 Q: L
支援原生RGB處理功能
, H( s$ o8 v) Q" _) P: I/ h全新交錯掃瞄功能
回復

使用道具 舉報

3#
發表於 2013-1-11 12:06:35 | 顯示全部樓層
Altera榮獲中興通訊(ZTE)的全球合作夥伴獎 Altera在所有供應商項目中獲得最高分; K) w; {) g1 [6 M: D2 k" W
! m9 m7 A  \8 b) `4 J# Y
2013年1月11日,台灣──Altera公司(Nasdaq:ALTR)今天宣佈電信設備與網路解決方案領導廠商中興通訊(ZTE)公司,頒發給該公司2012年全球傑出合作夥伴獎。該獎項認可了Altera在去年期間提供中興通訊同業之間最佳的產品與服務之整體表現。依據中興通訊表示,來自Altera創新的可編程解決方案與技術支援,在支援該公司開發既有與下一代通訊產品上扮演著關鍵的角色。
5 @. R" l& U& D7 t/ G% h: W  C8 I5 k: l$ y: F
        中興通訊副總裁曾昭祥 表示:「在多年來,Altera持續地為我們的事業提供強力且可靠的支援,並且2012年更是卓越的一年。通過Altera在這一年為我們提供的銷售與技術支援、產品交運、客戶服務與品質,讓我們達到提供高品質、具成本競爭力的通訊基礎建設解決方案的目標,並同時能夠維持我們的供貨穩定性。」
: `; _; |9 ]9 Q         中興通訊每年都頒發全球傑出合作夥伴獎項給符合嚴格傑出表現的供應商,獲獎者是由包括開發與材料工程師與採購人員等公司員工,進行合作夥伴滿意度調查所得出的結果,將會審閱供應商的成本效益、及時交貨、品質標準與服務相關的記錄。Altera在所有項目中都得到最高分,這是能夠獲得今年獎項的原因。+ q  N' ]0 P4 K% F

+ s0 z) ~% Y  S% l/ O        Altera通訊與廣播部門資深副總裁暨總經理Scott Bibaud表示:「Altera承諾要提供同業間最佳的產品與服務給我們的客戶,對於能夠從中興通訊獲得這個全球合作夥伴獎感到很光榮。我們與中興通訊的夥伴關係已經超越一般的傳統供應商與廠商之間的關係,我們一起合作,非常深入地了解中興通訊的組織與事業目標,因此才可以量身訂做產品與服務,以便最佳地滿足他們的效能需求。」
回復

使用道具 舉報

4#
發表於 2013-3-19 13:47:04 | 顯示全部樓層
Altera Cyclone V GT FPGA是業界第一款 符合5 Gbps PCIe Gen2要求的低功率消耗FPGA
, V) b$ z2 O0 m! t業界唯一量產的低功率消耗28 nm FPGA,幫助開發人員降低了PCIe Gen2應用的系統整體成本7 T9 G* U9 a) S1 d& y8 f. x- Q" \( d
7 @( ^1 ?) e9 C: B* I9 d5 e# T0 j- p
2013年3月19日——Altera公司(NASDAQ:ALTR)今天宣佈,其28 nm Cyclone® V GT FPGA全面通過了PCI Express® (PCIe®) 2.0規範的相容性測試。Cyclone V GT FPGA目前已經量產,是業界第一款實現了5 Gbps資料速率,並支援PCIe 2.0互通性的低成本、低功率消耗FPGA。在最近的PCI-SIG實驗室測試中,Cyclone V GT FPGA成功通過了所有PCI-SIG®相容性和互通性測試,目前已經收錄到PCI-SIG Integrators名錄之中。與以前的FPGA相比,在開發採用PCIe Gen2架構的應用時,Cyclone V GT FPGA能幫助開發人員大幅度降低了系統成本和系統功率消耗。$ x6 R6 ^; H1 `) p

6 T4 g$ C* {8 R+ A, d/ N% [. I. HAltera資深產品市場經理Sabrina Raza表示:「我們的Cyclone V GT FPGA實現了與PCIe Gen2的相容,這是我們28 nm Cyclone V FPGA 系列成功推出的另一個里程碑。對PCIe Gen2系統性能有要求的客戶現在可以使用低功率消耗FPGA,降低其系統整體成本,發揮我們在收發器技術上的專業優勢,以及在開發PCIe設計解決方案方面的專長。我們協助客戶顯著降低了系統成本,而且不以犧牲性能為代價。」1 B# |0 d% i# u8 M& ]- W
Cyclone V FPGA整合了資料速率高達5 Gbps的收發器,有兩個嵌入在元件中的硬式核心PCIe IP模組。利用PCIe硬式核心IP模組,開發人員提高了系統性能,增強了系統功能,同時提升了設計團隊的效能。PCIe 2.0相容硬式核心IP模組包括PHY/MAC、資料連結層以及工作階段層。模組可以配置為端點或者根埠,支援x4通路。
回復

使用道具 舉報

5#
發表於 2013-3-19 13:47:09 | 顯示全部樓層
Cyclone V FPGA和Cyclone V SoC支援創新的Multi-function特性,最多8個PCIe端點可以組合成一個端點,該端點由標準元件驅動程式提供支援。這一種方便的特性縮短了軟體驅動程式開發時間,非常有利於I/O擴展等應用。Cyclone V FPGA和Cyclone V SoC還具有Altera創新的使用PCIe通訊協定實現配置功能(CvP),元件中的硬式核心PCIe在FPGA核心還沒有載入之前便可以工作。這樣,無論採用何種配置方法,都可以確保在滿足PCIe通訊協定的100ms規範要求下,PCIe端點能夠被啟動。
+ b9 \7 q- P+ T3 m8 O- k
* {6 `: w/ u  o) RAltera全系列產品提供全面的PCI-SIG相容解決方案,這些產品經過最佳化滿足了關鍵應用需求。這些解決方案包括支持端點、橋接、交換和根埠功能的可配置PCIe矽智財(IP)核心和開發板。Altera最新的Cyclone V GT FPGA開發套件能夠簡單快速的實現PCIe Gen2通訊協定,同時降低了設計風險,縮短了開發時間。開發套件為開發低成本、低功率消耗FPGA系統層級設計,為迅速得到結果提供了快速簡單的方法。
3 e1 w3 |/ ~$ f: s5 I
# z. h* E5 P+ k9 }$ M5 `供貨資訊4 K$ d& t% S4 }' G
Cyclone V GT FPGA現在已經量產。Altera提供業界最全系列的28 nm低功率消耗、低成本FPGA,密度範圍在25K邏輯單元(LE)至300K LE之間, 針對客戶需求提供業界最小外形封裝選擇。
回復

使用道具 舉報

6#
發表於 2014-2-21 13:52:32 | 顯示全部樓層
Xilinx推出Smarter無線電解決方案滿足新一代LTE與多載波GSM平台效能需求" m- k. J* @- X9 u8 w/ S
CFR與DPD SmartCORE IP提供高達50%無線電效率並有效降低營運費用 0 E" B  L7 Z, P  k. Z& f+ t
7 `7 l& x- J9 ]' T; F6 `
美商賽靈思(Xilinx, Inc.;NASDAQ:XLNX)今日宣布推出多款Smarter 無線電解決方案,能有效滿足新一代LTE和多載波GSM (MC-GSM)平台所需的效能、功耗及成本需求。這些擁有CFR (Crest Factor Reduction)和DPD (Digital Pre-Distrortion)功能的全新解決方案屬於Xilinx® SmartCORE™ IP產品系列,可提供高達50%的無線電效率,為電信營運商節省數千萬美元營運費用。賽靈思的CFR與DPD SmartCORE IP及Zynq®-7000 All Programmable SoC共同帶來的高效率,可實現單晶片的無線電建置、減少基板使用空間、降低整體功耗,同時也可縮減總成本。 + a0 ?& J# P, F3 P6 z" q# V
( a' \8 Z) W. m" X) R' M- s
使用者對資料的需求不斷攀升,但是每用戶平均收入(ARPU)卻沒有同步增加,促使電信營運商必須開拓全新的頻帶、更多無線電頻譜及新的網路架構。電信營運商不但必須提升其網路的效率,同時也要控管能源成本。加強功能後的賽靈思CFR與DPD IP核心可提供更高的省電效能。當LDMOS功率放大器可輕易達到40%以上的省電效能時,氮化鎵(GaN)功率放大器則可高達50%。賽靈思 CFR與DPD IP可支援高達100Mhz的大範圍無線電頻譜,不僅可符合TD-LTE與FD-LTE標準,更可支援需要傳統MC-GSM支援的多重標準建置。
回復

使用道具 舉報

7#
發表於 2014-2-21 13:52:42 | 顯示全部樓層
DPD與CFR解決方案可擴大支援:, s  m8 A9 Z; P$ ~5 i3 F
, c0 R$ q  f: @2 y9 Y. }+ f1 f
·             多種空中介面標準 (LTE (TDD /FDD)、MC-GSM、WCDMA、CDMA2000及TD-SCDMA) , p1 r4 d2 G; f
·             多種天線
8 c. ^+ F0 m. r3 t0 x, _·             更好的校正效能
- j, t2 s0 `* E* f2 s5 d·             更快的整合時間
! }" @. B3 e: T3 [& I·             多重無線存取網路組態 (WCDMA + GSM, LTE + GSM 整合在相同無線電)  
) e4 \" z- H6 i1 b/ \
4 X" w, Y$ p- z9 hKMW Communications公司總裁Jaewon Kim表示:「賽靈思的 CFR與DPD IP具備高度擴充性,可讓我們快速開發與整合高效能的商用LTE系統中各種數位系統元件。賽靈思的無線電IP提供極高的效率,可在28奈米的Zynq SoC元件中以高時脈速度運作,讓我們可透過遠端無線電頭端設備(Radio Remote Head)和主動式天線(Active Antenna)產品提供最高的整合度,以及遠勝ASSP與ASIC的整合度和設計彈性,滿足了我們客戶的需求。」 3 X: Q3 {9 K( r
0 X) _  X- X  x: U; j( m
賽靈思無線產品行銷總監David Hawke表示:「賽靈思的軟硬體可編程單晶片無線電解決方案能讓同一基板適用於多種組態,可為開發Smarter無線解決方案的客户大幅縮短開發時間和降低風險。這個平台式的建置方法可符合未來的建置需求,並可快速因應持續演變的需求。」 ! U2 ~; @/ B' a. D7 c; g9 Z! A0 ^
) @. A. k. Z$ i8 z; p( Q. C
賽靈思的無線電IP現已開始供貨。
回復

使用道具 舉報

8#
發表於 2014-9-2 10:54:32 | 顯示全部樓層
美高森美和eInfochips合作提高關鍵性航空電子系統開發和設計的效率、可靠性和性能
% d) K  J& z% S6 N' ?4 x系統設計人員現可利用業界領先且基於FPGA的產品,以及DO-254相容設計和重建(Re-engineering)解決方案,用於航空太空客戶和應用
) s% K5 D: L1 M' j1 W: v  J
, y9 d  G# g1 n0 ]" \. m+ H6 y; R/ ^致力於提供低功耗、安全、可靠與高性能半導體技術方案的領先供應商美高森美公司(Microsemi Corporation,紐約納斯達克交易所代號:MSCC) 和技術研發服務領先企業eInfochips宣佈共同合作為航空太空工業提供DO-254相容設計服務。那些設計生產關鍵性航空電子系統的公司現在可利用美高森美獲獎的SmartFusion2®和IGLOO2®等基於FPGA產品的配置翻轉免疫能力(immunity to configuration upsets),並且依賴由eInfochips所部署的先進設計實踐來提升設計效率、可靠性和性能。
3 g9 m. k2 J" s1 ^
! o8 u, m; `9 ~% J5 E美高森美航空太空行銷總監Ken O’Neill表示:“我們許多航空太空產業的客戶都在找尋可以加快其產品設計的途徑,他們尋求可靠的合作夥伴來作為其專業技術的輔助。經由我們與eInfochips的合作,客戶能夠使用經過驗證的DO-254設計經驗,開發採用美高森美高可靠性低功耗FPGA器件的先進高性能航空電子系統。”4 F" _2 u, l+ A" V
* Q# T1 H/ |4 Y; V* ?
在空中巴士(Airbus)和波音(Boeing)公司的市場展望報告中指出,從2013年到2032年,每年將會製造大約1400架至1800架新的商用飛機。
回復

使用道具 舉報

9#
發表於 2014-9-2 10:54:37 | 顯示全部樓層
下一代航空電子產品的目標是改進飛機平臺的安全性、速度和連線性,作為設計用於關鍵性和非關鍵性應用之先進航空太空電子系統的全球工程技術社群成員,美高森美和eInfochips將會積極推動此一轉變順利完成。) A  b' z( n! I5 K. q
9 b4 ], Z0 G) m4 a+ s) h' X9 Z
美高森美的FPGA產品系列因完全沒有輻射引發的配置翻轉,所以具有業界領先的高可靠性,適用於安全關鍵的應用,例如商業航空。美高森美的快閃和反熔絲FPGA器件已經用於需要DO-254認證的應用,以設計保證等級A和B (DAL-A、DAL-B) (即商用航空領域最嚴格的安全關鍵應用等級)的飛機,而且已經成為許多商用飛機專案的首選元件。
8 b- F8 ]+ r9 X- H% R" c1 [/ t, [
eInfochips行銷和業務發展總裁Parag Mehta表示:“我們的客戶致力使產品能夠達到高可靠性,以最少的調查結果來通過FAA審核。美高森美的FPGA器件,例如具有SEU免疫能力架構配置單元(SEU immune fabric configuration cells)的IGLOO2系列,提供了對於DO-254相容系統所必需的高可靠性。”
3 ^, g' \9 j2 p3 Z4 _3 E5 b" |+ i0 C2 {% i" m* }8 H/ h
eInfochips的設計已經部署在全球許多先進的商用和軍用飛機上,該公司可提供關於DO-254、DO-178B和DO-160的專有技術,用於產品設計、重建和支援服務。eInfochips擁有實作的飛機控制系統、多功能顯示器、導航系統、通信設備和客艙管理系統等關鍵性產品的經驗。今年初,eInfochips獲得主要航空太空供應商Rockwell Collins頒發工程技術和設計服務的“全球年度最佳供應商”獎。
回復

使用道具 舉報

10#
發表於 2014-10-9 11:25:01 | 顯示全部樓層
賽靈思推出Vivado設計套件2014.3版、軟體開發套件與全新UltraFast嵌入式設計方法指南提升Zynq-7000 All Programmable SoC元件生產力 1 j5 r/ m1 P# H
$ P1 a4 j6 y- k
北京2014年10月9日電 /美通社/ -- 美商賽靈思 (Xilinx, Inc.;NASDAQ:XLNX) 今天宣布推出可編程業界唯一 SoC 級加強型設計套件 Vivado®設計套件之2014.3版本、軟體設計工具 (SDK) 和全新 UltraFast™ 嵌入式設計方法指南,為Zynq®-7000 All Programmable SoC 元件的生產力帶來重大突破。伴随此款最新版 Vivado 設計套件推出的還包括其內含的 Vivado 高階合成 (HLS)  技術和 IPI (IP Integrator) 技術的加強功能,以及 SDK 內含的全新效能等級的監控和可視化功能。實踐證明,這些加強功能與全新 UltraFast™ 嵌入式設計方法指南 並 用時,可將 SoC 元件的生產力提升10倍以上。
6 s  G7 ]1 q6 s- ^# Z( }+ E0 |1 b4 c$ T3 W8 r
加速建置和驗證作業:Vivado HLS 的加強功能包含更佳 QoR (Quality-of-Results)的 C 語言合成技術及強化 AMBA AXI-4介面的自動推理功能,以至提升整合時間與品質。Vivado HLS 可直接從 C 演算法的規格中建置 IP 和進行驗證作業,不僅快速達到可匹敵手寫編程的 RTL 和驗證,並可比 RTL 模擬速度快上好幾個次方級。目前已有超過千名系統設計師採用的 Vivado HLS 也支援不斷成長的硬體建置式軟體函式庫生態體系。這個加強功能後的 Vivado 設計套件2014.3版,可支援超過40項 OpenCV 函數,現由 賽靈思科技創投公司 和聯盟計畫夥伴 Auviz Systems公司 提供。
回復

使用道具 舉報

11#
發表於 2014-10-9 11:25:06 | 顯示全部樓層
加速整合時間:Vivado IPI 的加強功能包括:藉由串流和記憶體映射 AXI 互聯之間的自動化連結,可促進和簡化採用 Zynq SoC 系統之IP整合作業。而 Vivado IPI 的另一項新功能是針對賽靈思優質聯盟夥伴 IP 的推按式 IP 評估要求。Vivado 設計套件 2014.3版新增了Xylon™ logicBRICKS™ 評估 IP 核心,而未來的版本將擴大和加入其他聯盟計畫成員的IP。全新的 logicBRICKS IP 可快速評估有效率的影像與視訊 IP,並可進一步擴充 Vivado IP Catalog。 " T7 ~6 C% O0 S
. e7 d3 R9 s) N3 k# V; m3 i
加速系統設計和軟體開發:賽靈思的軟體開發套件 (SDK) 已加入系統儀表和效能可視化功能,可快速發現系統效能瓶頸,並執行假設性流程。賽靈思 SDK 2014.3版提供能與 FPGA 架構共同運作的可配置式 AXI 流量生成器,讓設計人員在開發週期中提早設計嵌入式軟體。
8 e3 l7 {- b% T  d$ m7 \
/ E% N+ J2 ?# Q2 a. Q3 BUltraFast嵌入式設計方法指南:為使 Vivado 的 UltraFast™ 設計方法更完備,賽靈思推出全新的UltraFast 嵌入式設計方法指南 (UG1046),為設計團隊 (包含系統設計師、軟體工程師和硬體設計師) 提供各種最佳實務作法,並可運用各種 Zynq All Programmable SoC 元件實現可預期的成功并提升嵌入式系統的生產力。
6 I: @1 Q# E& ?- g1 z6 q2 n
: a" V8 o7 d* ~供貨時程
& g" ^5 T) e7 g6 g' {# A
6 a- ~$ h& p" \8 j+ V5 A0 FVivado® 設計套件2014.3版本已可支援賽靈思7系列、Zynq All Programmable SoC 和 UltraScale™元件。請至 www.xilinx.com/download 網站下載 Vivado 和賽靈思 SDK。欲瞭解更多相關資訊,請觀看 What's New in Vivado 2014.3 QuickTake 影片、註冊參加 線上訓練課程 、運用 UltraFast 設計方法 和 Vivado 設計套件中的 目標參考設計 ,即可快速提升設計生產力。
回復

使用道具 舉報

您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-4 06:14 AM , Processed in 0.114007 second(s), 19 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表