16位元、105Msps 串列輸出 ADC保留FPGA I/O 針腳
2008年4月15日– 凌力爾特(Linear Technology Corporation ) 日前發表一款新16位元、 105Msps ADC ,為高速ADC及FPGA間的數位通訊間建立了簡單的新標竿。LTC2274的新高速 2線式串列介面,大幅減少了16位元 ADC 與FPGA間的資料輸入/輸出 (I/O) 線數量,將其從16 CMOS 或32 LVDS 並行資料線減至單一、
自調時脈(self-clocking)、2.1Gbps差動的單對通訊線,因而能釋出寶貴的 FPGA 針腳。
串列資料通訊提供簡化的佈局,並只需少數的板面空間以進行佈線,同時提供了於類比及數位界限間佈線的彈性。針對雜訊敏感度高的應用,此串列介面提供了介於數位及類比電路的高效率隔絕屏障,並且能用來消除數位輸出間的耦合
,降低數位回授。
LTC2274 輸出資料是根據針對使用8b10b 編碼之資料轉換器(JESD204)的JEDEC 串列介面規格而串列化,其能與許多 FPGA 高速介面相容,包括Xilinx的 Rocket IO、Altera的 Stratix II GX I/O 及Lattice的 ECP2M I/O。在2.1Gbps時,LTC2274 提供目前市場上ADC所擁有的最高速串列介面。包括頂級的通訊設備、多通道系統、具空間限制性的設計、以及儀器等相關應用,所有都能從LTC2274的獨特介面及特性組合中獲益。
LTC2274 具有許多獨特功能以提昇整體系統設計。針對高敏感度的接收器應用, LTC2274 的內部透明抖動電路可提升 ADC的 SFDR 響應至 100dBc 以上,以提供低位準輸入訊號。
為避免任何來自串列數位輸出的干擾,亦可選配資料擾頻器來打亂串列鏈結的頻譜,同時其亦具備串列測試型樣以進行串列測試。
LTC2274可操作於105Msps 之最高採樣率,也可配置內部PLL,以在三個差動採樣率範圍的其中之ㄧ進行鎖定。內建的時脈工作週期穩定器電路同樣可透過配置達到 non-50% 時脈工作週期。用於類比及數位段的分立關機針腳也可用以節省能源。
LTC2274 保持了凌力爾特的高效能優勢,其提供77.5dB 絕佳的訊號雜訊比 (SNR) 效能,以及於基頻優越的100dB無雜散動態範圍(SFDR) 。超低的80fs RMS
抖動,能以絕佳雜訊效能達到 500MHz 的輸入頻率次採樣。 LTC2274 從3.3V類比供應只耗1.3W。
LTC2274的串列輸出使其適用 6mm x 6mm QFN-40 封裝,尺寸比相似具備並聯輸出的16位元ADC 小了一半。除了16位元、105Msps 的LTC2274外,腳位相容的 80Msps 及 65Msps版本亦將於今年夏季推出。LTC2274 的商業及工業等級溫度版本將於七月量產。此元件的價格相當具競爭力,千顆量購計之單價為 $68.00美元。關於展示板及樣本訊息,請參閱: www.linear.com/2274.
下表為凌力爾特全系列16位元高速ADC摘要,所有元件皆提供選配式符合RoHS規範之無鉛封裝訂購,如需更多資訊,請洽
http://www.linear.com/ad/highspeedADC.jsp
型號 | 解析度 | 速度 | 功率 | SNR | I/O | 封裝 | LTC2209
| 16-bit
| 160Msps
| 1450mW
| 77.1dB
| CMOS/LVDS
| 9x9 QFN
| LTC2208
| 16-bit
| 130Msps
| 1250mW
| 77.7dB
| CMOS/LVDS
| 9x9 QFN
| LTC2274
| 16-bit
| 105Msps
| 1300mW
| 77.5dB
| Serial
| 6x6 QFN
| LTC2217
| 16-bit
| 105Msps
| 1190mW
| 81.2dB
| CMOS/LVDS
| 9x9 QFN
| LTC2207
| 16-bit
| 105Msps
| 850mW
| 77.9dB
| CMOS
| 7x7 QFN
| LTC2273
| 16-bit
| 80Msps
| 1080mW
| 77.5dB
| Serial
| 6x6 QFN
| LTC2216
| 16-bit
| 80Msps
| 970mW
| 81.3dB
| CMOS/LVDS
| 9x9 QFN
| LTC2206
| 16-bit
| 80Msps
| 640mW
| 77.9dB
| CMOS
| 7x7 QFN
| LTC2272
| 16-bit
| 65Msps
| 880mW
| 77.5dB
| Serial
| 6x6 QFN
| LTC2215
| 16-bit
| 65Msps
| 700mW
| 81.5dB
| CMOS/LVDS
| 9x9 QFN
| LTC2205
| 16-bit
| 65Msps
| 450mW
| 79.0dB
| CMOS
| 7x7 QFN
| LTC2204
| 16-bit
| 40Msps
| 350mW
| 79.1dB
| CMOS
| 7x7 QFN
| LTC2203
| 16-bit
| 25Msps
| 220mW
| 81.6dB
| CMOS
| 7x7 QFN
| LTC2202
| 16-bit
| 10Msps
| 150mW
| 81.6dB
| CMOS
| 7x7 QFN
|
LTC2274 系列產品特性摘要:
·高速串列介面(JESD204)
·採樣率: 105Msps/80Msps/65Msps
·77.7dB 雜訊基準、100dB SFDR
- PGA 前端 (2.25Vp-p 或 1.5Vp-p 輸入範圍)
- 700MHz 全功率頻寬 S/H
- 內部透明抖動
- 資料擾頻器
- 串列測試型樣
- 單端3.3V 供應
- 功耗: 1.3W
- 分開的類比及數位關機針腳
- 時脈工作周期穩定器
40針腳、 6mm x 6mm QFN 封裝 |