|
AD 9650的主要特點
# W, Z& g5 @! V& H9 X1 @& x" S; R1 R8 [& D5 o; j* W0 @& J# G
105 /80 /65 /25 MSPS取樣速率
4 u' U, S' z8 F9 s$ C, |% t4 C3 q16位元解析度
7 t& r$ M; |7 F" F2 t( F, H+ e: E) |SNR:82 dBFS,在30 MHz與105 MSPS下。 ' Y3 B: }: [" U" N7 P$ l1 _$ g' r
SFDR:90 dBc,在30 MHz與105 MSPS下。
3 V# }, g, N7 s8 X! A; P/ l低功率:328 mW /通道,在105 MSPS下。 * O! a* a! Y8 e
可選擇晶片內建的抖動(dither)功能 4 d0 r& P) n# ~& S) C
1.8 V類比電源供應操作 % s: [2 I, ]5 o( `# m
5 A6 O0 B' [+ [- S; x
AD 9650為完整信號鏈的一部分,可以和放大器、可變增益放大器(VGA)、以及時脈驅動器像是ADL 5562 3.3 GHz超低失真 RF /IF差動放大器、ADA 4937-2超低失真差動ADC驅動器、AD 8372可編程雙工VGA、AD 9510時脈分配IC、以及具有整合式壓控振盪器(VCO)的AD 9520 CMOS輸出時脈產生器等共同使用。$ n% c4 L9 F& P/ w, N
+ u, q; d- @4 A0 _; w+ j# j7 m: i4 d/ |7 I% u/ ?
價格以及供應時程 產品 | 樣品提供 | 解析度
3 y/ k: V. y; J8 q(位元) | 資料速率
1 ^; x6 n6 A9 w) M" o& p! E(MSPS) | 以 1,000顆量計的單價 | 封裝方式 | AD 9650-105 | 已經開始提供 | 16 | 105 | $ 122.50美元 | 64隻接腳 LFCSP | AD 9650-80 | 已經開始提供 | 16 | 80 | $ 105美元 | 64隻接腳 LFCSP | AD 9650-65 | 已經開始提供 | 16 | 65 | $ 87.50美元 | 64隻接腳 LFCSP | AD 9650-25 | 已經開始提供 | 16 | 25 | $ 52.50美元 | 64隻接腳 LFCSP |
|
|