Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 3653|回復: 0
打印 上一主題 下一主題

如何搭起設計除錯與結果分析之間的橋樑

[複製鏈接]
跳轉到指定樓層
1#
發表於 1970-1-1 08:00:00 | 只看該作者 回帖獎勵 |正序瀏覽 |閱讀模式
8月中旬有兩天整的IC設計研討會,如果部分會員們有意參加,在那之前何妨先來討論討論如何?
9 U8 L/ S( [  n
' }) G* w( m2 U! Z2 [! Nhttp://www.maojet.com.tw/Events/index.asp?Page=1 - C: X$ e! ]8 f- c8 N, ~0 m2 [# i
- k! f1 r5 T4 ?: ?% C
IC 設計的大小與複雜度,對於產出良率與產品上市時間影響甚鉅。設計者除了要面對更為嚴苛的設計工作之外,還必須同時承受時間上的壓力。 ; L* D' `* u$ n- ]2 n/ \* H' X

4 v: T4 ?# C0 m9 H; \& O5 p9 Z即使運用現有的分析工具,在設計除錯與結果分析之間,還是隱約存在一道看不見的鴻溝。就算是針對 Spice 模擬工具的需求,將解決方案與看起來 “還算不錯” 的波形分析結合在一起,依舊不能有效消弭這段差距。完美整合的 “最頂級” 解決方案,不僅使用容易,更可支援以下三類資料的分析作業:模型建立(Modeling)過程中所描述之模擬、硬體量測,以及系統階層。
  k& V% E# K0 r8 Z1 Q: G7 Z
3 m+ I% {. n2 ^! t; _
_________________4 l1 s' D! M( W7 s
鏈結IC創新價值鏈,擴大IT市場同心圓
3 O7 Q2 w6 r( ^6 ~. ]" z$ H8 |( \論壇需要大家踴躍的參與才能不斷的發展 0 l) @5 M* I9 g5 X/ L7 J8 b) O, F+ d# Z
休息是為走更長遠的路,回覆是發表的原動力
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-29 12:19 PM , Processed in 0.133517 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表