Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 7905|回復: 9
打印 上一主題 下一主題

[問題求助] 三階DT sigma-delta積分器輸出波形飽和的原因?

[複製鏈接]
跳轉到指定樓層
#
發表於 2008-1-10 14:43:21 | 只看該作者 回帖獎勵 |正序瀏覽 |閱讀模式
10Chipcoin
各位先進大家午安:
7 b! u; p3 r" T* j9 Y$ q. T
" g+ x* o" n8 _! D- {目前小的正在做一個三階Switched-Capacitor Single-Bit Sigma-Delta Modulator.
6 V% z" M* d3 A7 i" U% R% U4 n應用於音頻, 輸入訊號頻寬=20 kHz, 用的是CIFB架構.
% I8 i* B; ?, D很不幸的, 其中第二階及第三階輸出波形皆已經飽和, 量化器輸出的數位值當然不對." i5 \5 P  y! N1 p/ J/ M
能否請各位先進指點任何有可能發生問題的地方呢...任何地方都好...拜託拜託...9 V8 j2 q/ F# n0 k& f

4 |, b& z: s! ?: O6 Z4 E感激不盡!!

評分

參與人數 1Chipcoin +10 收起 理由
chip123 + 10 2008 開春第一炮!懸賞好答案?

查看全部評分

分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
9#
發表於 2009-4-15 12:58:22 | 只看該作者
调制器的系数的问题吧?7 V9 d! i7 ^' y" u9 W- Y- l
各级采样电容可以降低看看!!!!!!!!!!
回復

使用道具 舉報

8#
發表於 2009-4-10 13:27:26 | 只看該作者
你可能要先用matlab去做系統上的模擬
  @# E. ]. N2 E  Q7 Q看看是否穩定,係數我覺得是造成你飽和的原因
回復

使用道具 舉報

7#
發表於 2009-4-9 16:43:35 | 只看該作者
請問ㄧ下,輸入信號Vin(p-p)跟參考電壓(Vref+-Vref-)的關係為何(有倍數關係嗎),還有如何判斷極性正確,亦即輸入接到積分器,積分器接到比較器,比較器準位再回到積分器(簡單結構,複雜的結構也可以討論),and如何在時域就大概可以判斷數值是ok的,然後再去做FFT。
回復

使用道具 舉報

6#
發表於 2009-3-31 13:26:30 | 只看該作者
係數可能出問題吧∼∼∼
# z! v( {& \3 k  J/ R. VAHDL先跑看看阿  用理想的比較器 op dac先跑出來/ F; x4 ?  @5 k8 K  U( P! R4 Q
在一個一個換成真實的比較好找bug吧# P; M) M* S" i% J. u

0 Q# e3 J: M% e6 P# m也有可能是接成正迴授= =
) b& }( d' R) [% g0 \( C; c$ |這常常遇到& D$ L2 j# U$ }
CIFB的dac也要注意極性 也不能接成正迴授
回復

使用道具 舉報

5#
發表於 2009-3-31 09:38:05 | 只看該作者
1. 係數不對,要用MATLAB跑出係數
; e8 Y7 n% H4 Y  S" W( n' z2. 輸入信號Vin > 參考電壓Vref6 E" T8 z" N  q6 Y
3. 積分器極性接反
回復

使用道具 舉報

4#
發表於 2008-4-11 16:32:57 | 只看該作者
可以先嘗試用較小的輸入來仿真看是否是積分器超過了op輸出擺幅的原因
) k5 A* [" n% ]- M9 M也可以在matlab�來模擬各級輸出範圍的大小- `! R5 f$ N% M4 |
如果過大超出了op設計的極限 需要考慮增加增益衰減因子修改係數
, L1 ]: d2 V6 M! K! z, O3 _或者在電路中修改結構和bias來調整輸出擺幅
回復

使用道具 舉報

3#
發表於 2008-2-26 08:40:51 | 只看該作者
系統方面要注意是否穩定,有用MATLAB先跑過穩定度嗎?8 ?0 q6 D" V2 O$ O6 N
積分器的參數是不是太大,這和樓上的大大說的是同樣意思。/ A( H9 i. D$ l5 u1 q, s
電路方面有可能是積分器的commom mode input不夠寬也會造成。( }  E( b( U2 Z$ F! r
5 e1 B' `, C* ~# R. w- F6 s
參考這篇paper:
. R  q- ~3 G: K3 qA 1-V 140uW 88-dB Audio Sigma-Delta Modulator in 90-nm CMOS
! {+ i1 k3 Y" r9 z9 R: y- z* I: Q' L: E. G3 @% {& t) N! p: A
Libin Yao; Steyaert, M.S.J.; Sansen, W.;7 Q' _' c/ b5 J- I  M- J
Solid-State Circuits, IEEE Journal of4 Q. p9 j" i$ @
Volume 39,  Issue 11,  Nov. 2004 Page(s):1809 - 1818
回復

使用道具 舉報

2#
發表於 2008-1-17 12:55:04 | 只看該作者

讓好問題得到好答案!

還有沒有更好的答案?看來可能是重賞金額還不夠?! 所以,雖然有這麼多人看過...
7 f8 t  Q" ^: Y: o! Y1 J/ r5 c
. R; A) }/ t; a( O因此,特別加碼10元RDB!懸賞者 加10元RDB 以資鼓勵:讓好問題得到好答案!:o
回復

使用道具 舉報

1#
發表於 2008-1-15 16:44:58 | 只看該作者
我之前也問過中正大學的李順裕老師,老師說,
+ W. O7 E/ M5 Y7 r你可能一開始模擬沒overdrive voltage考慮進去,8 a8 K) ?- r7 p
那你可以試著去調小積分器前面的系數,但提是8 o" S/ d$ Q5 J$ J% {! _9 Z
改變系數要依舊符合你的要求!
回復

使用道具 舉報

您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-29 06:55 AM , Processed in 0.135517 second(s), 20 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表