Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 6027|回復: 6
打印 上一主題 下一主題

[問題求助] PLL 模擬問題

[複製鏈接]
跳轉到指定樓層
1#
發表於 2008-11-12 16:03:24 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
1. 請問PLL的AC響應如何在Hspcie中模擬出來,還是說只能用Matlab模擬出來?
" W2 D( Y  O& A  g2. 請問PLL的Jitter如何模擬出來,還是只能自己ㄧ個ㄧ個檢查?
7 W, Q3 K! ^6 [- D麻煩大家的幫忙,感謝
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2008-11-13 23:35:46 | 只看該作者
有兩種方式可以計算jitter% V; y5 \( M" x# J0 b
一是從你的VCO gain,再搭配Vc那點電壓在PLL lock住後所產生的ripple振幅大小來計算即可以粗步估算出jitter,理論為何自己推想一下應該就可以明白為何從這兩項即可粗算出jitter
7 x7 d7 L! u& D另外一種方式即是在hspice中用.measure計算出每個週期的頻率,然後再把這些值帶入MATLAB中去計算jitter

評分

參與人數 1 +3 收起 理由
ltrue + 3 感謝指教啦!

查看全部評分

3#
 樓主| 發表於 2008-11-17 15:54:47 | 只看該作者
再請問一個問題.
2 ?; R8 h  X; [; cVCO輸出後經過一個DFF,duty cycle會變成50-50,
( L3 x  g+ f% P" r但實際上不會這麼理想,不過至少也有51-50以內.* Z# k6 `" |' a* [, X/ O% T6 \6 F
如此ㄧ來即使VCO的控制電壓穩定了,
3 E9 U1 c. e  f) XVCO的輸出還是會抖來抖去,那不就不準了.+ W1 N) ]/ V" U0 R" _3 T
請問各位前輩對這問題的見解,謝謝指教.
4#
發表於 2008-11-18 10:12:37 | 只看該作者
這個不會是問題所在
* }6 f: R9 g0 u8 t一般來說,D-FF的輸出duty cycle大概會在50 ~ 50.5左右吧,相差不會太大(個人觀察的結果)+ X4 z# T9 K0 l2 S0 u9 V4 G
即便如此,PLL要比的是input divider後的rise edge和VCO除頻後的rise edge兩者的frequency and phase
% }0 j8 F( R5 I" I; |因為我們都會是用同一種D-FF,所以,即使duty cycle有所變化,也會朝同一個方向作變化
) G2 V; L/ C$ S3 D* h再者,因為兩者的path不同,所以先天上從input到PFD,和從VCO除頻後到PFD兩者的path delay time不同,故而會有一個phase差,這是一定會存在的,而這也是為什麼VCO的振盪頻率的phase和input總有一個phase差的緣故,如果在這兩條到PFD的path有noise coupling而導致rise time有所漂移,如此才會影響到PFD的判斷,進而影響到VCO的振盪頻率5 u. v" U' N4 C( Q3 u
不過,這些都還不是影響到VCO的jitter的主因,因為剛才所提都還只是digital signal,真正會較容易影響的VCO電路與Vc

評分

參與人數 1 +3 收起 理由
ltrue + 3 感謝啦!

查看全部評分

5#
發表於 2008-11-18 14:33:33 | 只看該作者
jitter可以使用SCOPE的軟體去實際模擬& m9 G  w, |" B) v2 m/ J
內部有可以看eyediagram的東西  用那個模擬就可以看了
6#
 樓主| 發表於 2008-11-19 11:29:33 | 只看該作者

回復 4# 的帖子

即使VCO的控制電壓穩定後,! E) x0 A2 {/ {5 B" `' D8 g7 M
每ㄧcycle的VCO輸出頻率跟duty cycle也不對都一樣,以下我舉個例:! ]; n9 s0 i3 p, T" Y
第一個cycle's duty cycle 50.5-50 頻率 48M
5 ?( q- I0 L: j; s7 x第二個cycle's duty cycle 50-50 頻率48.3M
' v1 o. f/ A' U* H0 ~" P那eyediagram畫出來就有169ps左右的jitter.7 E' D  k5 ^4 ?/ O& Z1 x
這樣的jitter要怎麼消除,還是說我的想法是錯的.- K& S. f5 t/ g9 ]1 Z/ ]
請各位給於指教 謝謝
7#
發表於 2008-11-27 21:55:36 | 只看該作者
有個問題,現在的 hspice 可以模擬3 O$ _4 ]! z9 i) ?% J9 i
PERJITTER
9 V: P7 E4 D2 ~' h8 ]0 WCTCJITTER . K3 H8 h8 N4 w( g# \+ h2 w
RMSJITTER
: M2 T8 K: C- Q/ a, q0 M6 q- sPHJITTER $ v) }/ k9 W2 R' e
TRJITTER + D9 Y$ x4 E% `
LTJITTER
* n% ~/ h# v4 R" G應該不用去算每週期( 該怎麼算??? ) , 然後再帶到 MATLAB 吧???
# c1 [! m, A8 T; N9 _0 {  f5 E# v9 ?5 O, |6 W& Z
如果還是得算  那要如何計算呢???  我又該如何 EXPORT 出資訊????
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-29 05:08 PM , Processed in 0.118515 second(s), 22 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表