Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 5511|回復: 7
打印 上一主題 下一主題

[問題求助] Ramp的VH&VL值

[複製鏈接]
跳轉到指定樓層
1#
發表於 2008-8-19 17:13:32 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
想請問一下板上的先進
關於BUCK電路中PWM中的RAMP的VH&VL該如何決定?
有何因素會影響他們?

因為我想節省一些電路..所以把回授回來的電壓沒經過放大器
而是直接灌給比較器去跟我的RAMP作比較以產生DUTY CYCLE
下圖是我的整體電路..請多多指教!! 謝謝!!

分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2008-8-20 13:17:46 | 只看該作者
你這個架構並不能稱作是PWM DC-DC
因為PWM DC-DC會用到error amplifier,而這種error amplifier有type II和type III這兩種不同的補償電路
你的這種架構,是類似PFM的電路架構

Vh和Vl是由clock generator來決定的
而且,頻率的決定還要關係到你的R-L-C值
如果你是作產品的話,那你還欠缺很多protection circuit,而且你也沒有clock generator circuit
3#
 樓主| 發表於 2008-8-21 12:17:06 | 只看該作者
那請問Vh和Vl的值如何決定呢?
通常不是都先決定Vh和Vl的值
得到充電斜率再去做clock generator嗎?
4#
 樓主| 發表於 2008-8-25 13:15:47 | 只看該作者

回復 2# 的帖子

您好..可以在請問一下為何不能算PWM呢?

因為小弟的模擬結果...在不同負載下其給MOS的開關頻率都一樣哩?

還有少了那顆EA的放大話對整體電路影響在哪裡呢?

謝謝您的指教!!
5#
發表於 2008-8-25 14:23:39 | 只看該作者
先回答你Vh和Vl的值的設法
一般來說,我們都是先決定clock的頻率,再由這個clock頻率來決定我的Vh和Vl的值(這是指用特定電路架構而言)
而這種架構,是由公式C=I*T/Vc或者可寫成C=I/(Vc*f)來求得clock頻率,其中Vc絕大部份都是設成Vc=Vh-Vl
所以,我才會說要先知道你的clock frequency,然後再來訂Vh和Vl,很少人是先訂Vh和Vl的值再求clock frquency,因為這是本未倒置的作法

再來,你第一個附圖並不能視為PWM
嚴格來說,這是近似PFM的DC-DC
PWM DC-DC的精神是藉由error amplifier這顆Amplifier來判斷回授回來的電壓和鋸齒波電壓兩者間的差來控制Power MOSFET的Gate電壓,這是標準的PWM架構,所以少了error amplifier和其補償電路都不算是PWM DC-DC
而少了error amplifier的整體影響有多大,這點該從error amplifier的功用說起,如我前面所言,error amplifier是作判斷回授回來的電壓和鋸齒波電壓兩者間的差來控制Power MOSFET的Gate電壓的核心電路,少了這顆error amplifier當然不能夠動作,而且,error amplifier有其stability issue,一定要加補償電路,這點是和PFM DC-DC非常不一樣的地方
6#
 樓主| 發表於 2008-8-25 22:29:32 | 只看該作者

回復 5# 的帖子

謝謝您^^

不過關於幾點小弟還是有些不懂...
請問您第一點中所提到的I是指負載電流嘛?
fsw是指開關切換頻率沒錯嘛?這一個如果在規格中已經訂好的話呢?

還有第2點就是我的架構中也是"回授回來的電壓和鋸齒波電壓兩者間的差來控制Power MOSFET的Gate電壓"  只是我沒把壓差放大而已....
不過在我的比較器中的第一級也是差動放大的電路...不過我放大的是 Vfb 與Vramp的壓差
而不是一般標準的 Vfb 與 Vref 的壓差~

真的很謝謝您的提點~ 還請多多指教!!

[ 本帖最後由 magicx12 於 2008-8-25 10:44 PM 編輯 ]
7#
發表於 2008-8-26 09:26:39 | 只看該作者
我想,你還沒理解clock generator circuit的電路運作原理吧
以致於我上面回覆留言中所寫的公式的意義為何
附圖是我從一篇IEEE paper所擷取下來的圖,你用我前面留言所寫的公式來對照
到目前為止,有關於Vh和Vl的討論中所提到的電流,都是指流入或者流出clcok generator circuit中所使用電容的電流,而不是指負載電流,兩者有很大的差別,而且一般提到Vh和Vl的參數,一定都是指clock generator circuit的C和frequency,和整體的R,L,C是不一樣的

至於你提到的第二點
PWM DC-DC有一個很大的設計課題便在stability issue
這是設計PWM DC-DC中最重要的地方,你最一開始所貼的圖連補償電路都沒有,當然不能算是PWM DC-DC,你只要翻一下設計PWM DC-DC的任何一本參考書籍,一定會講到error amplifier的補償電路,這是很基本且核心電路

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
8#
發表於 2008-9-8 23:58:03 | 只看該作者
xiexiexieddddddddddddddddddddddddddddddddddddd

評分

參與人數 1Chipcoin -7 收起 理由
sjhor -7 敷衍回覆! 連續!

查看全部評分

您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-6-5 07:54 PM , Processed in 0.118015 second(s), 19 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表