Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 13116|回復: 9
打印 上一主題 下一主題

[問題求助] how to choose VCC or GND to prevent noise?why? THANKS!

[複製鏈接]
1#
發表於 2006-6-22 09:16:39 | 只看該作者

how to choose VCC or GND to prevent noise?why? THANKS!

how to choose VCC or GND to prevent noise?why? THANKS!
2#
發表於 2006-6-30 14:21:26 | 只看該作者
您是指 Analog Power / GND Pad 或是 Digital Power / GND Pad 的選擇或是其他事項??
3#
發表於 2006-9-1 16:55:40 | 只看該作者

提供一些前輩的理論

常常被指導, GND 越完整越好, 或是VCC越完整越好....諸如此類的話聽到我都覺得怎麼大家都是說這一套
7 z% w5 [9 T- F/ T6 M5 E8 V' l/ o但實際 LAY 板子, 誰都知道有其困難度去保持GND 的完整) j; j/ e% t% x9 H) j, G8 j8 N( I
最近跟日本顧問一起做案子) {3 w3 L. I) J6 z
他提供了一個他很在意的地方, 我也覺得還蠻有道理的
0 Y. F/ p8 M1 T9 x$ a在特別敏感或是特別容易帶出noise的訊號源, 其參考GND若無法保持完整, - R6 |' l3 D# q0 c; B4 k4 D3 i
要找一條最短的路讓return current 跑
" C* {8 K" c0 `: I: M2 F1 i; W2 P因為所有的訊號有分正與負極, 負極的feedback會找電阻最小的路徑走,, O/ q2 k% r7 ^
故, 若沒有找最短的路徑讓它回去, 就容易亂竄而影響到其他訊號
8 h( k# ~0 E8 c) O講得有點籠統....
4#
發表於 2008-10-23 10:17:21 | 只看該作者
你的意思是指电源地线要构成环路?这样电阻会最小?……………………
5#
發表於 2008-10-29 16:16:40 | 只看該作者
從那裡來就從那裡回去....
/ m" V1 `& `9 }0 x  v 注意訊號的流向....和返回路徑...電源的流向....避開不必要的 電源( Analog 和digital power )....
1 V: d) J# r+ v2 c; ^1 j; r" _及 PLL 的電源和地與其它訊號的隔離度...
" h2 `% J" ^1 d. g電源和地的迴路越小...所產生的迴路電感效應就越小...自然的noise...也會變小...7 i' f( q: b% y
建議你可以參考Signal Integrity 的相關書籍可以幫助你了解一些layout know how and know why....
; X1 \: G0 U3 L* A6 q0 E/ M; p個人推薦以下兩本書..." I& v3 u5 l' ?8 `! I/ H" p
1. Prentice Hall - HIGH-SPEED DIGITAL DESIGN, A Handbook of Black Magic" b* H9 M. f* c+ o$ ?& @' R  w" `
2. John.Wiley.and.Sons - High-Speed Digital System Design, A Handbook of Interconnect Theory and Design   Practices
* B$ l3 A" e- u) R& ~9 d' r+ D# i
: B# X6 [  [; B0 c3 A有問題在歡迎詢問囉....
6#
發表於 2008-10-30 14:48:22 | 只看該作者
感觉那两本书是做外围高速PCB版的,内部IC Layout该怎么做呢?
7#
發表於 2010-11-18 20:53:37 | 只看該作者
原則上在APR區域的最外圈會圍一整圈的P/G,( \5 Y  Y; H# T0 Q1 Y
越寬越好, 但太寬die size就會越大, 成本也會變高,
$ Y: S; h! G+ L7 I$ F然後在APR區域, 每隔一段距離就會再加一條P/G,) i9 t1 F6 E- x' Q' S) M9 W
連接到最外圈的P/G, 間隔越小越好,
; k+ ?, d0 A7 R9 J+ q; v$ B5 f但因加了太多條, die size就會越大, 成本也會變高,' x: L! b7 L0 ]
故我的問題是間隔用的P/G寬度是否可以小於最外圈的P/G?
1 ~$ g0 D0 n' b: [# w這樣子成本就可稍微下降.
8#
發表於 2010-12-9 12:37:06 | 只看該作者
回复 klim:可以的!
9#
發表於 2012-1-18 07:51:39 | 只看該作者
GND PLANE 的確難以保持完整,但可以使用0歐姆電阻跨越溝槽' S) w; [2 Z# [4 F! I) H
電容也可以,但技術要求較高
10#
發表於 2012-1-18 07:53:23 | 只看該作者
電容還是不建議用在同電位的跨接啦!
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-6-15 01:37 PM , Processed in 0.124016 second(s), 17 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表