Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 3554|回復: 1
打印 上一主題 下一主題

MIPS針對其授權的MIPS-Based產品推出MIPS-Verified認證

[複製鏈接]
跳轉到指定樓層
1#
發表於 2006-10-23 11:17:30 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
產業界又多了一項背書的認證體系了!?
: k; A. _3 p* L  s6 T" M/ |* }3 I$ L$ K% A5 t' f
MIPS針對其授權的MIPS-Based產品推出MIPS-Verified™認證 * \. W6 q0 y0 t4 \5 a/ W( z
在授權的矽智財掛上MIPS-Verified標章以認證MIPS®產品及其產業體系 3 @" @; t% [8 ~8 {" H+ W* L7 I7 U
$ ]. Q  I: ~) j5 w0 x: S
台北訊•2006年10月23日─數位消費性產品/網路/個人娛樂/通訊/商業應用市場業界標準處理器架構與核心的領導供應商MIPS Technologies (NASDAQ: MIPS)近日發表MIPS-Verified™計畫,推動MIPS架構、核心以及專利驗證技術的認證。從1998年創立開始,MIPS Technologies一直扮演IP領導廠商的角色,針對現今一線半導體廠商、ASIC研發業者、以及系統OEM廠商提供各項獲獎無數的處理器核心授權。  
  _$ D/ s) e1 {1 G2 x  Y5 o$ c: j+ u5 J3 G1 V
MIPS Technologies總裁暨執行長John Bourgoin表示:「MIPS-Verified計畫讓我們為授權客戶與夥伴廠商帶來處理器IP業界的黃金準則,更能緊密結合MIPS品牌與產業體系的堅強實力。多年來我們的驗證程序一直都是IP事業的一部份,但我們相信MIPS-Verified標章將大幅提高MIPS品牌的全球能見度,成為高品質、可靠以及誠信的代名詞。 」 . U$ h6 |3 L9 ?2 U2 E. f: }8 I: h

5 u- f0 D  a( `8 c現今的研發業者面臨嚴峻的挑戰,必須在高競爭力的消費性產品價位下,及時開發出具有功能特色的產品。設計成功的關鍵在於成熟且穩固的軟體產業體系,透過眾多工具與軟體提供業者從概念規劃到實際產品生產的強力支援。複雜的半導體設計工作還有另外一項日趨重要的因素,就是運用與重複使用高品質的矽智財方案。若沒有一個穩定的設計環境與高品質的矽智財方案,SoC研發業者與OEM系統設計人員都會面臨超出預算以及錯失市場黃金時機的風險,而導致設計案失敗。  - G3 @! R2 Y/ R; T( F; w

* V3 j. h( l1 u6 l: Z0 SMIPS-Verified 品牌協助研發業者很清楚地認出高品質、值得信賴的產品,以及擁有MIPS®產業體系完備支援的解決方案。標有MIPS-Verified品牌標章的核心或架構,表示這些矽智財方案通過累積多年的專利驗證技術進行驗證的嚴苛測試。MIPS工程師會定期改良並提昇這項設計驗證技術,測試每個新版本,以及MIPS®架構每項擴增的新功能。此技術針對每個設計方案的各項功能進行數百項測試,不僅包括架構的相容性,還驗證產品在整個設計週期中的功能。
, E  Q/ P5 y  h- K/ P9 _
! O4 a8 ~: x# B+ W# kMIPS Technologies行銷副總裁Jack Browne表示:「MIPS-Verified標章讓採用第一流矽智財方案的OEM與IC設計業者獲得更多一層信心,因為這些元件背後有一套成熟的專利驗證計畫負責把關。對於任何設計而言,成本、效能、以及上市時程都是最關鍵的考量因素,全球各地也將有越多客戶從這項產品驗證計畫中獲得實質的商業利益。」    v, y/ w  f: {0 c# Z* F. @& W
2 B/ j( ?7 ]3 [1 b, V
有關MIPS-Verified的詳細資訊請參考網站:  http://www.mips.com/content/Corporate/MIPSVerified- L7 Z9 y4 `, U% D; u
3 w$ S/ M: ?8 k) K" {
關於MIPS®架構
. d, E. t' p; M6 n' v6 O7 A9 ~
! O) n  }$ X) f由史丹佛大學在20多年前開發出的MIPS架構,是一套極具設計美學、運作流暢、且高擴充性的RISC架構。它的各項基本特性,如像高容量的暫存器、指令的數量與性質、以及可看見的管線延遲時槽,讓MIPS架構帶來現今所有SoC設計中最高的每單位立方毫米效能以及最低的功耗。MIPS架構產品包括MIPS32®與MIPS64®架構,彼此之間不僅完全相容,還有特定應用延伸技術(ASE)能提高特定種類應用的效能。  7 [) l6 d, _. W( n- h8 ~4 A

- C/ B8 `; O" Z. S關於MIPS® Ecosystem
% D5 k" I5 `3 F0 t5 Y: }6 s+ ]% |% S# L! W2 M6 s& d! G
MIPS產業體系為矽元件研發業界提供現今嵌入式方案市場中最齊全、完整的產業環境。結合數百家第三方的工具與軟體、平台解決方案、開發系統、系統IP、SoC研發業者、以及OEM廠商一起開發MIPS-Based™應用產品,快速提供各種高吸引力與競爭力的解決方案。目前共有118家授權業者,發揮超過180項授權方案的競爭優勢,協助全球各地廠商運用MIPS技術開發出超過900種MIPS-Based設計方案。

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
 樓主| 發表於 2006-10-24 14:44:58 | 只看該作者

軟硬體產業體系結合成的平台策略

MIPS為MIPS-Based™系統單晶片打造全新 SOC-it® 平台策略
% E0 O; B, q5 ~+ i9 _: |9 x' ^2 D  l經 MIPS-Verified™驗證之平台簡化高效能SoC的設計並加快產品上市時程  
, P5 Q) g; B3 X7 `+ X+ q: H
" ]* F! {& z/ i5 x+ l) w/ C& @台北訊•2006年10月24日─隨著精密90奈米與65奈米SoC設計面臨日漸沉重的上市時程壓力,數位消費性產品/網路/個人娛樂/通訊/商業應用市場業界標準處理器架構與核心的領導供應商MIPS Technologies (NASDAQ: MIPS)今日針對全系列MIPS®處理器發表一項新平台策略。經過嚴密檢驗的 SOC-it® 平台與相關的支援環境,可大幅降低高效能MIPS-Based™ SoC的設計困難度、研發成本及風險並縮短上市時程。 4 R/ A/ M9 I& h  ]5 m0 V/ a; C; i
( }/ G: i6 [$ [8 W" Y; m
新平台架構將以MIPS與其夥伴廠商的矽智財(IP)來共同建置,所有平台的使用都會在MIPS-Verified™程序下進行全面的測試與檢驗。MIPS將運用旗下完整的產業體系,其中包括與軟體工具與即時作業系統業者,以及IP與電子系統層級(ESL)廠商一同合作,為SOC-it平台提供完整的軟體支援。 8 A! d6 d* h0 }6 d. ~7 r7 a* }

! S8 d: ]. x8 XMIPS Technologies技術長Mike Uhler表示:「這對MIPS及我們的顧客而言是一項雙贏的策略。將業界標準架構與處理器核心、策略結盟、以及陣容堅強的軟硬體產業體系,結合成一個平台,MIPS幫忙業者提高生產力、縮短設計時間及快速向市場供應新世代產品。」
3 X9 a# t/ f2 x7 I+ m  G+ {! B" [/ I# |3 z9 }
SOC-it平台由一系列搭配MIPS®核心的特定元件所組成,能應用在各種平台設計中。MIPS現正規劃基本的硬體平台以及硬體抽象層(Hardware Abstraction Layer),讓業者能自由更動底層的硬體元件,而不會影響到軟體的相容性。 7 E9 Q: f6 l% J3 c9 G

9 A! ]7 w3 I5 A7 N1 M  ]; d5 n硬體平台分成兩個部份,第一個部份是由MIPS直接供應的中心元件。這個部份內含提高系統效能的重要功能,包括記憶體子系統、中斷、以及晶片內部互連管線等。第二個部份包含現今大多數嵌入式系統所需的通用週邊元件,例如即時時脈(RTC)、序列埠(UART)、以及通用型I/O(GPIO)。顧客可以由不同來源取得通用週邊IP,然後運用HAL來維持軟體相容性。
" I+ R1 c) F& q# Q. ^% [- P9 O( A* K5 J, Y. g2 Z+ V9 i( M
SOC-it 平台的第一款產品是 SOC-it® L2 快取控制器(L2 Cache Controller),能降低記憶體的傳輸延遲、系統成本及功耗。完全可合成的 SOC-it L2 快取控制器能搭配所有MIPS的OCP型核心,並能使用標準元件庫(cell libraries)以及記憶體陣列。SOC-it L2快取控制器現已開始提供給優先客戶使用。 / g# p& y0 U! a: w6 G* `

: b9 k8 r1 Q4 q8 S1 \$ u4 rSOC-it 平台的第二款產品是預定於2007年第一季問市的SOC-it®系統控制器,採用交錯式匯流排結構,為DDR/DDR2系統記憶體提供優化介面,可支援各種低延遲與高頻寬的應用。其他功能包括SRAM控制器、中斷控制器、以及匯流排控制器,支援包括像ROM/RAM記憶體在內的晶片外部元件。
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-30 11:10 AM , Processed in 0.113014 second(s), 19 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表