Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 3022|回復: 0
打印 上一主題 下一主題

2007年度最佳產品獎:邏輯與可編程邏輯類

[複製鏈接]
跳轉到指定樓層
1#
發表於 2007-1-16 09:27:26 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
以上哪些產品能幫助您提升設計能力及節約成本?哪種解決方案能夠幫助您保持創新?哪些技術您認為是最好的?
: X, _. q( e, j1 A為什麼?大家看法有何差異呢?台灣好像沒有相關各個領域的產品獎?
* }: k' j5 F& k誰將榮獲年度最佳產品獎?由您決定!由台灣的RD工程師您們決定!由您點評討論?   :o
) L- z7 \$ j+ S% M: Z原始資料來http://www.eetchina.com/ace/VOTE.HTM! V0 l0 W0 u% ]/ J4 |+ i: \7 `3 v
2 l$ M. J7 J! l; o5 `
Stratix II GX FPGA系列 Altera Corporation
- Q- P0 v. E% SStratix II GX FPGA系列是Altera第三代帶有嵌入式收發器的FPGA。該系列經過優化設計,能夠為不斷發展的各種應用和需要高速串列I/O的協定提供功能強大的解決方案。在622 Mbps至6.375 Gbps工作範圍內,經過優化的收發器具有較強的雜訊抑制能力和優異的抖動性能,同時保持了很低的功耗。Stratix II GX FPGA採用業界速度最快、密度最高的Stratix II FPGA架構進行設計製造,集成了20個基於串化器/解串器(SERDES)的收發器。Stratix II GX收發器能夠以6.375 Gbps資料速率成功的工作在長度超過40"(1.25M)的標準FR-4材料電路板和背板上。收發器含有多種特性,確保在較高資料速率下實現信號完整性,同時保持較低的功耗。在當今大量高速串列應用中, Stratix II GX 為關鍵協議提供全面的解決方案,這些協議包括 PCI Express 、 CEI-6G 、串列數位介面 (SDI) 、千兆乙太網、串列 RapidIO™ (SRIO) 、 XAUI 、 SerialLite II 和 SONET 標準等。
' @5 ?/ Y; y0 l9 N1 n+ ~: l8 p
8 v! ~5 W* u* TVirtex-5 65nm FPGA系列美國賽靈思公司% n, W4 ^; }+ {/ ?$ a: o+ N5 m! l
是業界率先採用65nm技術的多平臺FPGA系列。基於業界最先進的65nm三極柵氧化層技術、突破性的新型ExpressFabric技術和經過驗證的ASMBL架構。該系列是目前市場上性能、密度和集成度最高的FPGA平臺,主要針對高速邏輯應用市場而優化。Virtex-5 LX FPGA平臺可以使設計的組合更為高效,從而提高性能和利用率,同時降低功耗。與上一代 90nm FPGA相比,該平臺從以下方面滿足了設計者需求:性能提高30%,以提高設計餘量和加快時序收斂;動態功耗減少35%,以滿足功耗預算,降低系統成本和防止熱失控;帶寬提高60%,簡化的可靠高帶寬介面設計;容量增加65%,更高的集成度,以提高性能和降低系統成本; 更短的設計週期,以提高生產率和縮短上市時間。) a' ]0 v" i3 f! a
Virtex-5 LX FPGA平臺包括六種器件,具有最多達330,000個邏輯單元、1200 個用戶 I/O、10M位的36 K位塊 RAM、3.2 M位分散式 RAM,以及豐富的硬化知識產權(IP)塊。 % _, ?; ]& g1 }) s: |" B6 X% v
# G( V; X6 E2 F5 y
混合信號Fusion可編程系統晶片(PSC) Actel         % M) P+ |4 i/ _4 w* v, x
Actel Fusion技術將可編程邏輯的優勢帶進目前只能採用分立類比元件和混合信號ASIC器件的應用領域。Fusion PSC中集成了混合信號類比電路、大型Flash記憶體和FPGA架構,將業界標準的ARM7技術與業界首款混合信號FPGA系列相結合,為系統開發加入更多的嶄新功能,使設計人員將眾多功能集成到單一晶片中,包括支援 +/-12V模擬I/O、高達8Mbit嵌入式 Flash 記憶體、集成ADC和高達150萬系統門的可編程邏輯架構。
! E) R9 q& K: v0 n# N- R$ aActel可用ARM7 的單晶片 Fusion PSC 和CoreMP7 軟 ARM7 處理器結合成一個全面的設計平臺,使設計人員不再需要多晶片解決方案來實現混合信號設計。此外,免費提供的 CoreAI、優化的 CoreConsole 1.1 IDP 以及 Actel Libero IDE 大大降低了功能豐富的嵌入系統開發的風險和成本。 & A& B4 r3 m( I' V
新的設計架構包括類比介面IP核(CoreAI)、優化的Actel CoreConsole IP開發平臺(IDP)及Libero集成設計環境(IDE),使設計人員能利用業界首款配備ARM7處理器核的混合信號 FPGA,快速方便地實現面向通信、汽車、工業和消費電子等真實世界應用的各種應用系統設計。
6 e1 d3 {& I$ r" t& e( H  X
' X* i8 Q( I% n1 |3 C. M: m, TPCA9633, PCA9698 & PCA9665 NXP半導體(前身為飛利浦半導體)$ K  L+ T5 c. a9 _0 e
是業界首款高速模式Plus(Fast-mode Plus: Fm+)規格的I2C邏輯元件,頻率最高可達1 MHz,相當於之前I2C匯流排的兩倍,可與現有高速模式和標準模式元件相容。此外,Fm+還將整體容量增加10倍,在較低的總線速度下,無需緩衝也能進行更遠距離的傳輸。 - p, M6 w5 u8 C9 a( ^  Y& z
CA9633︰為RGBA調色最佳化的4位I2C LED控制器。配有四個獨立的PWM控制器,分別控制每個色彩的輸出;而第五組PWM控制器可同時針對所有LED進行等值的明暗調整。 + l$ x9 E( ?/ N1 \& J0 f' J
CA9698︰先進的40位I2C輸入/輸出擴張器。最多可在一個匯流排上支援64個元件,並具有多項先進功能,包括40個可針對圖騰柱(totem-pole)輸出電路或開汲極(open drain)輸出電路的I/O埠等功能。
/ N( v5 N# y3 l0 d* {0 S1 LCA9665︰I2C匯流排控制器的高速模式Plus平行匯流排。首款可在高達1 MHz的I2C總線速度下或在高達4,000 pF的匯流排上實現通訊的主要元件。它使標準平行匯流排微控制器和微處理器可作為高速模式Plus主元件,並配備68位元組緩衝器以提升處理器的效率。
單選投票, 共有 5 人參與投票
40.00% (2)
40.00% (2)
20.00% (1)
0.00% (0)
0.00% (0)
您所在的用戶組沒有投票權限
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-6-5 10:02 AM , Processed in 0.126016 second(s), 20 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表