Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 6759|回復: 10
打印 上一主題 下一主題

eASIC Chip 價格僅為現有FPGA ( Xilinx/Altera) 一半, eASIC Chip無須Mask 光罩費用

[複製鏈接]
跳轉到指定樓層
1#
發表於 2009-1-10 16:39:59 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
eASIC公司的新一代結構化 ASIC中的技術既可以幫助FPGA COST DOWN,也可以使原有ASIC需要一筆費用的NRE 節省。 eASIC Chip 價格僅為現有FPGA ( Xilinx/Altera) 一半, eASIC Chip無須Mask 光罩費用
9 y) V1 j+ n' X) w1 _# NNextreme系列無NRE 90nm結構化ASIC器件是eASIC的一組創新型產品,結構化ASIC是一種可配置邏輯陣列,具有類似ASIC的性能、功耗和較低的單位成本,以及類似FPGA的靈活性、較短的周轉時間和無NRE的特點,可實現新一代低單位成本、高性能ASIC。從樣機階段到中高批量生產,Nextreme所採用的技術可以避免產生任何相關的固定製造成本,使新設計不存在風險。
2 X" `- Q1 U  ^1 [Nextreme的優點:
& @& T5 ?# c1 s4 j& `( z
5 e" ^! a6 F. t  c8 K' V1.無NRE與ASIC類似的單位成本   2.周轉速度快% y" n1 T# ^+ l2 i
3.無最低數量限制                         4.與ASIC類似的性能
, L( g' b0 `' i! a" ?0 d0 G1 b! K5.與ASIC類似的密度                    6.與ASIC類似的功耗
+ E% |6 ]% Q( o6 F( Z! u6 }5 L! h. o
5 q: B* ^8 D* ?& ^; g
; O6 A3 n, y, w$ C5 \( i$ b. e/ V: Q

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
 樓主| 發表於 2009-1-10 17:11:13 | 只看該作者
如須eASIC 更多資料查詢,請參考以下或與亞矽科技886-2-8752-5858 Peter聯絡. j2 W1 |; G" z' A. [2 ?% B2 c
eASIC 部落格: FPGA and ASIC cost down solution 0 d! Z! g. k% C% a4 f5 x/ M/ f. o
部落格 http://tw.myblog.yahoo.com/easic007/& T4 k; v+ l& f) B; t
http://www.easic.com) B! ]$ P8 O) w, c6 d
http://www.easic.com/cn/: i; p0 ^+ ^! H* S) Q% o/ [
3#
 樓主| 發表於 2009-1-14 18:33:55 | 只看該作者

如何去比較 FPGA的容量與eASIC 的eCELL ?

保守估計,一個eCell大約相當於一個FPGA的Logic cell 或者是Logic element,這也是Nextreme產品最基本的邏輯結構。一個ecell主要包含兩個3輸入查找表(LUTs),一對2輸入NAND gate,一個2輸入multiplexer,一個DFF,三個inverting buffers和一個three-state buffer。
4#
 樓主| 發表於 2009-1-23 09:04:40 | 只看該作者
eASIC  Low power ! Low power !Low power !
* J- H5 ^2 v. R           Low  cost! Low Cost ! Low Cost !            
' j2 o* u  _) U; }

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
5#
 樓主| 發表於 2009-2-12 10:46:23 | 只看該作者

SOC (system-on-chip) Diamond Standard processor family--for eASIC Chip IP Free

SOC (system-on-chip) Diamond Standard processor family--for eASIC Chip IP Free & z+ W' `9 A. ~  q! z# ~- Q* ^
Diamond Standard Processor Cores 9 J0 _4 K# e$ P7 e
  - B. J- G/ [: Z, v/ W: F* O
Tensilica’s Diamond Standard Processor core family consists of 7 ready-to-use cores are now available “Free of Charge” to eASIC customers. These cores range from area-efficient, low-power controllers to the industry’s highest performance licensable DSP and popular audio processor. The Diamond Standard Processor core family covers a very broad range of performance/power options. The Diamond Standard processor core family is based on Tensilica’s highly efficient Xtensa configurable and extensible processor architecture, proven in hundreds of SOC (system-on-chip) designs. 8 j8 R7 y1 F9 F% V0 a' q% O
Reference website  http://www.easic.com/index.php?p=nextreme_tensilica! m3 H/ F2 n! {8 L: E0 H- M7 w
Controllers 106Micro The industry’s smallest, lowest power 32-bit RISC controller  
7 r9 g" y& C3 M' F6 c+ W108Mini A low-power RISC controller with built-in DSP capabilities 7 ^9 O- i; ]. s" o# N; b
212GP A flexible mid-range RISC controller with flexible memory choices
. e, X9 v6 F+ N0 u! BCPUs 232L A mid-range CPU with Memory Management Unit (MMU) for Linux OS support
" @8 l* r* }; Y570T A high-end CPU core with twice the performance of an ARM 11 (based on EEMBC benchmarks) 2 k1 E6 @3 q$ y' `; c
DSPs 330HiFi A low-power, 24-bit audio processor supported with popular audio and speech codecs ! {4 m( F/ z; d! S1 ^
545CK The highest performance, most efficient licensable DSP core
6#
發表於 2009-3-5 11:09:07 | 只看該作者
原來台灣的代理商是你們哦!
2 P+ p( w8 l) m8 P* S& YeASIC我也注意了好久說...
7#
發表於 2009-3-5 11:22:14 | 只看該作者
對了, 本論壇並不反對上來打廣告, 但是希望打廣告之餘也提供些新知來造福一些其他的讀者
$ g( |/ [/ V' C4 h/ D0 L+ h$ V+ [# |- G  @
例如你可以討論一下eASIC的LUT架構共比較跟現有FPGA的差異之類的, 6 [7 S% c4 z8 n! X
使用Laser來修改metal的技術. C. K6 ^% p; |, ~6 q6 s6 F) r/ j2 E
或其他更多的訊息# I# H* W5 ~8 b" e6 H) Q1 _

- B, M" c/ s3 b9 L* O; w' W十分感謝
8#
 樓主| 發表於 2009-3-11 07:05:42 | 只看該作者

eASIC eCore & LUT 架構

/ e8 ^( D& J( h
eASIC早在2006年已經推出90nm的結構化ASIC產品Nextreme。與其他結構化ASIC不同之處在於,只要用單一
1 ]% |  i0 ^1 h3 j+ I/ c過孔層就可實現各種設計電路的定制。對所有的設計而言,從矽片到每層金屬層都是通用的,唯一不同的是一
# ^- K- I" c6 M; w2 U層過孔Via6。 ?由於這一過孔層可直接用激光束打造(請參考eASC 網站詳細說明http://www.easic.com/cn/index.php?p=technology)- P0 l" L! I- {/ U5 i, W
實現無掩模定製樣片,處理時間快了10倍。因而無需 NRE費用,樣片時間縮短到4週。1 _8 ]/ S4 z& Z$ m4 s1 S  W, l
在短短1年半時間內,eASIC就完成了120多個項目設計。令人驚訝的是,在90nm Nextreme ASIC產品快速成功的基礎上,
4 Z/ X) x2 Q1 A2 NeASIC跳過了65nm直接奔向45nm,2008年8月4日發布了其45nm產品Nextreme-2,站在了業界的前列。   l/ ]+ c) o+ d9 L  N- E+ x8 t
在45nm結構化ASIC產品Nextreme-2系列中,eASIC基本保持了第二代產品中的全金屬佈線,單一過孔編
$ m9 R$ O0 ]0 j) J# ~5 c程定制的體系,只是將這一定製過孔層從第6層調整到了第4層。但在架構上、基本邏輯單元eCell的顆粒結 ; X4 x# m: m% G! B4 N* b
構上和周邊的資源配置上做了重大改進。 6 }+ l6 ?1 D6 E  O. @6 x4 P

$ a: t, N, l$ D# t6 J! ReASIC改良了查找表(LUT)的結構以進一步提供速度、降低功耗。摒棄了原有基於SRAM的查找表LUT結 $ V) l3 s/ v# R4 l) v$ f2 I/ p
構,改用可編程過孔Via接地或者接Vcc來替代SRAM的輸出。此外,還省去了LUT第一級的開關晶體管, 7 X4 _! z* z6 A/ H
如圖所示。因此省掉了大量的晶體管。大大降低了靜態洩漏,提高了開關速度,使效率達到了最高。在同樣的
# E1 w( N  P5 X工藝水平中,洩漏可以減少12%,速度提高17%,面積減少40%。與前一代90nm產品相比,靜態洩漏減 / e: C* X- u7 y) i$ m& a* _1 W4 }
少了50%,動態功耗降低70%,延遲縮短了45%。此外,通過過孔編程,切斷芯片內部閒置的單元和存儲器
1 N3 D0 i$ C$ H7 S. N$ X- ?6 K, o% ?的供電,還採取時鐘選通控制睡眠模式、動態功率管理。 Nextreme-2與最新工藝的FPGA相比,由於結合了三重氧 " k+ _2 k; x4 c  d6 ^7 H$ m' U
化層晶體管、45nm低功耗工藝和eASIC專利的功率管理結構, Nextreme-2的功耗可以降低80%以上。
# J" a. ^4 X2 b3 w* \/ `Nextreme-2系列還嵌入了硬IP Core,包含多達56條MGIO (多G比特輸入輸出口)。每條IO都能工作在 3 o( y0 H; \/ m& X! y1 J
6.5Gbps,總計提供364Gbps帶寬。在高性能網絡應用中,如交換機、路由器、流量管理、城域網傳輸設備 $ H- d) o3 |+ B; t6 T) u
和移動回程設備,由於具備MGIO (多G比特輸入輸出口),Nextreme-2將成為FPGAs和ASICs之外最
! t) {* @$ D- S9 l, h佳的選擇。

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
9#
發表於 2009-3-11 09:53:46 | 只看該作者
大陸用語,看不懂, ICKELL有點隨便喔,這樣子不太有興趣看下去。
10#
 樓主| 發表於 2009-3-11 13:03:57 | 只看該作者
Maskless Lithography – NRE-free Alternative for Deep-submicron ASICs
* V! R) O* M) v" u    eASIC’s innovative use of LUT-based logic programming combined with single via layer customizable routing makes its technology an ideal candidate for maskless lithography using Direct-Write eBeam customization. Because all of the interconnect customization is performed on a single via layer (Via 6), routing customization can be performed efficiently by eBeam, eliminating the need for costly lithography masks.5 r  g- q3 s2 I

7 w3 m( _. l8 ^' V; C    Using eBeam with eASIC technology: Customer Advantages # D) e% s( m$ Y! \3 m9 J& K
8 U& L4 |& [" n9 H  F2 N
Eliminate mask costs – NO NRE " m( x+ K; e0 ^  t# _- s" z
Allow multiple projects on the same wafer 2 S$ o/ ?% D+ `, \$ l+ j
      o    No minimum-volume required
  A% ~* |7 g4 f2 |0 e4 Y4 vEliminate days of mask creation time
6 p5 |+ F0 A$ @3 b3 W2 |3 ~Cut time and cost – Via–only customization proceeds at 10x the speed
8 p: w4 \. K. E  l% d1 pRely on proven maskless technology 4 q4 e7 c5 Y( |1 a$ T( V6 I3 Z9 Z2 N
      o    Available from multiple vendors: ST, Toshiba, UMC, and more
11#
發表於 2009-4-29 09:01:18 | 只看該作者
原來eASIC的代理商是亞矽!$ v0 V  d9 E/ z( U- I

) T6 ~) [, M/ f# ]/ j希望您們會有可程式IC的銷售經驗,殺出一條血路~~
" r4 B( W4 j1 F# J4 s9 r  F/ _& D3 p8 J/ Z
產品不錯! 通路商還是非常重要的!
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-6-6 06:59 PM , Processed in 0.142518 second(s), 19 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表