Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 5124|回復: 6
打印 上一主題 下一主題

[問題求助] FPGA外接DAC電路??

[複製鏈接]
跳轉到指定樓層
1#
發表於 2008-3-6 17:44:52 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
我想請問一下~ 其實是一個dac小問題
% {2 V% S# `; H3 M) {$ idac輸入部分有區分成serial和parallel 那連接fpga 若我送一8 bits的訊號 速度假設是8MHz  r( p" E# I( k* g) B+ l) P: l3 k2 h
那serial型的DAC輸出速度不就剩1MHz5 N  _, T4 d! ~
(我是把他想成說是一個一個bit排序接收完8個~再判讀輸出)/ V" F# n, A* K. _
而parallel型輸出仍可以8MHz 6 t1 G/ N. H' g
我的理解對嗎??) L3 P- h0 Y! k+ r+ h1 |
有人可以分享一下如何挑一顆適合的DAC嗎??感謝
: H2 G+ q: m. }* p' \# L/ t對了~還有spec上會寫多少channel是什麼意思呢??感謝
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2008-3-7 10:00:39 | 只看該作者
挑DAC?( V4 S  i6 v" g/ v2 U6 |: }
1. 輸出的dynamic range
  [0 d" `. j/ v- T( V* S2. output resolution" ]* v' x6 D- F7 }! d5 j3 ]
3. bandwidth
; e2 f% W, m: H0 i& N4. 線性度
2 S: y6 b& U! g: s% _4 [0 _, _5. power supply
$ ]8 I& N& ^3 ^) s( r6. interface (serial / parallel)! a0 ]8 V4 N, s( U) h3 i8 w3 F
以上幾項都滿足project需求的, 就挑到了
7 K! m6 P& A; m/ P- ]; a0 H3 g3 I9 _
channel?
5 S: S7 `- T" U( ~4 K一個package中包含了幾棵DAC, 大概可以這樣看* o2 k+ {, n  E* V: ?

% x$ r+ l! }- J( a提供一個問題, 假設DAC是 12bit, interface是8 bit, 則interface跑3 N# ^$ E# ]4 L9 Q. l
1 Mbit, 那最少要2 byte才能update DAC的輸出, 再加上一些有的沒的2 Y- S9 o& E3 B& t# H( {  Q
所以頻寬部份怎樣看, 還是要仔細k datasheet才知道
3#
發表於 2008-3-11 11:51:23 | 只看該作者
基本上, serial DAC只是為了省管腳, 速度上自然不會太快
7 T0 X8 ~/ O) ~) u2 H實做上, 要先訂出你要的規格再來選, 答案很快就有了.
4#
 樓主| 發表於 2008-3-29 23:54:16 | 只看該作者
版主~您所謂的定需求是指~??
5 L  q& l; F- Z6 F# e6 V2 ?' X- g) r! N- k2 Y" l* N2 t
我的話就是DAC輸出能越快越好(用於光學實驗)
, F& x, m/ t8 [=================================================
. \$ f& j# N& B+ A# V" r不好意思~. j+ F# r) t, o- D
6 Z3 [0 \$ r' p9 }; o
我想請問幾個問題
) y/ c, D9 n. J$ ]: M" ]* J' q7 y/ {5 Q  L
像Xilinx FPGA 6 v$ v% G. N1 C
( http://0rz.tw/193QX )
: W, i3 ]" W& z& j  i$ D( }' U) r, ^  f* N, {  |
i/o有提到
: n  U! r/ }# p, B3 I0 f
* R1 D+ i! n& k, d( J* B, m+ E分成selectI/O和differentialI/O
- ?* H3 A; W8 f
( r+ W, W1 v2 H2 P. w& Z是說~: C: J5 P3 t4 ]0 \

- s. Y! e! X/ s' w& ~, m因為我現在要用FPGA外接一顆DAC作光學實驗
/ x; Z; X% Y0 t
% T0 x) n/ X+ o* B2 D若我選用的DAC傳送介面是LVDS或是RSDS這類~
- U5 P5 T* A& w7 {: I0 l+ ^: k# S0 f6 r( k9 j0 u; p+ }$ p
那fpga它速度上就要看differential i/o這一項嗎??
7 Q! w( Y( q+ I# H; c0 d5 T0 N: T
因為高速的DAC介面大多是LVDS
. J7 q+ i' E& J: z$ l1 e. P8 g- \; g8 @# Z
==============================================! x0 d$ n: ?3 ~- x

, @- _2 e: I) J) ^1 c& p像這一顆(AD9734)& E) f. c- d1 S, t
http://www.analog.com/en/prod/0,,AD9734,00.html: f9 e. |9 D7 o4 r* {  n  j
( Y! a/ V0 c4 z# r& h# b
他介面寫說用LVDS2 ^6 ]4 `+ B$ V* @+ @9 E- s# o
6 T8 @/ J4 E$ p1 f
但又寫著
5 y3 a# A9 H; k$ HDouble data rate (DDR) LVDS data receivers support ; r, b4 {  b: z( I3 i& |
themaximum conversion rate of 1200 MSPS.4 g7 e7 [, J3 r. H
6 ^$ W, H& E: U0 \, p* E3 [) t
我搞不太清楚  = =?
: x4 a7 [% j# x  o# r7 `8 E1 q5 U% C4 q6 E8 A! g5 k; {. e
==============================================
5#
發表於 2008-3-30 17:13:49 | 只看該作者
簡單的說...4 b3 N* f7 t$ r( o" _! B- w+ M
" a; K# M4 U( L
你需要Virtext-5的FPGA (可以傳1.2G LVDS)去配合AD9734
( J3 I2 q( z$ O- [* p( h1 \
& p/ K+ l- v; P# m好巧...二顆我們公司都有賣
6#
發表於 2008-11-24 15:37:47 | 只看該作者
I had trouble to control AD9734  from FPGA. Do you have some examples ?, _$ Q4 c2 Y: S  q- _
9 b, I8 x2 x2 t+ [+ m1 R, s% o
Thanks
7#
發表於 2008-12-15 16:32:12 | 只看該作者
有電路圖嗎?9 ]! W2 P! L. p* s" w% [
至少先看過FPGA跟AD9734的電路才好討論
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-6-15 07:10 AM , Processed in 0.123016 second(s), 19 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表