|
推薦
樓主 |
發表於 2012-9-15 12:56:57
|
只看該作者
├─doc) Y4 M: t6 E7 t8 z: j
│ ├─Cortex-M0_TechnicalReferenceManual_Frame
! _6 |& r* a7 s3 J# H│ │ └─graphics
3 Q$ r3 V4 s* `% Y! l* e; v│ ├─Cortex-M0_UserGuideReferenceMaterial_Frame
) M6 p$ ]2 r1 o│ │ └─graphics( f0 `' k! H, ?6 h2 [# j5 H8 F
│ └─Cortex-M0_UserGuideReferenceMaterial_XML
/ e- n6 O: x- N7 v│ └─graphics: x, u Q' Q. D4 c4 M V+ R, g
├─implementation2 N! Z$ G5 a# B
│ └─vectors. @3 ?. ]* q8 y$ o u
│ ├─CORTEXM0IMP+ M4 M" y) F4 q0 V V5 k; L+ Y! \! I
│ │ ├─crf
& I( D- C" O. ?5 q! T( N│ │ ├─srpg" m) x0 S0 W5 p% d W
│ │ └─tbench# y( _, O- x. L0 q! D
│ │ └─logs1 i9 W" q: O$ v$ D
│ ├─CORTEXM0INTEGRATIONIMP
. p0 s7 s5 O4 U5 n( n│ │ ├─crf
4 ]5 L& [$ j1 Q5 j4 D% S5 e' s+ x│ │ ├─srpg
: P9 `# E' L( |│ │ └─tbench
8 u E4 ^* N4 ]2 s; U' V│ │ └─logs
" p2 D2 i& _* X, {. I; [; n# w) @│ └─tools& n# a" \0 M( _8 v0 o
│ └─VerilogCrf
: _5 Y5 ?) L& }$ t2 J+ ]- M├─integration_kit
# e+ p" g# I7 f. E2 l│ ├─logical6 M4 N; g2 d9 |6 H3 s) s! ]
│ │ ├─cm0ikmcu
2 j9 q9 O5 C/ Z$ R3 x│ │ │ └─verilog
: y2 b1 s* L5 K i│ │ └─tbench- S( m0 r$ Q6 T' G$ P
│ │ └─verilog
3 N( d) ~) y, G1 C│ └─validation' Z* K1 w" ~! L. d+ n
│ ├─glogs! L" J& |: U! a6 b
│ ├─logs
" x- I0 L9 `6 o1 T, p7 @│ ├─mdk, H. a9 [' {6 h/ n" Y6 w
│ ├─srpg! P; H; l) \3 N3 U- g
│ ├─tests& J& Q' }5 O }( N
│ │ └─CMSIS& h9 w0 ?4 P) h2 k! @( J
│ │ └─Core5 _: n2 C# D) P: b, u
│ │ ├─CM0
9 z4 k# j4 t7 p( o; ^( n│ │ └─Documentation9 I. z& T6 e1 ]+ m0 z: N
│ └─vectors
) v9 u8 R* @6 T3 b├─ipxact+ v% J% _1 F0 \. o9 N! h
│ ├─busdefs
7 W R, ]- B8 d$ {9 Y2 u+ v│ │ ├─amba.com6 A! \# S$ Z1 l
│ │ │ └─AMBA3
8 n3 c/ t; `( q7 o' l│ │ └─arm.com
* |8 U% q+ t+ B1 D; b│ │ ├─CoreSight) z' Z! N5 h$ x+ x: r( P
│ │ ├─Cortex-M0
* n" ?) Q9 l- \% p" ^3 s│ │ └─CortexMCores
' H \4 X6 `: o4 L│ ├─channels1 W- G5 t5 f/ Z+ _% Y
│ │ └─arm.com1 P" {6 o, f% ~" E3 V' a% ^
│ │ └─Cortex-M0
( I2 C9 ~0 Y8 E+ i p. M2 i+ l│ │ └─rtl
( h a! O2 y/ H6 I: a* G│ └─components
# U1 N) X% [* T7 b6 `2 W9 b ?8 M6 H│ └─arm.com3 ]; ~ z( f8 k4 K6 H
│ └─Cortex-M0# F+ ^: r1 T) O& S" @0 G! f
└─logical
: K$ S/ X9 C" N ├─cortexm0
4 R; B3 g# n) S# k/ r │ └─verilog5 c/ N. ?$ I* a& ]& i
├─cortexm0_dap0 r! `1 i g$ ^+ u
│ └─verilog
( }! g e7 t1 Q0 M; d3 } ├─cortexm0_integration
u5 t# E8 M8 ?. X$ I3 v* s" f │ └─verilog3 T6 A* t8 k3 L8 n0 F
├─models
0 u5 E3 l. q3 f# e0 k) e │ ├─cells9 x2 Y! U: h) ]( L- C t7 s2 ]
│ ├─cpf/ q" c- `% y3 O f
│ ├─upf' X, ^6 m) _) s
│ └─wrappers- e. i. L- N# x/ L
└─ualdis7 K) g! p6 u! ] b; d1 D: C
└─verilog |
|