Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 4921|回復: 8
打印 上一主題 下一主題

[問題求助] 请教关于Synchronous buck converter的layout

[複製鏈接]
跳轉到指定樓層
1#
發表於 2009-3-16 13:36:32 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
请教各位,synchronous buck在画layout的时候除了正常的match之外,有什么特别需要的注意的地方么?各个模块电路在布局上有什么需要注意的地方?谢谢!
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2009-3-26 17:34:01 | 只看該作者
1. Power MOS要注意, 如果是N/P type要小心latch-up
2. FB和EA輸出點 (COMP) 不要被noisy訊號干擾到
3#
發表於 2009-5-20 15:40:43 | 只看該作者
一般PWM IC DATASHEET上都會有把LAYOUT要注意的地方寫出來
簡單來講
1. dirving traces and feedbackㄧ定要分開
2. IC周邊第一圈排電容 載來才是電阻
3. 走電流的TRACE或SHAPE要盡量寬
4. 盡量最短路徑
5. 盡量一面排完 (VIA會有電感效應)
4#
發表於 2009-5-21 13:55:17 | 只看該作者
原帖由 ladyluck 於 2009-5-20 15:40 發表
一般PWM IC DATASHEET上都會有把LAYOUT要注意的地方寫出來
簡單來講
1. dirving traces and feedbackㄧ定要分開
2. IC周邊第一圈排電容 載來才是電阻
3. 走電流的TRACE或SHAPE要盡量寬
4. 盡量最短路徑
5. 盡 ...


以第5點來說 電感效應有使不一定是壞 有可能在解emi時會有不錯的效果 相反 會更差 看layout是怎樣layout
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-6-2 02:23 AM , Processed in 0.107513 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表