Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 9260|回復: 12
打印 上一主題 下一主題

[問題求助] charge pump 鎖相環電路LPF參數如何確定?

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2007-10-29 20:35:17 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
我在設計一個charge pump 鎖相環電路,已經流片一次了。LPF電容采用外接。現在需要將LPF 電容改版,放在chip里面。現在遇到了一些問題,希望朋友們能幫助我下下。% J6 ?4 Q# V: D- J! I: K

0 b2 L( ~, k% o( ~基本情況如下:
  b3 x! i' \! ]" ]& y# ]8 q% ~1)0.35um的CMOS工艺
3 @, T* a# [% y% c/ C; Q4 q( u2) LPF是三阶的傳統結構,电容采用PIP电容,由于面积的限制,总的C的大小大概为1nF。
% g. l  G( @. i: C3 G3) PLL的输入频率范围可以是6-160MHz之间变化的,输出频率范围是在96-400MHz范围变化的。
8 N1 S1 H  X. ?6 q8 `4 }) V4) VCO的输出有个分频模块,在環路內可以 實現 4、 8、 16、 32的分频控制。; H) x4 ?0 y# i- L' F# n# Y
  i/ U  r9 r" v# i. k+ p
經matlab計算和電路遇到的問題:
/ Q0 Z8 ]4 D# F; w5 V+ K; t1)由于主滤波器的电容太小,我的LPF出来电压纹波很大,我早上算了下,由500多个ppm。多大的波紋是可以 容忍的?設計 時該如何減小呢?8 d% Z% [& A* g# w
2)电路做trans仿真,可以完成鉴频并且锁定。但是無法實現零相差,相位上总是反馈信号要超前參考信號一些。从charge pump的控制电平上看,总是在给LPF充电,可是总是充不到所要的电压上。這是什么原因,該如何解決呢?
" O/ k  z7 @" M+ j) r, A1 T3) 根據如前的應用頻率,我的交叉頻率多大最為合理。可是如果是100-200K rad/s,主濾波器的電容無法做到nF 的數量級。) _' d& e1 X% r  _

9 I- I" W, `: ?: e  Y% g請高手為小女子指點迷津,謝謝

評分

參與人數 1Chipcoin +3 收起 理由
monkeybad + 3 勇於求知!多問多看囉

查看全部評分

分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏1 分享分享 頂9 踩 分享分享
2#
發表於 2007-10-29 22:11:29 | 只看該作者
1) 設計時通常是縮小您的迴路頻寬或是增加阻尼即可8 a! k7 k* C* p- F& g
2) 看不太懂您的意思.... 但我參您可以檢查一下充放電電流的匹配度2 A/ ]9 w4 V9 L
 鎖相不一定要0相差才是鎖相, 要看相位頻率偵測器的種類, 只要回授訊號與參考訊號之間有一固定相位差即可+ e5 r3 H/ \" B5 }
 通常不是0相差可能來自電路本身些微延遲所造成的1 T  b, C' }  k' [0 D3 R7 C
3) 看不懂"交叉頻率"是什麼意思, sorry

評分

參與人數 1Chipcoin +3 收起 理由
monkeybad + 3 參與論壇,論壇參與!

查看全部評分

3#
 樓主| 發表於 2007-10-29 22:40:57 | 只看該作者
不好意思,Eleen的一個PPT上寫的交叉頻率的概念,cross frequency。我的理解應該就是環路帶寬吧。1 i- m. H$ u- B( h: o5 Y

& I6 ~7 S9 O  E1 w- v5 F  g由于我的PLL 是PFD+charge pump型的,如果我的LPF做得理想應該是可以做到相位鎖定的。 ) ?5 d" ?- H( J6 W

, B8 }3 d" W2 g4 _  |/ y2 g5 V; }謝謝您的解答。
4#
發表於 2007-10-30 01:49:11 | 只看該作者
PFD是Phase Frequency Detector的縮寫,亦即它可判斷PLL的input和output頻率的phase及頻率的誤差,進而反應到charge pump及LPF作出反應,然後再調整VCO
: s  l) P* @1 v& F一般而言,要作到相位鎖定和charge pump比較沒有關係,真正要留意的反而是PFD電路,因為PFD電路會有dead zone的問題,而這個會造成PLL的input和output頻率有一個相位誤差存在,如何改善PFD的dead zone,目前有好幾種架構都己經有發表在paper上了
7 T- q' r' g$ V' `3 a5 Z. p再者,即使PFD電路是採用沒有dead zone的架構,在layout的安排上也要非常小心,如果其UP及DN的path不平均對稱的話,一樣也會造成相位差存在) w4 b7 s* I) r; P  }

2 `* b8 k/ Y5 n9 h0 }% A如果你覺得你的ripple過大,那麼,我倒是建議你計算一下你的damping factor為多少?VCO的gain為多少?charge pump current又為多少?natural frequency又為多少?LPF的R及C1和C2又各為多少?% F' a/ @; [  X# U- x+ D/ n6 \
藉由這些值可以幫助你探究你的PLL究竟是那裡出問題,前三項數值是設計PLL很重要的參數,若照你所描述,應該是你的damping factor過小吧
9 u. B- _* r8 j/ t3 A再者,1nF的電容很大,我以前所設計過的PLL也從沒設計到這麼大的電容,150pF的電容己經幾乎是我的上限了,建議你重新檢視你PLL的各個block參數,我想,你的PLL應該沒有作最佳化的設計

評分

參與人數 2Chipcoin +3 +5 收起 理由
shinnyi + 2 回答詳細!
monkeybad + 3 + 3 好答案!

查看全部評分

5#
 樓主| 發表於 2007-10-30 17:39:26 | 只看該作者
謝謝二位的熱情回復。
5 ?6 G9 |1 g6 r4 b/ {2 J# s5 Q, ~- d: J+ h% U  A8 T
我做了計算和仿真,我目前PLL 相位差始終存在和CP電流的匹配度影響似乎不是很大。6 I; B  ]* [+ j) \: R$ a/ Y, v0 [; I4 U0 ^
- d1 h( u/ n; T3 \7 v
finster說的 cp電流可能回事重要的原因,但是應該如何確定呢?和 LPF中的 C1的大小關系大嗎?0 W* W$ L5 A' R. U3 c
. w3 w0 A- D8 y
還有版主說的“最佳化設計”該如何驗證和實現呢?
6#
發表於 2007-10-30 18:58:27 | 只看該作者
我覺得輸出clock和輸入clock存在相位差應該是正常的吧 輸出clock總是要經過一個counter除頻後才回授到PFD9 Q1 ~* R( Y5 J' P1 G
所以不可能達到0相位差 但是相位差只要是固定的就可以了
# W4 `/ i  ?* h  p: }在PFD兩端的clcok才有可能存在接近0相位差的clock吧
( B0 V8 g7 g4 B' m# N4 Q; T! G; u$ n! f4 X; w: d1 h  B
另外紋波電壓多大要看你的output clock的jitter能忍受多大 我覺得可以簡單的計算一下
; Q3 l$ ?1 G( q. \就是 jitter=1/(紋波低電壓時VCO output頻率)-1/(紋波高電壓時VCO output頻率)
! x, |7 W* z$ a( f) U3 B5 `5 d大概可以估計你的紋波是不是在能容忍的範圍
  m+ P; K2 Y  `一般都是蠻小的啦 而且你的LPF電容用到1n了 超大的 所以紋波應該不會太大才對$ s& v( P5 s( Y

5 x& i. q7 r) d; S假如紋波太大那最直接的方法就是降低CP的電流 增加LPF的電容 這樣紋波就變小囉
: A) _1 w; x* M5 O* w+ R, [& L/ U但是PLL鎖定時間會變慢
5 A! z% d/ e9 s+ Y; K% e6 U另外也要注意CP上下電流源有沒有相等5 [* a1 k1 u9 g( R( l! {

' {, `0 o3 E: c5 E) e要最佳化首先弄清楚 PLL各個參數之間的關係 可從PLL運作的model推導公式得知 , W+ Z7 E+ {5 `3 Q' I% ]1 {
好康相報裡面有提到一些相關的設計文件 可以先參考一下
, m1 o- B) D2 O) @# ?; K% Chttp://www.chip123.com/phpBB/viewthread.php?tid=8116&extra=page%3D4- C( @4 O* }2 H
另外Razavi : Design of Analog CMOS Integrated Circuits 裡面也有講解可以參考一下) m- x! [, `5 ]/ \1 N2 n" Q
' n; y! i4 l, v7 G
[ 本帖最後由 monkeybad 於 2007-10-30 07:07 PM 編輯 ]
7#
發表於 2007-10-31 06:03:27 | 只看該作者
PLL的設計有其數學式和相關的關係
9 M7 P' Q3 m; p9 e如我建議你計算一下你的damping factor為多少?VCO的gain為多少?charge pump current又為多少?natural frequency又為多少?LPF的R及C1和C2又各為多少?! q- y8 N, S& B) i! b8 i; s8 g5 z
因為這些都會影響著你所設計出來的PLL的performance,如果你都不知道不這參數所代表的函義為何,那所設計出來的PLL即使會動,其performance應該也不會太好
1 b2 ?8 Q7 ^  I  K4 }# }. \我上述所提的那些都在monkeybad大大所推薦的Razavi : Design of Analog CMOS Integrated Circuits中第15章有很詳細的介紹和公式推導,強烈建議你花點時間去看一下,我想,對於你設計PLL有很大的助益3 V' i9 c+ T  [1 v! n) o6 n- I' j
節錄一下書中所提的:damping factor > 0.707
8 `  e7 [* ?; A9 A0 A為何要使用二階R-C和三階R-C的理由書中有提,另外,兩個電容的大小比例為10~15倍,至於何者為大,何者為小,書上也有提, D9 a, V+ B4 o7 T. x
VCO的gain會影響你PLL的jitter,如果沒有留意,那出來的PLL的jitter應該不會很好......
2 a& _' @- l$ a" h8 b這些,書上都有提

評分

參與人數 1Chipcoin +3 收起 理由
monkeybad + 3 Good answer!

查看全部評分

8#
發表於 2007-11-1 20:55:06 | 只看該作者
喔~~講的蠻詳細的~~多謝謝大大講解~~讓我又上的一課~~謝謝
5 g  ^1 z' r% b: k* C% y" {9 X雖然我沒做過pLL~~看看也不錯ㄚ~~謝謝
9#
發表於 2007-12-14 10:47:16 | 只看該作者

回復 7# 的帖子

大大你好
, N, @( B( o* a2 u( c我剛看了一下Razavi的PLL部分+ X1 N1 \& W' ]5 @9 M( h6 l
你們提到的C1與C2是不是書中的Cp與C2呢
2 [8 `/ f5 U% S8 d5 Z9 j# W也就是LPF 還有抑制高頻雜訊的電容
3 ^7 S/ e8 n0 T) v% z/ ^$ _我是類比新手
, C8 i4 r  M* A/ @, t, E, s* \! T還請大大解惑
3 ~3 q/ T$ T7 G3 \! X" N& `謝謝
% C) U3 R) h# o  [) ?; P! \+ d
0 y0 g. }& d; I% c5 u, H[ 本帖最後由 ilovehorn 於 2007-12-14 10:50 AM 編輯 ]
10#
發表於 2007-12-14 18:07:12 | 只看該作者
原帖由 ilovehorn 於 2007-12-14 10:47 AM 發表 3 r# ?0 }  b' R9 U6 Y6 O5 f
大大你好
/ |6 R" H+ I) K3 u! r' c" D7 N6 r! o0 y我剛看了一下Razavi的PLL部分: C$ C' C$ W; ^' a  {+ l( _
你們提到的C1與C2是不是書中的Cp與C2呢! R( O3 U  O! E. E$ x. r, K
也就是LPF 還有抑制高頻雜訊的電容: }2 u5 e' l& r: C3 D. b3 ?, |
我是類比新手9 G2 y9 q/ L1 T2 X
還請大大解惑
, [8 {6 y* ~' L0 I謝謝

- r$ J6 w$ |$ D2 S* G  }3 ~8 Y3 L: k5 F* T

9 _& V9 }  k' C6 T沒錯
11#
發表於 2008-7-28 09:06:31 | 只看該作者
台大有個專做pll的教授叫劉深淵
( j. ^" X* k1 H# N! m. i8 l他的講義裡關於這方面的介紹非常仔細7 @! o4 L9 a9 s+ C/ P9 ^
設計上你的 c1、c2的比值,頻寬的大小
. A, h, V$ I: `; p9 k對所應的phase margin,damping factor2 P0 @2 k5 R1 [- w: j$ h( z! R
通通算出來給你+ n+ s) m7 |$ f0 v+ k
不妨網上找一下
/ F  q( u( s+ u$ C2 Z應該會很有幫助的
12#
發表於 2008-12-3 14:45:55 | 只看該作者
偶然发现这个论坛,发现真的不错,我还不是大牛,希望以后沃野能帮大家解决问题
13#
發表於 2009-1-6 15:17:37 | 只看該作者
根据反馈系统的一般原理来理解:" P! \* c1 C! v3 ]! g$ X
phase margin 大,则damping factor 大,ripple小,但settle time 长,: M" g+ X, p: j6 _* d. P
phase margin 小,则damping factor小,ripple 大,但settle time短。$ K7 l4 u4 n8 F$ ~/ z9 h4 n" p1 |! a
% |$ j+ I* E# F7 l
这样理解妥当吗,呼唤大大解答!
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-6-15 10:52 AM , Processed in 0.137518 second(s), 24 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表