Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 10112|回復: 7
打印 上一主題 下一主題

[問題求助] 有關Layout的問題

[複製鏈接]
跳轉到指定樓層
1#
發表於 2008-8-4 14:59:19 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
小弟因為電路設計圖上每個NMOS的substrate
8 y  N/ d3 G! z$ S3 M不是連接同一端點,Layout要如何畫
* L) _9 J- v0 G* ^0 `是要在每個NMOS上畫P-WELL將NMOS隔開嗎?
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2008-8-5 14:28:59 | 只看該作者
一般來說,我們只用到n-well這層,n-well圈起來後,內部是n-well. t/ a0 R. u7 a  r
外部就是p-well,而nmos通常都在p-well內.
. h2 i' ]4 y# W8 s; ~% ]& u你說的不知道是不是native device,如果是tsmc我記得還要4 x; c1 v" k- _
加ntn這層,詳細情形可參考lvs的command file,表頭會有一/ |1 B  d7 L2 Y$ N8 O  f1 f& ?8 E
些特殊元件的描述,告訴你該加什麼.或是design rule pdk去參考.
3#
發表於 2008-8-5 23:14:29 | 只看該作者

回復 1# 的帖子

基本上要先知道您所使用製程,, ]' g! g* J9 ?) G+ k; _
不同的製程所能提供的元件也不同," Q4 T9 r( C# ~9 u4 N% A
比較基本的製程會是共底的,! g+ z3 [0 h% Q) M6 k
也就是NMOS的substrate必須接同電位.
4#
發表於 2008-8-6 01:17:56 | 只看該作者
看一下design rule有沒iso nmos,有的話就照著畫囉。
5#
發表於 2008-8-6 10:22:09 | 只看該作者
看你ㄉ 製程& h, h3 @1 }* J
PMOS ㄉ body 在 NWELL 中 8 ~5 u0 B# q/ T3 o" F0 s( y6 A
n+ diff
+ [7 J; ^5 v4 T3 S6 h! O% `1 f4 c8 G' |
NMOS ㄉ body 在 PWELL 中
; q  d- {9 K- W$ @) g/ V4 b3 C3 x6 jp+ diff
2 z+ ~1 Y6 _; D. J, z
# c3 z1 x- A* x  v+ K如果每各NMOS ㄉ body 都分開: h% F7 T# E0 n" W2 q
那代表 PWELL 都要分開
6#
發表於 2008-8-9 00:59:17 | 只看該作者
其實這個問題會比較痲煩,尤其是你有VSS,GND,AGND什么多個不同地電位接到SUB上的時候,雖然實際上,由于工藝限製,他們最終總會連接到一起,但是出于信號雜訊隔離等等目的,LVS和LAYOUT上還是要求區分開來.: s5 {) g; `* T5 |

+ H: k8 ^4 _+ D6 K用NWELL圈起來恐怕不行,如果妳是環狀的,SUB在WELL下還是連接到一起的,依然會提示SOFT CONNECT,SHORT錯誤,不過這樣做對隔離雜訊是有益的..如果妳是整個覆蓋一層NWELL,那你就沒辦法做NMOS了(指的是常見的PSUB MOS製程).../ ^4 ^& M% i7 N1 [# Q& _# ^+ Z
在臺電的製程下,lvs command文件中,好像定義了一個類似PSUB2這樣的層,用于專門針對不同ground to sub情況下來在邏輯上分割psub區域.如果是TSMC的,那可以用這個層來把MOS圈起來,就沒問題了.
! S3 \" [1 T3 r! g0 [1 [* z
1 _9 |+ }7 x, f( m2 F5 l如果你是其他Fab的製程,可能就比較痲煩了,可以請FAB支持人員提供多Ground的lvs文件,如果不能獲得支持的話,可以自己脩改lvs COMMAND文件,只需要做一個將普通PSUB分離出來的DUMMY layer 就可以了,calibre應按沒有什么問題,如果你用的是dracula的話,要註意的是要修改下connect的definition.你可以把sub 和sub2看作2个没有连接关系的sub来修改,也可以做一个虚拟的,类似与NTAP的層,把sub放在NTAP(sub2)中,我比较倾向于后面的方法,因为感觉这样修改的内容比较少,而通常的lvs文件都是從PSUB,NWELL开始定义层次逻辑的,所以前者要变动的较多.其他的方法還没有尝试过.& I' C# N" ~( u- D3 l

: u2 H- r# E4 t& f" }4 a* `% h9 ~4 a这个只是我的理解,可能有误,只做參靠.7 S  x' K9 b* ^. N" ~

7 G8 m+ ~6 }$ c! A9 {6 ?: z, c3 cGOOD LUCK ! SINCERELY
7#
發表於 2008-8-11 07:36:07 | 只看該作者

有關Layout的問題

要問RD有幾種電位
2 q% M$ @% z- f6 p3 r+ E4 F假如確定IC只吃ㄧ組電位 (VDD&GND)
; v% }% V' e* O2 M9 I+ v那就可以專心研究製程的P-WELL畫法; a: [* S0 k- ~' j" Z. s
特殊元件有特殊的畫法要看DESIGN RULE9 L% u  w- [( Y; b! l+ \
都不確定用問的 經理或LEADER- N  r; N5 \6 V8 C, V
不要死稱裝會
8#
發表於 2008-8-14 15:39:21 | 只看該作者

我想问下你

你们能用deep N well吗?只有PWELL吗?电路不能改吗 ?这样画会很浪费面积,可以和designer沟通一下。
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-6-1 06:00 AM , Processed in 0.119516 second(s), 19 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表