Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 12937|回復: 23
打印 上一主題 下一主題

[問題求助] ethernet MAC的基本需求

[複製鏈接]
跳轉到指定樓層
1#
發表於 2008-4-3 13:51:07 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
Hi,4 V$ P+ B( ^! X+ J/ R
  我向要設計ethernet MAC,因為初次進入此行業不支需要看何種資料,是不是有好書可以參考,請知道人告知。謝謝。
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2008-4-3 14:13:45 | 只看該作者
其實要設計Ethernet MAC,所涵蓋的知識很廣。
3 c" [* E& \0 b建議你參考以下網站,將IEEE 802.3, IEEE 802.1Q, IEEE 802.1P了解。
) ?# W2 h* z4 v1 phttp://www.altera.com/products/i ... lldup_ethermac.html
) r+ [8 M: q6 _" Y: P* dhttp://www.cast-inc.com/cores/mac-1g/index.shtml1 ^$ Y! M' \+ x( M% R
( @9 _7 Q" G( O4 U* z
其他部份需補充了解的,就是硬體介面的規格。ex. MII/(R)GMII ... etc./ m* ?- G$ ^3 g, U; Z
# 10 Mbps - 10Base-T Ethernet (IEEE 802.3)  
% V! G1 j7 y9 F7 F# 100 Mbps - Fast Ethernet (IEEE 802.3u)( W( [/ R) `3 h! l' B  q
# 1000 Mbps - Gigabit Ethernet (IEEE 802.3z)  
& {9 x6 M0 Q2 r" `* u# 10-Gigabit - 10 Gbps Ethernet (IEEE 802.3ae)) n# p& R- r# z4 J/ F, D& d/ u
5 U' _8 `, |5 X* F" x
至於高階的設計可能需要有NPU,可以參考我的Blog
0 A$ w" M: W. G& H! b4 w% Whttp://tw.myblog.yahoo.com/lp-ts ... 6&l=f&fid=7: M* _1 }6 S+ j- M: T: F5 }
http://tw.myblog.yahoo.com/lp-tsai/archive?l=f&id=7: D4 w) W; v* k6 D3 i

  R8 o. J1 V8 l  L8 a多多加油,剛開始接觸會比較辛苦。

評分

參與人數 1 +5 收起 理由
jerryyao + 5 感謝啦!

查看全部評分

3#
發表於 2008-4-14 10:06:00 | 只看該作者
很多FPGA都有現成的Ethernet MAC 或 Tri-speed E.MAC IP,: x! X# k. e9 Q6 D/ T: a7 `% x4 r
這些都被實現過,而且現在價錢都不貴,幹麻自己寫呢!, X5 Q) L1 j& @  o
# v# V# [( B$ L7 l4 i7 \
& @0 i. V# p! X5 b+ C
Russell
$ T3 i% y$ _: g0 mRussell0916@gmail.com
4#
 樓主| 發表於 2008-4-17 23:20:16 | 只看該作者
HO,價錢都不貴,還是要錢。
5#
發表於 2008-4-21 15:51:09 | 只看該作者
Ethernet MAC open source 最有名的應該是 Opencores 的 verilog code ,
7 u& h. `* p6 Z2 o聽說有人用是 work 的 , download 下來的 simulation bench 可以跑 ,3 K, o2 k$ O2 h2 r. Y
至於 quality 還不知道 , 但如果是 study , 應該是很好的 source .
: T3 x; W1 J" }- y; y3 |% v+ {# N0 r3 b4 a1 t
Roger Lin
6#
 樓主| 發表於 2008-4-22 11:01:39 | 只看該作者
恩,我也有下載下來,不過現在在讀803.3得規格書,真的好累,好多頁喔,請問有沒有商業書(歐來裡的書除外)在專門介紹802.3。+ R! B1 W; _0 Y, |$ l! T
謝謝 juitselin2
7#
發表於 2008-4-22 11:57:43 | 只看該作者
802.3 spec 千萬別從頭到尾唸一遍 , 可能會很沮喪 ,
* a% |, ]! S& D) ^8 K& R而且 Ethernet controller 的另一個重點是 Host interface and DMA methedology ,& n% @2 s) E4 p0 y1 O
opencores 是 wishbone , 也是很快知道個大概 , 7 o- |  i1 R; W
但一定要把 DMA 與 descriptor 的關係連起來 ,
3 o8 b& E) m4 y% M& u然後把 simulation 架起來 , Host behavior model 弄懂 ,( s0 m5 N7 `1 e: l" R% p
能夠 simulation , 就有機會搞定這個 IP .
4 c( G) J1 s0 j( K: {加油 Jerry , 堅持下去 .
8#
 樓主| 發表於 2008-4-22 15:16:52 | 只看該作者
juitselin2真的很謝謝你,看來你對802.3很熟。確實,opencore的MAC IP是用wishbone bus,也是麻煩之一,因為我要用的bus是AHB,好多事要做。
9#
發表於 2008-4-23 19:54:57 | 只看該作者
802.3 是真的做很久了 , SoC 也做了一些 , 但就是沒現成的 AHB , 不然或許可以幫得上忙 !
10#
 樓主| 發表於 2008-4-25 15:22:26 | 只看該作者
不過現在opencore已經釋出wishbon to AHB的IP了,只是不知是否完整。
11#
發表於 2008-4-29 09:10:01 | 只看該作者
看來您正一步一步邁向 SoC 的目標前進 , 加油吧 Jerry ;
( C0 e4 |3 @4 V不知道您都怎麼處理 PCB design 和 driver design ?
- U) F# I* s) V, C8 g, y+ g& d我也正朝著我的夢幻晶片前進 , 但對於 driver 則是我最頭痛的了 ,! e: V7 n& V. X: J
是應該去上課 , 硬 K , 還是花錢找人做呢 ? 您的建議呢 ?
12#
 樓主| 發表於 2008-4-29 10:09:26 | 只看該作者
事實上您的問題也是我的問題,我們公司人很少,所以PCB design都是看別人的電路來組成我們的需求,再請PCB layout公司做layout,而driver 我會有兩種作法,一是我有時間我會自己做,二就是找人做。2 @4 H: ]2 g- F" f! F$ v$ B
說到建議,還是根據你們的狀況來做決定吧。
13#
發表於 2008-4-30 10:32:44 | 只看該作者
我現在根本還稱不上我們 , 就只是興趣 ,2 n6 t5 G" \. o9 H5 v: p* I
想把過去的一些經驗啦 , 想像啦 , 白日夢都融進去 FPGA ,  o+ ^4 ?" {0 G4 F7 _9 z
做自己有趣的事是快樂的 , 比如 RTL design and debug ,/ z' j. W" v# K/ }# K
但是對自己搞不懂的事就像噩夢了 , 比如 Windows/Linux 的 SDIO driver ,2 Z% ^3 G+ ]5 r& N( e
難過的是 , 沒有這兩個配合 , 一點也沒辦法炫耀 , 只能瞪著 waveform 傻笑 ,1 E' v8 n3 ^3 `# }- d1 N, d
您說的沒錯 , 根據每個人的需求去找 resource 才對 ,7 c' t. I0 V: Y- `/ C
不知道您有沒有 idea 學會 SDIO driver 要找誰才對 ?
14#
 樓主| 發表於 2008-4-30 13:31:30 | 只看該作者
哇!你和我的興趣有一點像喔。對於您的問題我只能說抱歉,我沒有認識的人會寫SDIO driver,不過您用到興趣兩個字,我會建議您K書。
15#
發表於 2008-5-1 16:26:21 | 只看該作者
真是他鄉遇故知 , 改天搞定之後在約您炫耀一下 ,
) h: f( u9 f) g: C, q7 _0 L不過由於能做的時間太短 , 進度有點好笑 ,' k# }* c) b/ s. F5 G6 v
上個星期才確定 SDIO 的 spec., 這個星期想先把 Ethernet SDIO model 寫完 ,0 @: C, z9 @+ Z/ |6 H$ [
這樣才有 waveform 可以看 !
16#
 樓主| 發表於 2008-5-5 10:15:59 | 只看該作者
期待您的結果,不過我不懂您所說的Ethernet SDIO model是甚麼?為何您要用到model這個字,有許我們的用詞不同,您指的是testbench還是可合成的RTL code?
17#
發表於 2008-5-5 11:00:36 | 只看該作者
Ethernet SDIO model 是 bench , 目的是產生具 Ethernet format 的 SDIO command ,
4 ~; w" @- C1 `我會在 feature and spec. 確定之後先把 bench 作好 , 也順便 review 一下整個 system view 是不是合理 , 然後再分段把 RTL code 加上 ;
2 `: X  }4 ^7 @不知道你們是不是有其他的作法 ?
18#
 樓主| 發表於 2008-5-7 09:50:06 | 只看該作者
了解了,您做事情是先以系統角度開始,是有規劃性的方法,我們的作法就沒那麼好了,基本上一些簡單的model我都是直接寫RTL code,在寫bench來測試,而比較複雜的model我還是直接寫RTL code,至於bench方面都是用別人已經寫好的。* d9 j0 t  n; U( e; u& P  W
不知您寫bench是用系統語言(system C, system verilog,vela)還是HDL?
19#
發表於 2008-5-18 01:59:05 | 只看該作者
插個花..., k0 W. L, }  x4 {
$ x) [2 ]2 r* X+ [4 L
根據我一位做ethernet mac多年的朋友指出, 網路上的很多open source 確實直接用也是會動的, 不過因為面積的問題他都是自己寫, 給你們參考一下
$ a; h5 H( P; o, q" Z. O& O- H6 C
6 e/ G; P! L. l( n! c至於driver...我建議找一顆已料產一段時間的商用IC, 只要registers沒差太多, 在linux下需要改的driver行數不會太多 (100行左右吧), windows...就不知了5 w, f0 k1 e) n% a

( _5 {5 c% Y# l6 R% XSDIO的ethernet可能麻煩點, 對OS kernel而言, 這個device 是ethernet, 對硬體動作而言是SDIO需要修改driver 的行數會多許多...
20#
 樓主| 發表於 2008-5-21 13:55:17 | 只看該作者
原帖由 tommywgt 於 2008-5-18 01:59 AM 發表 4 |3 x3 M: r5 R& W8 D
插個花...
, E  e: G* Z" e( j* s# j* ~/ p3 t! N% t9 g8 k
根據我一位做ethernet mac多年的朋友指出, 網路上的很多open source 確實直接用也是會動的, 不過因為面積的問題他都是自己寫, 給你們參考一下
8 F/ Q6 x7 q7 v& S
5 f+ h. N9 o2 C: ~+ y! A5 s至於driver...我建議找一顆已料產一段時間的商用IC, 只 ...

& v1 Y. s  D  [9 f2 x
  g5 P- P: z3 _+ O, R我目前只知道open core有open source的MAC IP,是否能請您告知何處也有,謝謝。
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-31 01:34 PM , Processed in 0.144018 second(s), 22 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表