Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 75952|回復: 54
打印 上一主題 下一主題

Altera推出業界首款65nm低成本FPGA

[複製鏈接]
跳轉到指定樓層
1#
發表於 2007-3-20 10:51:57 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
Cyclone III FPGA前所未有同時實現低功耗、低成本和高性能;適合無線通訊、視訊、顯示等其他對成本敏感的應用
2 x, E* {5 e9 m2 C  B$ P. @6 _; I, b9 l# T
2007年3月20日,台灣訊——Altera公司今天宣佈,開始發售業界首款65nm低成本FPGA——Cyclone® III系列。Cyclone III FPGA比同競爭FPGA的功耗低75%,含有5K至120K邏輯單元(LE),288個數位訊號處理(DSP)乘法器,記憶體達到4Mbits。Cyclone III系列比前一代產品每邏輯單元成本降低20%,使設計人員能夠在成本敏感的應用中大量使用FPGA。8 {" t( u3 V' t% m0 ~

1 q5 n$ T" W8 K2 S  o2 T艾默生環境最佳化技術有限公司首席電子官Eric Wildi表示:「我們收到第一款Cyclone III元件,在高性能嵌入式電機控制項目中採用這些元件。與傳統的微控制器和DSP方案相比,Cyclone III FPGA最突出的架構創新,例如其性能和豐富記憶體資源等,幫助我們以超高性能低價格實現更多功能。」
  P8 C7 Y- k! J0 Y% [, p
- j) c; B2 n% j& e利用台積電(TSMC)的65nm低功耗(LP)製程技術,Cyclone III FPGA提供豐富的邏輯、記憶體和DSP功能,功率消耗更低。在可編程邏輯發展歷史中,Cyclone III FPGA比其他低成本FPGA系列能夠支援實現更多的應用。' i& h0 N' \+ O2 o9 }6 g

/ J$ e6 r3 C5 a) G, |- E/ k. ]Altera亞太區市場總監梁樂觀表示:「Cyclone III系列前所未有地同時實現低消耗功率、低成本和高性能,與任何其他競爭方案相比,適合更多的應用領域。250名以上參加Altera®早期試用計畫的客戶已經在大量應用中採用Cyclone III FPGA進行設計,主要針對消費性電子、汽車、軍事、工業和無線通訊等市場。" L* @1 a! U# B# j+ l; ~7 @
7 s4 _7 I5 Z2 O7 L9 i, O) ~
為更多應用提供更多資源
9 f+ X, S9 R/ O7 m% j8 i以下是工程師採用Cyclone III元件實現獨特功能的幾個實例:& Z. f! d! n/ w8 `6 M# R

1 R! b2 k! ^4 @" w軟體無線電(SDR):Cyclone III在單顆元件中整合SDR訊號處理,靜態功率消耗低於0.5W。Cyclone III系列在單顆元件中整合所需的邏輯、記憶體和DSP乘法器等訊號處理功能,成本非常低—這是其他元件無法實現的。
1 Q6 L1 |3 V7 ]4 I. ?2 v5 i# R& `6 y( y3 B* ~; A
一個主要例子是Rockwell Collins的保密移動軍用通訊項目,其大小、重量、功率消耗和成本是最關鍵的因素。該公司採用Cyclone III系列後,在每一方面都能夠採用同類最佳的規範來設計系統,最終實現以前無法獲得的新應用。開發風險是另一重要因素,Altera向Rockwell Collins提前交付首款Cyclone III元件,因而降低此風險。. K% w. ?1 v4 e7 T
( _* ]) |! t# y2 d; @3 r
無線:與前一代產品和競爭產品相比,Cyclone III FPGA的低功耗、高密度和充足的DSP功能使設計人員可以在大量新的無線應用中使用低成本系列產品,例如無線微型基地台的數位中頻(IF)和基頻功能等。
" [. E: b) _% Q& r  X4 ]4 h0 L9 {# x1 H
視訊和影像處理:在視訊系統I/O、視訊壓縮編碼以及視訊和影像處理應用中,只有Cyclone III FPGA恰當地結合DSP乘法器、記憶體和邏輯資源。事實上,客戶能夠以低於20美元的成本實現完全的H.264編碼器,或者以低於5美元的成本實現高畫質(HD)縮放功能。5 ^- F7 X* U+ O

4 D/ R7 @: Q- Y) Q7 c$ KLet It Wave的CEO Stéphane Mallat教授表示:「隨著Cyclone III系列的推出,Altera提供第一款含有豐富記憶體和DSP的FPGA,非常適合對成本敏感的應用。使用Cyclone III FPGA後,Let It Wave能夠以非常引人的價格為消費性電子市場提供高階視訊處理產品。」
& `* g( s& C! K* \4 b; p- R# K9 L1 l1 _& H
顯示:Cyclone III元件針對顯示應用進行最佳化,是第一款能夠滿足所有1080p HDTV性能需求的低成本FPGA。Altera採用專業顯示I/O介面(mini-LVDS、低擺幅差分訊號和點對點差分訊號)來建構Cyclone III系列,與前一代產品相比,每個鎖相迴路(PLL)有更多的輸出,動態配置PLL支援可變更新率。結果,客戶可以針對多種顯示尺寸和解析度設計一種單一平台,成本只有4美元。客戶還可以結合現有的ASIC/ASSP元件來使用Cyclone III,以提高影像品質和功能。3 z7 l* D0 |& ]

3 t+ r& k2 X" i- r! R* [9 d全球定位系統(GPS)技術生產廠商Navman船舶電子產品分部硬體開發經理Fabio Galli表示:「Cyclone III FPGA的低功率消耗和低成本特性非常適合我們的很多產品。我們收到第一款元件,將用於下一代船舶導航產品的視訊處理和顯示驅動。同樣,Cyclone III豐富的記憶體和乘法器資源使我們能夠在以前的DSP處理器或者ASSP應用中使用FPGA。」0 x! I1 N# V+ j: e
! A( `+ a9 O# g4 x
關於這些應用的詳細資訊,請參考www.altera.com/cyclone3-markets7 p  r- ]; R. }8 ~

9 Q- I& {" R, D& W客戶現在可以在Quartus® II設計軟體版本7.0中開始Cyclone III系列設計(參見www.altera.com/corporate/news_ro ... ducts/nr-qii70.html 的發佈聲明),該軟體的訂購版和免費的網路版支援所有的系列型號。Quartus II網路版對Cyclone III系列的支援表明,在所有FPGA供應商免費套裝軟體中,該軟體支援密度最高的元件,全世界眾多的設計人員可以使用全系列Altera先進的65nm低成本FPGA。在一定時間內,Altera還為客戶提供免費的ModelSim®-Altera網路版軟體。除了Quartus II軟體,Altera全面的設計環境還包括成熟的矽智財庫、專用參考設計、起價199美元的低成本開發套件,以及世界上最通用的處理器——Nios® II嵌入式處理器。
, a; j1 A  T) a( \  Q0 F9 f/ ~/ C5 }6 u$ g  s5 l+ v/ m  T5 _
價格和供貨資訊
. H+ c  N/ n/ g- J$ ECyclone III EP3C25現在已發售。2007年底之前發售Cyclone III系列的所有8個型號產品。EP3C5E144C8 500Ku的價格為4美元。關於Cyclone III FPGA的詳細資訊,請瀏覽www.altera.com/cyclone3% J* c/ F  j3 r. e
1 t6 W0 t/ f! d5 G( F
[ 本帖最後由 jiming 於 2007-8-21 04:29 PM 編輯 ]

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
 樓主| 發表於 2007-3-20 10:54:32 | 只看該作者

Cyclone III FPGA --- FAQ

以下是Cyclone III FPGA系列常見問題
0 X3 K6 n( n  D8 Y8 c# R$ q$ r) `0 V8 M1 c/ Y5 O- Z3 K
問:什麼是Cyclone® III FPGA系列?, {  [. }( }. _7 `$ l# S( }
1 L+ C- ?' q& g6 t( S! ?) l# {
答:65nm低成本Cyclone III系列是低功耗、高性能FPGA系列,設計用於支援多種對成本敏感的大批量應用。Cyclone系列推出這第三代產品後,Altera繼續降低開發成本和系統成本。低成本Cyclone III FPGA由8個型號系列組成,容量在5K至120K邏輯單元(LE)之間,包含有4Mb記憶體和288個DSP乘法器,提供多種低成本封裝。關於嵌入式乘法器、嵌入式記憶體和封裝以及其他特性的詳細資訊,請參考發佈背景介紹的產品表。/ S* @/ L* S3 }/ A3 F

8 e- y: d( |5 e; _問:Cyclone III FPGA有什麼獨特之處?
/ ]2 S' K( j0 v" H* t; B" ^+ @9 u! ~& {
答:Cyclone III FPGA前所未有地同時實現低消耗功率、低成本和高性能。Altera還為客戶提供最全面的效能開發工具,包括Quartus® II軟體版本7.0。同樣地,Cyclone III系列高效的工具以及豐富的邏輯、DSP和記憶體資源,使設計人員能夠在更多的大批量應用中,選擇可編程邏輯來替代ASIC和ASSP。
; A! j8 G) d( R& _
6 p* E# z6 g+ m0 \問:生產Cyclone III元件採用何種製程技術?
' B  y  Q2 T* W0 j6 H3 s. ]/ M! t$ e
答:Cyclone III元件使用台積電(TSMC)的65nm(9個金屬層、全銅)低消耗功率(LP)製程技術,在300mm晶片上生產,設計實現低洩漏和低動態功率消耗。推出Cyclone III系列標誌著Altera第一次使用台積電(TSMC)成熟的LP製程。
8 Z  F% S; n/ g! W$ k6 Q  i
: f* C! J* S% G, m問:將在什麼時候提供首款Cyclone III元件?
9 U0 q$ s' ], C; T
2 L% `) b3 V( ~: U答:現在已經發售首款Cyclone III元件。將與2007年第三季發售產品級元件。所有Cyclone III元件將在2007年年底之前以成品發售。設計人員現在可以使用Quartus II軟體版本7.0開始設計,該軟體目前已經公開發佈。200多名客戶已經在Cyclone III系列早期試用計畫中使用Quartus II版本7.0。
2 ]( N8 K2 K  ]9 N' C+ g; |1 _+ `* v
+ ]7 G% T/ C: L4 ^問:請詳細介紹客戶現在如何採用Cyclone III元件來啟動設計。* W+ W7 B4 K. P6 V! v4 c5 S
9 b9 o* t) q/ K" H
答:設計人員現在可以下載並安裝免費的Quartus II網路版軟體版本7.0來開始Cyclone III設計。在這一使用方便的新版Quartus II軟體中,Altera提供開發成本最低、時間最短的設計過程,確保流暢而又成功的設計流程。Quartus II軟體還與所有主流第三方合成以及模擬工具實現無縫整合。250多名客戶已經在6個月前開始的Altera早期試用計畫中使用Cyclone III FPGA進行設計。客戶可以在www.altera.com/download下載Quartus II軟體訂購版和網路版。開始發售後,Altera®軟體的有效訂戶也將很快收到Quartus II軟體。
8 ^, E4 w* r+ }, m. C/ X4 u0 h; @& R6 p* W  j* I5 v
問:Quartus II軟體版本7.0有什麼新功能?
0 \# Z5 s9 w* `+ t3 p  L3 M
* R) \6 C$ T7 m$ U6 c+ R答:Quartus II軟體版本7.0訂購版和免費的網路版都支援全系列65nm Cyclone III FPGA。Quartus II軟體版本7.0的效能和性能在業界首屈一指,支援最新的系列產品,包括含有4Mbits記憶體、288個乘法器和120,000個LE的EP3C120——在所有FPGA供應商免費軟體套裝支援的元件中,該元件是密度最大的。設計人員利用Quartus II軟體的高階技術和效能特性,能夠充分發掘出Cyclone III系列的潛能,使功率消耗比前一系列降低50%,速率比最相近的低成本競爭FPGA快3個等級。3 @; w2 x" i7 P* j: [' T

' c- p' @# U0 y& UQuartus II軟體版本7.0的特性包括:6 b4 p7 x5 L  L! R( B
•        TimeQuest時序分析器,快速方便地實現時序逼近。
  ]' O$ i; k& D7 k4 ]3 b) ^% T/ {•        漸進式編譯縮短編譯時間,支援採用團隊方式的設計。9 c9 g% J' g- Q  s9 w* o
•        PowerPlay功率消耗分析和最佳化工具進行低功率消耗估算,SOPC Builder和DSP Builder工具進行系統級設計。# |2 T* f# n2 }4 |2 ]
•        更新後的SDC時序約束功能支援Cyclone III元件,迅速實現高速來源同步介面(例如,DDR和DDR2)和時鐘多工設計結構的時序逼近。
  Y0 g: J+ N) W2 ^: }+ P- J# }
% b- L4 v: W6 h; u問:Cyclone III元件支援哪些新的應用,是如何支援呢1 U; J2 S( Y" }9 j. d

3 i+ F" H4 Z+ l6 O4 B答:請參考新聞發佈,以及www.altera.com/cyclone3-markets上Cyclone III FPGA支援的新應用實例。# q& ^& b, W! R) g) F
/ q6 E8 {% Q5 g- }1 Z0 n9 j" l
問:Cyclone III系列採取哪些措施來降低功耗?
2 `" Z4 R4 \) g( c, T- n& z$ `+ g6 L* s0 u2 T( g" I
答:Cyclone III系列利用台積電(TSMC)的65nm LP製程,以及Quartus II軟體獨特的功率消耗管理等多種技術,功率消耗比90nm Cyclone II系列降低了50%,比競爭FPGA的功率消耗低75%。台積電(TSMC)的65nm LP製程針對可攜式和消費性電子市場進行了精確調整,具有最低的靜態功率消耗和動態功率消耗,例如DVR、掌上型設備和可攜式媒體播放器等市場領域。Quartus II開發軟體的PowerPlay技術對設計進行自動分析和最佳化,降低功率消耗,同時滿足時序和性能要求。低功率消耗優勢包括能夠在散熱困難的環境中工作,降低甚至避免了在冷卻系統上的投入,延長了可攜式應用中電池的使用時間。# N% @5 _5 o. V7 m

4 O( W' q) k; t& V2 \問:Cyclone III系列採取了哪些措施來降低成本?
" H- q/ V8 H+ l' z4 r" r3 S3 }6 g2 S8 K* _. n2 h4 p
答:Cyclone III元件充分發揮65nm技術(小晶粒、高密度和低成本)的優勢。Cyclone III元件還採用交錯I/O焊墊來減小晶粒和電路板大小。多種低成本封裝選擇,以及低成本平行快閃記憶體配置元件,使Altera能夠提供成本最低的FPGA解決方案。
; W) e) g) ~. y+ u9 s0 a( C# N* d
問:Cyclone III元件系列的批發價格是多少?
* ~& s4 S. q4 I" q  E1 k) F+ O  }: c9 k: C- {7 n9 ~
答:EP3C5E144C8 500Ku的價格是4美元。8 D6 m! ]: M- h& R0 Y% ]6 O1 g
+ K& n& K/ P% N, I9 W6 f. K
問:Cyclone III系列主要針對哪些市場?( C$ H& C$ A9 A% @( ?

; ^. F+ L7 p9 F答:Gartner Dataquest預測2004年至2010年PLD市場的CAGR達到15.9%,其中汽車行業(49.7%的CAGR)和消費性電子(24.4%的CAGR)是增長最迅速的領域。這類應用對成本最為敏感,將主要採用Cyclone III系列等低成本FPGA。無線市場對Cyclone III系列也非常重要,與前一代FPGA和競爭FPGA相比,其功率消耗更低、密度更大,功能更豐富。專業應用包括無線基地台、軟體無線電和顯示,以及影像和視訊處理等。- }' O8 T& H7 v0 z6 n! q3 d0 o

/ [- ?/ S/ ~7 A; R: M. N1 d問:請詳細介紹Cyclone系列的發展情況。! |3 ?: y. R9 k$ P

. |* }& G; `* X' `, [: `: }! l答:Cyclone系列為可編程邏輯方案打開消費性電子和汽車電子市場。今天,Altera大約14%的收入來自消費性電子市場,而2001年只有9%,在那年首次推出第一代Cyclone系列。大量的工業和汽車用戶採用Cyclone系列FPGA,使Altera在工業領域的增長由2001年的16%提高到2006年的34%。Cyclone和Cyclone II元件系列在成本、可靠供應以及可用性上的優勢,使其在這類市場上廣受歡迎。
2 k  ]/ [" b0 P- n% D1 U6 r( J4 c
問:與Cyclone II元件相比,Cyclone III元件如何呢?1 i; n+ P, _+ \. K6 ^. y, ?
8 ~0 \& i' S4 Y5 [) y
答:與前一代90nm製程元件相比,65nm Cyclone III系列具有:
/ L3 `! ^$ V! t+ q•        1.7倍的邏輯
# r# ]6 y% g; O( }  a/ L& b% W•        3.5倍的記憶體
; q' j2 `) Y! d9 i6 O•        2倍的乘法器
, J$ p1 u2 o3 D6 V% `  ^" c" G* Y) {•        每LE成本低20%! R- K9 p/ d9 T0 z) L2 m
•        消耗功率低50%3 l& b( P7 ?9 h) {- G
•        低成本配置選項支援業界標準平行快閃記憶體元件# \, Z/ R- K# b3 b' L6 T5 w
•        速率更高的記憶體介面
- A/ J! E. {; W2 M9 F0 i•        更多的I/O,更靈活的PLL。& U2 s3 F( r6 L* O) C

& z& Q/ Q1 H& c' a$ `8 `0 @. ?問:請詳細介紹Cyclone III系列性能。
! h2 t6 Z; `7 M* e- H2 j2 v' L+ I/ D$ U, Q& r6 X/ g. P9 S5 I: F2 f
答:由於90nm Cyclone II系列已經比競爭FPGA系列的速率高出3個等級,Altera選擇改進Cyclone III系列的消耗功率、功能和成本,保持內部核心邏輯的性能和Cyclone II系列的一致。提高嵌入式乘法器、板上記憶體和外部記憶體介面以及I/O的性能。: H- c* }$ r" I' A

# o, w5 x* y" W& K% Y! c+ C問:請詳細介紹Cyclone III系列功能。3 o" ~& S1 L- g
3 F. X+ N! l4 g$ N
邏輯:Cyclone III系列在5K至120K LE範圍內提供多種元件型號,是同類元件中密度最大的。與Cyclone II系列相比,Cyclone III系列密度增大到1.7倍,使用戶能夠在一片低成本FPGA中整合更多的功能。
# A4 m8 F! U. W9 r4 ~, |8 D. m6 V5 A
$ _4 S2 u# G9 PDSP:Cyclone III系列乘法器性能達到260MHz,適合寬頻平行處理應用,而Cyclone II元件只有216MHz。Cyclone III元件的乘法器至邏輯比平均高出60%,是中等密度(15K–60K)應用中乘法器至邏輯比的兩倍,中等密度是大量DSP應用的「甜蜜點」。
, D" e! s; L" N9 V9 r7 \: g/ T, j& r- n# \; ], z  T* N
內部記憶體:Cyclone III系列記憶體模組容量是Cyclone II系列的兩倍,性能由216MHz提高到260MHz。
# h6 y9 ?4 b, c* g
% Q$ r) L3 Y0 q5 _: Z6 p( A% _3 O外部記憶體:支援的400Mbps高速外部記憶體介面包括DDR、DDR2、SDR SDRAM和QDRII SRAM,自校準PHY實現快速時序逼近。9 X1 Y( q3 H4 f, C, U+ j
I/O:Cyclone III系列在8個I/O區塊上提供545個用戶I/O接腳,支援多種業界I/O標準,包括875Mbps的LVDS通訊介面。8 y: H% \$ [: F+ O% @( Q2 b
問:Cyclone III在Altera組合產品中處於什麼位置?
) q9 @" ?, J. l9 Q答:Cyclone III系列加入Altera的FPGA、CPLD、結構化ASIC、嵌入式處理器和開發工具「全產品」組合。Cyclone III系列是第三代低成本FPGA,設計用於大批量系統的核心功能。Altera低成本產品的另一支撐是HardCopy®結構化ASIC系列,使設計人員可以在大批量應用中使用Stratix®系列FPGA的高階資源。
* k0 _( G! x2 J, N
, y# `4 l5 ]3 V9 g: u問:哪些第三方工具支援Cyclone III元件?
% D+ d! m. n* l) X: U+ U
  C1 J# L0 m3 |  ?6 {答:除了Quartus II整合合成工具、合成和模擬工具,Mentor Graphics、Synplicity、Magma和Aldec等主要的EDA供應商都支持Cyclone III系列,保證Altera元件能夠獲得品質最好的結果。  A" \' d8 J( ]2 h$ t# K$ i
7 ^+ n1 D. d8 ^# ~1 x, ~6 z
問:Cyclone III元件支援哪些矽智財(IP)內部核心?: U2 B# r6 l, W
; z# t# U# ]( W/ p
答:除了流行的Nios® II系列嵌入式處理器,Altera還提供現成的IP內部核心,針對Cyclone III元件進行最佳化,支持標準IP內部核心擴展庫。每一內部核心經過最佳化,充分發揮Cyclone III系列架構的優勢。Altera IP MegaStore網站http://www.altera.com/products/ip/ipm-index.html上有更詳細的資訊。& N+ W9 u; m; _# Q3 R/ A: b
: P& @- o3 R& Q
問:Altera支援從Cyclone III FPGA移植到HardCopy結構化ASIC嗎?
0 w7 |  J' I$ T* U6 n1 M3 t+ i( H
. f$ `. J% R& }; B2 K4 Y答:目前還沒有計劃支援從Cyclone III元件到HardCopy結構化ASIC的移植。Cyclone III架構已經經過最佳化,在其密度範圍內具有最低的實施成本,產品能夠更迅速地面市。HardCopy元件支援的性能等級超出Cyclone系列元件的範圍,因此,Cyclone III和HardCopy元件是互補的,使設計人員能夠在所有密度中選擇成本最好的解決方案。

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
3#
 樓主| 發表於 2007-3-20 10:56:22 | 只看該作者

Cyclone III FPGA客戶見證

「Cyclone FPGA為我們Modero觸控螢幕的多種型號,提供性能價格比很高的視訊處理和影像產生功能。依靠Cyclone III FPGA,我們降低功耗和成本,其特性針對顯示進行最佳化,使我們能夠在產品中實現更多的功能。」
9 c$ B5 d1 p' ?# g" ^
% h. J4 }8 i" ^8 P& B" QRobert Noble 首席技術官AMX
7 _# k( C2 J! J- i- ^5 n$ a" e- g; C) a% l3 b
「我們收到第一款Cyclone III元件,在高性能嵌入式電機控制項目中採用這些元件。與傳統的微控制器和DSP方案相比,Cyclone III FPGA突出的架構創新,例如其性能和豐富的記憶體資源等,幫助我們以很高的性能價格比實現更多的功能。」
/ F$ n, N0 p0 o6 P4 {, ?: L6 |' J: n9 Q5 t% ?
Eric Wild 首席電子官 愛默生氣象技術公司
+ B. M, i/ \8 V0 q% ^1 a; n  I. Q; i# h# z& |5 H; p4 S8 g; W
「隨著Cyclone III系列的推出,Altera提供第一款含有豐富記憶體和DSP的FPGA,非常適合對成本敏感的應用。使用Cyclone III FPGA後,Let It Wave能夠以非常吸引人的價格為消費性電子市場提供先進的視訊處理產品。」
; ^+ l# `+ g4 z " [5 g1 ^6 p/ I' K) G$ A/ W! }
Stéphane Mallat教授 CEO  Let It Wave
4 H& f) B+ @" o- f
$ l5 X8 d; e" I/ W9 ~1 r「Cyclone III FPGA的低消耗功率和低成本特性,非常適合我們許多產品。我們收到第一款元件,將用於下一代船舶導航產品的視訊處理和顯示驅動。同樣,Cyclone III豐富的記憶體和乘法器資源,使我們能夠在以前的DSP處理器或者ASSP應用中使用FPGA。」
( E5 x; @6 d) b. c, t# H4 q% Y( k4 [5 y/ a* b* k" |3 u
Fabio Galli 船舶電子部硬體開發經理 Navman6 i1 m4 ?7 x9 P0 |' U. a% S' v
% L" b4 {" b6 C
「Cyclone III FPGA具有低成本、低功率消耗以及高性能特性,是我們即將推出數位基地台專案的最佳選擇。Cyclone III元件提供豐富的記憶體和乘法器資源,使我們能夠在可編程邏輯中實現更多的DSP功能,獲得最好的性能價格比。採用Altera的FPGA方案,我們建立傳輸和接收訊號處理鏈路,以最低的成本處理複雜的濾波、線性化、中頻(IF)處理和控制等功能。」5 Q: X$ _' g" Y% R# i

1 J' W% n+ e  I, iStephen Mann博士 SP組主任;基礎設施部 Tait電子公司
+ v3 J3 u3 Y# X# _9 d, A1 J% D7 s. S8 T
[ 本帖最後由 jiming 於 2007-3-20 11:04 AM 編輯 ]

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
4#
 樓主| 發表於 2007-3-20 11:02:57 | 只看該作者

Cyclone III 背景介紹

在2002年,Altera首次推出針對低成本進行設計的FPGA,改變可編程邏輯的面貌。這些第一代Cyclone®元件在密度、特性和成本結構上與其他FPGA不同,在大批量應用中能夠與ASIC進行競爭。現在,隨著65-nm Cyclone III系列的推出,Altera擴展低成本FPGA的應用領域,在大批量應用中前所未有地同時實現低消耗功率、低成本和高性能。結合Quartus® II開發軟體版本7.0,Cyclone III系列不但提高效能,而且以嚴格的成本和功率消耗預算滿足應用需求。+ ^5 j7 i" J, b6 I

9 w9 W7 t: b% J1 m2 z, ^採用台積電(TSMC)的低功率消耗(LP)製程技術,Cyclone III系列延續Altera在及時交付高品質可靠產品上的良好營運記錄。首款元件已經向客戶發售,所有Cyclone III元件將在2007年年底之前投入量產。" c* L5 r0 X' {$ _$ Y" }6 @. ^
! I) K6 r* i" V- J1 s
和Cyclone III系列家族一樣,客戶是產品規劃階段的重要因素,由他們決定嵌入式記憶體、DSP乘法器、專用I/O和邏輯資源等特性(參見表1)。各類市場和應用領域的250多名客戶,參加2006年第三季開始的早期試用計畫,積極嘗試Cyclone III架構。與Cyclone II FPGA相比,Cyclone III系列:6 h7 L: I8 S8 @4 d+ ~

, W) H, J1 y" c6 _3 ~•密度加倍,達到120K邏輯單元(LE),使Cyclone III元件成為業界密度最大的低成本FPGA系列。
4 {% P; p: ?5 w* `9 ?•在受單位I/O成本、單位功能成本和每兆位元成本限制的設計中,是最佳解決方案。
* j1 A6 y; L7 m# g•記憶體資源達到3倍,在所有低成本FPGA系列中,具有最大的記憶體至邏輯比,降低高處理傳輸量應用的成本。. ~2 G0 b) [. ]' S
•為密集DSP應用提供兩倍的乘法器資源,例如數位向上變頻╱向下變頻、前向糾錯(FEC)和視訊編碼等應用。7 d$ r( u* \$ {* d% W+ p, p' H, u# T- h
1 @7 h. o3 E& m/ q
Cyclone III系列採用交錯I/O迴路進行設計,提供小外形封裝以減小晶粒和電路板面積,同時降低成本。低成本Altera®序列快閃記憶體以及Intel和Spansion平行快閃記憶體配置元件提供的支援,進一步降低Cyclone III FPGA的系統成本。
$ ?5 \/ Q8 H" x& A( ~- o; M3 o
" U+ T4 h- T$ l" U0 w為低成本FPGA開拓更廣闊的空間1 _- p1 F5 q, |5 r. W* ^7 R
首款Cyclone系列開闢FPGA新時代,為消費性電子等大批量應用設計人員打開更廣闊的應用空間,幫助他們實現可編程邏輯產品量產。今天,Altera大約14%的收益來自消費性電子市場,而在首次推出Cyclone系列的2001年只有9%。) s5 j8 Y: y3 i. L% f

# B. K, x" \# ?由於前所未有地同時實現低消耗功率、低成本和高性能,Cyclone III元件提高FPGA設計的經濟性,在已經採用Cyclone系列的市場中,將得到更廣闊的應用。此外,可編程邏輯天生的靈活性幫助設計人員降低設計風險,使他們能夠跟上標準的變化,滿足更多的市場需求。4 q8 X1 p1 t* [" }$ \- a' d# L
$ E( _* d% r) d3 _/ D5 ]7 Y. J
請瀏覽www.altera.com/cyclone3-markets,瞭解Cyclone III系列所實現的應用,包括無線通訊、顯示、軟體無線電(SDR)以及視訊和影像處理等。' X& ^0 o8 W7 U% G7 h! @
# e  f, Z1 P4 v5 `3 |% {: T# z
Quartus II設計軟體版本7.0' T; P$ A* i/ F3 c+ k5 L* e8 u4 ?
用戶利用Altera完整的設計環境,能夠充滿信心地完成Cyclone III FPGA設計。這一設計環境包括使用方便的設計軟體和工具,內含成熟的IP庫、專用參考設計、低成本開發套件、世界上最通用的嵌入式處理器——Nios® II,以及免費的Quartus II網路版軟體等。
4 f. U5 O; x7 x2 m" G( a" V! L6 D& B5 @) O3 N6 g% B
在低成本和低消耗功率FPGA設計中,Quartus II軟體在性能和效能上首屈一指。Quartus II軟體版本7.0使用非常方便,包括PowerPlay消耗功率分析工具、TimeQuest時序分析器和SOPC Builder等工具,使新的65-nm Cyclone III FPGA系列能夠具有業界一流的性能和效能優勢。: T) z- Y5 W3 f1 W/ G) S* O. l% \' F
3 o& `, G) Q. W9 I! V
最突出的關鍵特性* @% t! [4 x2 Q0 }$ r; s: V+ Q
Cyclone III FPGA系列含有8個型號,容量分佈在5,136 LE至119,088 LE之間。Cyclone III元件提供低成本封裝,支援商用和工業溫度等級,包括含鉛和無鉛封裝產品。其特色包括:- P. |) `# r1 Q& Y/ U4 S
# q/ t" {$ g( E7 o
最低消耗功率的65-nm FPGA& M( p3 ^' ~: A0 `! Z2 j8 @0 o
•採用台積電(TSMC)的65-nm LP製程技術生產
; s$ \# t9 R) v- \8 T2 {- {% s  I6 [•25℃結溫時,內部核心靜態功率消耗低至35 mW。- O2 b& I9 i+ d4 }" ?
•支援熱插拔操作,因此,零電流時,可以關斷不工作的I/O區塊。( e$ |" i* w- \, P( Z: s" x# q
•低功率消耗優勢包括系統散熱管理,降低甚至消除冷卻系統的成本,延長可攜式應用的電池使用時間。' }4 Y3 ]7 V7 a# b) u5 j

* I% h: Y5 {3 s. [8 g5 k成本最佳化  N/ V! K. n5 Y. r- U
•從根本上針對低成本進行設計生產
( x9 S, `1 a- y1 c' R•交錯I/O迴路減小晶粒尺寸和電路板面積- w# u* z1 v0 Y5 d0 ?- W  U
•低成本封裝選擇; l' A. Z3 L% H( w+ T& L- ~* N
•支援低成本序列快閃記憶體和平行快閃記憶體配置元件1 o; Y/ g8 Y- g3 L# G

0 n, W4 E; v+ }* ?* I* ~% T% w全面系統整合1 H* f2 e. F5 f% @% D7 p. k0 k
•高達4 Mbits的嵌入式記憶體
; J! [3 h* l. X6 o•288個乘法器,速率260 MHz。0 d0 L5 H* ^( `+ ^
•強大的時鐘管理和合成技術,以及靈活的動態可配置鎖相迴路(PLL), @5 |$ ^2 Q) y
•可調整I/O擺率提高訊號完整性# M+ e$ B$ g. |% f& f/ o7 V
•低成本FPGA最快的DDR2外部記憶體介面,速率400Mbps。還支援DDR、DDR2、SDR SDRAM和QDRII SRAM,自校準PHY迅速實現時序逼近。
2 w% k1 k6 C3 d5 p•支援的I/O標準LVTTL、LVCMOS、SSTL、高速收發器邏輯(HSTL)、PCI Express、LVPECL、mini-LVDS、低擺幅差分訊號(RSDS)、點對點差分訊號(PPDS)和LVDS等,高達875Mbps。
5#
發表於 2007-7-19 15:14:00 | 只看該作者

Altera實現對JEDEC DDR3 SDRAM標準的全面支援

Altera宣布FPGA業界首次實現了對高性能DDR3記憶體介面的全面支援。在最近通過的JESD79-3 JEDEC DDR3 SDRAM標準下,Altera Stratix III系列FPGA可以幫助設計人員充分發揮DDR3記憶體的高性能和低功率消耗優勢,這類記憶體在通訊、電腦和視訊處理等多種應用中越來越重要。! t: B% D9 e% o+ E$ Q; d. J( U
1 ?2 l, a% v: w) C- {
這些應用處理大量的資料,需要對高性能記憶體進行快速高效率的存取。符合JESD79-3 JEDEC DDR3 SDRAM標準可滿足DDR3記憶體的1.5伏特低功率消耗電壓供電要求,在下一代系統中,使系統功率消耗降低30%,而且性能更好,記憶體容量更大,同時保持了對現有DDR應用的軟體相容性。$ d7 r# x: I7 _8 w& v5 |" e' P& I/ b
! p" n8 v3 _/ q+ q$ W
Stratix III FPGA支援直接嵌入到I/O單元中的讀寫均衡功能,可以保證符合JEDEC寫入均衡要求,校正到達FPGA的資料。DDR3 DRAM生產廠商Elpida、美光(Micron)、奇夢達(Qimonda)、(三星)Samsung和海力士(Hynix)都能夠為今後的最終產品使用提供合格的各種速率和容量的DDR3記憶體。
; Y4 d6 G  g! H/ i$ Z) g
* H* V' n2 f' W( p! I, L0 dDDR3記憶體滿足高階記憶體應用對低功率消耗和高性能的需求,Stratix III FPGA 24個模組化I/O模塊上的1,104個用戶I/O接腳均支援DDR3 SDRAM高速外部記憶體介面,所有I/O模塊都有專用DQS邏輯,每個I/O含有31個嵌入式暫存器,可最大程度地發揮DDR3的性能。Stratix III元件支援最大時鐘速率400 MHz、最大資料速率800 Mbps的DDR3。
- l  n5 A5 i( k' p% {$ d( W' D
# }" o( C8 X" _7 u6 j8 S. g+ GAltera行銷總監梁樂觀表示,透過理解客戶今後的設計需求,與JEDEC標準委員會密切協作,Altera可確保Stratix III FPGA具有符合DDR3的讀寫均衡功能。其客戶將能夠迅速發揮DDR3的性能優勢。
6#
 樓主| 發表於 2007-7-24 11:46:32 | 只看該作者

Altera Cyclone III FPGA支援EtherCAT即時通訊協定IP

為幫助工業設備設計人員更靈活地實現即時乙太網路通訊,Altera公司為EtherCAT技術組的EtherCAT通訊協定提供矽智財(IP)支援。已經成功用於Cyclone II元件的IP現今目標是Altera的新低成本、低功率消耗Cyclone III FPGA。6 e* S- p# P8 A2 p9 R4 K% y1 I
6 B1 _6 J! g  b
EtherCAT技術組常務董事Martin Rostan表示:「在競爭非常激烈的工廠自動化設備市場上,企業正在尋找能夠迅速突出產品優勢的新功能和特性。Cyclone III FPGA支援EtherCAT,設計人員能夠以較高的性能價格比方式,輕鬆加入即時乙太網路功能。」
) P4 g, [# L) V4 O
- u' @* N. N- _& n/ [Altera亞太區行銷總監梁樂觀表示:「Altera承諾不斷為客戶提供更多價值,提高他們的整體效能,而在低成本Cyclone III元件上加入EtherCAT是在這方面的最新體現。」3 _# q( r6 d" [  o# J
( p! L; g; u) U" W
EtherCAT在即時工業乙太網路通訊協定上處於領先地位。該通訊協定透過低成本雙絞線,可在30微秒的時間裡更新1,000多個分散式I/O節點的資料。為支援Cyclone III FPGA工業設計,EtherCAT技術組成員提供開發套件。成員企業Beckhoff提供的Cyclone III開發套件包括帶有EtherCAT受控端控制器的受控端元件評估板、受控端通訊協定堆疊原始碼、參考硬體設計資訊、EtherCAT主控端評估授權,以及手冊和纜線等。
7#
發表於 2007-7-24 12:05:36 | 只看該作者
講了這麼多, 看完好累! y0 H+ E$ B3 P4 M. r5 H& W; S

6 u! i* g/ v8 d4 h: O$ n: i不過感謝Chip123大大的分享+ Q& g1 |  |9 g) K9 |1 q0 w
6 ~$ p3 v1 s- S4 P* l8 k8 @  B
我覺得比較重要的應該是DDR3的支援, 不過現在還沒人什麼在用ddr3, 明年也似乎不會會廣泛使用& V% n* Y# C; ^9 }6 q. @8 a& Z
另外延續C2的做法, 一顆C3就想用在所有應用上也沒有內建DSP hard core, 選擇了65nm製程, 但是效率表現有點令人失望就是了...) a/ q9 J9 ^7 c9 b) E
% h$ i' f1 V6 Q, B8 ?# o
4usd 買 5k lut的fpga要500ku有搶人的感覺...
8#
 樓主| 發表於 2007-8-5 10:49:25 | 只看該作者

Altera正式發售Arria GX FPGA

那麼這一款呢?一樣會有搶人的感覺??...:f6
# d/ V" h( D8 M9 X& Z, s- M
' ?& b' [- V- N' f- a) [4 O* X: g9 Q$ H+ Y( w* @9 H
Altera公司開始發售其首款產品級Arria™ GX FPGA——具有50K邏輯單元(LE)的EP1AGX50,以及具有60K LE的EP1AGX60。Arria GX系列採用具有將收發器最佳化的低成本FPGA,可支援速率高達2.5 Gbps的PCI Express(x1和x4)、Gigabit乙太網路和Serial RapidIO™標準。. Q( {* e/ e  s5 X' O
: k6 l; j' N) y( h! m! d6 |$ \2 t
Arria GX系列含有5個型號,LE數量分佈在21,580至90,220之間,嵌入式記憶體容量達到4.5 Mbits,乘法器數量高達176個。利用台積電(TSMC)成熟的1.2V、90-nm製程技術,Arria GX系列FPGA採用了可靠的覆晶封裝,確保最佳訊號完整性,可滿足最苛刻的應用需求。% K# {, a5 D+ Z8 g- ?

, G1 h9 x2 f" E' [1 P* ]4 n  YArria GX系列FPGA架構在Altera成功的專業收發器技術。全面的通訊協定套件為該系列提供支援,包括軟體工具、特徵報告、矽智財(IP)、系統模型和參考設計等,使該系列能夠輕鬆達到標準要求,具有很好的互用性。該系列滿足了通訊、電腦、儲存和工業等成本敏感的大批量應用對收發器FPGA快速增長的需求。
9#
發表於 2007-8-6 13:51:54 | 只看該作者
話說回來其實C3已經比C2便宜很多了, 不然一般而言只有Altera的大客戶才能拿到好價錢6 |# c  v( I. u) {. n

) m4 G; _' B' y+ K; B1 MArria GX其實就對connective 來說算是個很便宜的device, 只不過卡在C3跟Stritex 3中間, 好不好賣就不知道了8 g2 J* M) @2 x% \5 ?
2 ^& ]) k  e# x6 n9 Y
誰有更進一步的意見嗎?
10#
 樓主| 發表於 2007-8-15 08:56:50 | 只看該作者

SVS多路監看產品採用Altera Cyclone III FPGA

沒其他人有進一步的意見嗎? :f5 # B- q5 a) p, n( k$ D

2 g! w: U9 G( L$ h6 z+ m: rAltera公司日前宣佈,Silicon視訊系統(SVS)公司選用了低成本、低功率消耗的Cyclone III FPGA,來生產市場上最精簡的高性能價格比多路監看產品。多路監看產品被用於專業音訊╱視訊、安全監控和廣播監視等需要多幅影像顯示處理的應用中。6 f: ?5 S- n5 @0 G

7 ~0 E1 g% G9 c0 M# G  P  @在新的SVS多路監看產品中,Cyclone III FPGA實現了色彩空間轉換、FIFO、時鐘轉換,支援所有的顯示解析度。在以前的多路監看產品中,實現這些功能需要採用多個獨立元件。: w9 c& |2 n7 g& f; t
+ W; e/ _7 l: X! J
做為Altera Cyclone III早期試用計畫的參與者之一,SVS在新FPGA發佈之前幾個月便獲知了這些FPGA的進階資訊。因此SVS設計人員能夠利用最新的低成本65-nm FPGA技術,加速了產品開發。如此一來,才能在晶片供貨後的四個月內,SVS便發佈了自己的新產品,以往設計和開發SVS多路監看等複雜產品一般需要一年甚至好幾年的時間。透過Altera的早期試用計畫,可提前幾個月發佈產品,對於SVS以及其他參與客戶而言,這的確是顯著的產品及時面市優勢。
11#
發表於 2007-8-30 14:12:23 | 只看該作者

Altera發表高階Stratix III FPGA系列

Altera推出65奈米Stratix III FPGA系列EP3SL150,該產品邏輯單元達到150K,在所有高密度、高性能可編程邏輯元件中,其功率消耗較低,適合高性能計算、新一代基地台、網路基礎設施以及高階成像設備等多種應用。  % o* a& N  `7 W  e: I
0 q5 q5 r5 A/ l/ A4 ]1 m2 l
該產品比競爭方案功率消耗低45%,而性能高出25%。該產品和Altera QuartusII設計軟體相結合可提高效能和性能。例如,在記憶體介面方面,該產品針對最近美國電子工程設計發展聯合協會(Joint Electron Device Engineering Council, JEDEC)通過的DDR3 SDRAM標準,為設計人員提供相容介面支援,包括DIMM和元件讀寫均衡等。  
% K! _# ~' z+ v% Q3 j3 Y
( P, t# @: u: W為降低功率消耗和實現高性能,該產品採用Altera創新的可編程功率消耗技術。這一功率消耗管理技術支援每一個可編程邏輯陣列模組(LAB)、數位訊號處理(DSP)模組和記憶體模組獨立工作在高速或者低功率消耗模式下。Quartus II軟體的Power Play功能根據性能要求自動控制每個模組的工作模式。另一節省功率消耗的獨特功能是可選內部核心電壓技術,設計人員利用它可以針對高性能應用選擇1.1伏特內部核心電壓或針對低功率消耗應用選擇0.9伏特內部核心電壓。
12#
發表於 2007-9-20 11:49:11 | 只看該作者

Altera實現隨插即用訊號完整性技術

Altera公布隨插即用訊號完整性技術,這一創新的系統解決方案由最新的Quartus II設計軟體提供支援,目前可在產品級Stratix II GX FPGA中實現。隨插即用訊號完整性可支援單介面卡配置,在系統功率消耗允許範圍內,可直接插入到任何指定的系統插槽中,重新定義FPGA在高性能系統中的應用。  
; c" N. t  [. W* d( J2 G( |6 c# g6 @
Altera隨插即用訊號完整性技術獨特地結合低功率消耗線性自適應均衡技術,Altera新的自適應傳播補償引擎(ADCE),以及所有Altera FPGA都具有的熱插拔功能。在系統中熱插拔單個介面卡時,ADCE針對互聯損耗和環境變化,進行自動監視並自我調整,實現了最好的系統性能及資料可靠性。  / E; w" p$ M  j

; q! r1 [- L/ l9 B7 ~隨插即用訊號完整性技術為設計人員和系統規劃人員提供可熱插拔的產品級Stratix II GX FPGA,主動監視並自動補償數Gigabit系統互聯由於製程、電壓、溫度和設計差異造成的訊號劣化。Altera隨插即用訊號完整性解決方案能夠連續調整Stratix II GX FPGA系列中二十個接收器的等化器設置,實現了2.5G∼6.375Gbit/s非歸零(NRZ)訊號的最佳眼框圖張開,大大提高系統可靠性和性能,降低了誤碼率(BER)。
13#
發表於 2007-9-20 11:50:38 | 只看該作者

Altera和PLDA合力為廣播市場提供音訊解決方案

Altera公司和PLDA SAS擴大合作,為專業音訊╱視訊廣播市場提供靈活的解決方案。此次合作首先推出新的矽智財(IP)內部核心系列,以及音訊採樣轉換器(SRC),並為Altera Stratix和Cyclone FPGA系列客戶提供免費的IP授權。SRC內部核心具有很強的配置能力,能夠處理8對立體聲訊號,轉換並同步32 kHz和96 kHz之間的大部分組合採樣率,在整個工作範圍內,SRC性能THD+N大於120 dB。
$ H8 P# S2 w/ S
! b/ A# W" h" lAltera行銷總監梁樂觀表示:「我們選擇與十餘年來為音訊╱視訊廣播市場提供高品質IP解決方案的供應商PLDA密切合作,讓我們能夠為客戶提供全面的解決方案,包括FPGA、開發套件、關鍵工作的IP內部核心以及某些設計服務。」
% X4 Q; S+ j9 E5 h6 ]! g( d% }: U/ q4 v
PLDA業務開發副總裁Callan Carpenter表示:「Altera的可編程邏輯解決方案在廣播市場上非常成功,而PLDA為FPGA設計領域提供高品質『完整產品』的IP內部核心。在FPGA中整合SRC功能避免採用多個ASSP,降低系統成本,節省電路板面積。」
4 R2 L, t# a( J2 w% O  k: I0 a3 b  I9 E! p$ _# n& H! R
更新版本可支援192 kHz採樣率的輸入和輸出採樣,並計畫於2007年10月推出。用戶可以在AES-EBU和I2S介面之間進行選擇。
14#
 樓主| 發表於 2007-10-12 10:13:24 | 只看該作者

Altera/TRS-STAR發布汽車可更新資訊娛樂平台

Altera和TRS-STAR GmbH發布PARIS開發平台,其為可完全更新的汽車市場資訊娛樂平台。該平台採用Altera Stratix II FPGA,針對新一代汽車資訊娛樂和遠端資訊處理汽車多媒體系統,並支援CAN、MOST、USB、乙太網路和SDHC介面,其可更新汽車影像系統具有多路視訊輸入和視訊輸出功能,而且還包括音訊處理模組和應用處理器。  - X2 x4 J$ R* D+ i
Altera與十二家軟硬體矽智財(IP)供應商合作研發此開發系統,包含Altera Stratix II FPGA的預設置電路板、WVGA TFT觸控螢幕、參考設計、軟體堆疊和驅動程式、纜線、電源及文件檔資源CD等。該產品還提供展示設計和IP功能函式庫。該平台經過設計,方便IP整合,推動資訊娛樂應用的快速與高效率開發,其可更新結構節省50%的開發時間和系統成本。  ! Y! D2 E: h+ _
) X9 P% x9 |  J0 C' k9 q, {
該平台通過Altera低成本、高性能HardCopy II結構化ASIC以進一步降低成本,對於功能較少的資訊娛樂系統,設計人員可轉向採用Altera低成本、低功率消耗Cyclone II和Cyclone III FPGA。  : q0 r0 {1 W5 B) c, I

+ ?" k+ v# a8 R0 d( C2 gTRS-STAR表示,以往資訊娛樂設計人員在系統平台上採用各種微控制器,硬體和軟體結構很難協調工作,不但延長開發時間,提高系統成本,且由於控制器規範不能適應未來半導體技術的發展,客戶也面臨系統過時的風險。該平台為汽車客戶提供完整的設計方法,使IP能無縫整合到資訊娛樂應用中。
15#
發表於 2007-11-2 13:21:34 | 只看該作者

GiDEL介面卡採Altera Stratix FPGA

2007/11/2 ' `  s/ R5 A1 f; z2 r6 k* K
  A- u8 F- p6 w1 p+ z6 t1 v
Altera宣布GiDEL的新一代PROC演算法加速板和PROCxM原型開發系統的PC_X8 PCI Express(PCIe)介面卡採用Stratix II、Stratix II GX和Stratix III FPGA。高性能Altera Stratix FPGA使GiDEL能夠在新的PCIe應用和設計人員開發系統中整合更多的功能,以提升系統性能。  $ w% V" F0 |2 ^% [& m4 d3 \

: k# b& e/ b5 i5 V3 X針對採用PCIe的嵌入式處理應用,GiDEL的PROCStar III開發系統利用一∼四顆Altera Stratix III FPGA以達到用戶專用處理演算法的硬體加速功能。PROCStar III透過Stratix II GX FPGA支援八通道的PCIe。  
$ u% C, G) |( ^) q! Y8 X+ Y3 f7 D8 B8 X% U; l6 ]1 S
而GiDEL的PROCel嵌入式處理器電路板是針對影像擷取卡、數位訊號處理(DSP)應用,以及高速資料獲取、視覺、成像和可重新配置運算系統所開發的。PROCel電路板符合PCIe短檔板擴充卡規範,其含有兩顆Stratix FPGA,一顆Stratix II FPGA用於執行演算法,另一顆Stratix II GX FPGA則用於實現與主控電腦的八通道高速PCIe介面。  
1 Z# B9 v9 ~# A/ X9 _! a' [; ?$ S
GiDEL在其PROC9M和PROC30M單晶片系統(SoC)驗證系統的PC_X8 PCIe介面卡中採Stratix II GX元件。PROC9M和PROC30M SoC驗證系統在PC_X8介面卡的支援下,能夠用於驗證數百萬邏輯閘的SoC設計。PC_X8介面卡上的Stratix II GX FPGA為PROC開發系統SoC設計中需要驗證的PCIe矽智財(IP)提供PCIe主控介面。
16#
 樓主| 發表於 2007-11-5 11:48:56 | 只看該作者

Altera針對FPGA收發器發售Arria GX

2007/11/5- Altera提供Arria GX現場可編程邏輯閘陣列(FPGA)系列的第一款開發套件,該系列具有收發器的無風險低成本FPGA。Arria GX開發套件包括PCI Express(PCIe)、Serial RapidIO(SRIO)與Gigabit乙太網路(Gbe)等高速序列介面設計,提供更健全的開發和測試環境。該套件為設計人員大幅地降低成本,節省設計時間,系統設計人員更可以利用該開發套件做為自己的設計起點。  
- ~2 ^& H# B0 n7 L5 H% D9 D" d% u( Z5 X3 G; o& j
該套件針對PCIe×1和×4、Serial RapidIO(SRIO)與Gigabit乙太網路(GbE)等設計,它包括一個PCI Express外形尺寸卡,一顆具有60K邏輯單元(LE)、三百五十個用戶I/O接腳和八個收發器通道的Arria GX FPGA。開發套件還包括Arria GX開發板、PCIe×4邊緣連接器、高速夾層卡(High Speed Mezzanine Card, HSMC)連接器、工作在233MHz的32MB×16 DDR2 SDRAM。開發工具包括PCIe參考設計和完整的文件檔案、Quartus II網路版設計軟體、支援OpenCore Plus矽智財(IP) Megafunction,例如PCIe編譯器×1和×4、GbE和SRIO等。
17#
 樓主| 發表於 2007-11-15 14:59:03 | 只看該作者

Altera/Synopsys為ASIC提供Nios II內部核心

2007/11/14-Altera和新思科技(Synopsys)宣布Altera Nios II處理器內部核心可透過DesignWare Star IP套件提供授權給客戶使用。該產品擴展Altera現有的現場可編程邏輯閘陣列(FPGA)和HardCopy結構化特殊應用積體電路(ASIC)產品供應,幫助Nios II用戶將設計移植到標準單元ASIC。Nios II處理器內部核心是應用最廣泛的FPGA處理器,其客戶群有五千多家電子設備生產廠商,包括世界上排名在前的電子設備製造廠。    |3 l" [; K# W6 u) j* O/ ~5 W
* Y  B- z3 K' u" w2 {( r+ s3 B
該套件讓設計人員可使用Star IP供應商所開發的高性能處理器和數位訊號處理器(DSP)內部核心。利用在設計重用、矽智財(IP)封裝方法及設計流程上的核心能力,Synopsys針對ASIC應用提供可配置、完全可合成的Nios II處理器內部核心。設計人員可在晶圓代工廠和製程技術中使用該內部核心。結合可重用內部核心和Synopsys一流的工具、支援和設計服務組合及關鍵的晶片系統IP建構模組,Synopsys為設計人員提供可靠的採用Nios II處理器架構的ASIC和ASSP完整解決方案。  * x% ^2 |5 t' j) S

5 C/ N8 v8 |% {* JAltera亞太區高級市場總監梁樂觀表示,Nios II處理器內部核心是應用廣泛的FPGA處理器,該公司通用Nios II處理器內部核心與Synopsys功能強大的ASIC IP和設計相結合,為滿足客戶需求提供強大的解決方案。  3 h5 E2 g  c. k% f
, O- y+ [5 \& ]; Y% C/ b5 _
Synopsys IP行銷服務高級總監John Koeter表示,Altera和Synopsys互相合作,在DesignWare Star IP program中加入Nios II處理器內部核心,進一步擴展該內部核心的ASIC客戶基礎和應用。設計人員可在業界標準ASIC設計流程中充分發揮Nios II的可配置和可更新的優勢,只須透過Synopsys就能滿足自己在ASIC IP、支援和服務上的需求。
18#
 樓主| 發表於 2007-12-6 16:41:16 | 只看該作者

Vector Informatik採用Altera Cyclone III FPGA

Altera宣布Vector在其網路介面產品線上採用低成本、低功率消耗的Altera Cyclone III FPGA。Vector Informatik網路介面產品支援汽車網路設計人員實現PC和CAN、LIN、FlexRay及MOST匯流排系統的連接,應用於電子網路的開發、分析和最佳化。  5 Y$ y( d( ]! ~" z& }7 k; Y  Y2 p8 I

5 O& ~. v9 Q# {3 lVector全球產品線經理Rainer Zaiser評論表示, Cyclone III FPGA的功率消耗非常低,Altera還提供靈活的封裝和通過汽車認證的矽智財(IP)。且加入Altera的Cyclone III早期試用計畫後,在產品發布前就能優先知道新FPGA的資訊,從而加速新一代產品的推出。  - z+ d  F. g9 t# g# L, P
9 B) U1 i1 G$ r
Vector採用Cyclone III FPGA實現網路介面及專用通訊協定與運行軟體診斷工具的主機系統進行通訊。Vector網路介面產品線包括為CAN、LIN、FlexRay和MOST等各種汽車網路通訊協定提供的多種USB、PCI、PXI、PCI Express(PCIe)和PCMCIA介面解決方案。  
9 ~0 h8 P- e$ B* r/ m: @$ O
- S  j+ i5 }- l* q. N4 HAltera低成本產品行銷總監Luanne Schirrmeister指出,Cyclone III系列的成本、密度、靈活性和功率消耗優勢吸引Vector。Vector利用這些優勢,迅速幫助客戶實現新的高階功能,提高利潤。
19#
發表於 2007-12-13 17:57:53 | 只看該作者
Altera全新MAX IIZ CPLD在可攜式應用中實現零功率消耗
1 K3 z3 O3 \: |1 F5 B/ k減少功率消耗、體積和成本
$ p) A4 y6 O1 K* T- `. v: v! S
% X/ D/ N7 _6 w# g. ^
2007年12月11日,台北訊—Altera公司(NASDAQ:ALTR)今天宣佈全新零功率消耗MAX® IIZ CPLD進一步擴展其低功率消耗可編程邏輯解決方案產品組合,該元件是專門針對解決可攜式應用市場的功率消耗、封裝和價格限制所設計開發。與相競爭的傳統巨集單元CPLD相比,MAX IIZ元件具有6倍的密度和3倍的I/O資源優勢,以相同甚至更低的功率消耗滿足設計人員對各種功能的需求,同時大大降低電路板面積。MAX IIZ元件為業界最流行的CPLD系列增加零功率消耗和超小型封裝型號,使掌上型設備和其他可攜式應用能夠充分發揮CPLD的諸多優勢——包括靈活性、產品快速面市以及電路板級整合等。
+ b! a2 h6 a0 B6 i7 N
0 w3 M- {" x& ^* W* d: Z/ ~2 z. AAltera公司低成本產品行銷總監Luanne Schirrmeister表示:「MAX IIZ的推出進一步拓展Altera的低功率消耗產品組合。從智慧型電話到可攜式媒體播放器,目前可攜式應用設計人員需要具備突出產品優勢的能力才能獲得市場成功,而且還不能增加功率消耗或者封裝外形。因此,我們推出MAX IIZ元件,它完美地結合零功率消耗、小外形封裝和低成本等優勢。」
3 K' ^( ^7 c; j6 [+ F/ {' D! Y5 R7 g8 }: _( f" d
MAX IIZ CPLD的特性和優點
7 g0 u" j3 u) `/ s( DMAX IIZ元件的密度分佈在240至570個邏輯單元(LE)之間。元件提供超小型MBGA封裝,I/O數量達到160個。與其他元件相比,邏輯密度和I/O數量的增大進一步提高現有功能的整合度,大大節省電路板面積,減小功率消耗,同時降低系統整體成本。6 K+ ?4 X, z0 L: u

% [. B4 e4 P+ c% |1 ~: C  q8 TMAX IIZ結合非揮發性和暫態接通功能,以及創新的查找表(LUT)邏輯結構,打破傳統巨集單元CPLD在功率消耗、體積和成本上的限制。元件採用0.18微米製程、1.8V內部核心電壓和6金屬層快閃記憶體,在單個元件中實現高級功能和零功率消耗。MAX IIZ CPLD在高階系統特性上遠遠超出傳統巨集單元CPLD,這些特性包括用戶快閃記憶體、內部振盪器、成本最佳化、更大的密度、更小的封裝以及更低的功率消耗等。
  _% L- d* M5 j' Y+ {* z: Q) |
4 `, \* C1 E" |  d關於MAX IIZ元件的詳細資訊,請參考www.altera.com/b/maxiiz。關於MAX IIZ元件可攜式應用的資訊,請瀏覽www.altera.com/b/maxiiz-portable
: n+ e6 y& D6 R5 k1 }8 U: u
/ b6 N8 E# v6 [" E( R3 o3 yAltera低功率消耗產品組合
3 {% c  D# w3 Y$ ?Altera提供全套的低功率消耗解決方案,借助業界領先的低功率消耗Altera® Stratix® III和Cyclone® III FPGA、HardCopy®結構化ASIC以及MAX IIZ CPLD,Altera元件在眾多的低功率消耗領域中得到了廣泛應用,例如高性能運算、軍事無線電、行動電話和數位消費性產品等。
- d0 {( E6 ?! f* I; R6 a- p
3 R% b( t5 X8 ^; W, F3 W9 Z軟體支援6 X6 n; H. \# J5 b) _
MAX IIZ元件由免費的Quartus® II網路版軟體版本7.2 SP1為其提供支援。利用這一使用方便的新版Quartus II軟體,Altera大大降低開發成本,縮短設計完成時間,確保平穩、成功的設計流程。Quartus II軟體還無縫整合所有一流的第三方合成和模擬工具。用戶可以從www.altera.com/download下載Quartus II軟體訂購版和網路版。
4 U- i, Y8 A  f- O+ V
" \/ W& U7 ]  r& Q8 M3 p" |% C價格和供貨資訊
5 t) A$ }& M1 \5 D將於2008年第一季發售產品級MAX IIZ EPM240Z M68元件,批量價格為1.25美元。MAX IIZ所有元件將於2008年第二季開始全面發售。此外,還提供20多個MAX IIZ設計實例,幫助設計人員迅速高效率地開發並訂製實現他們的設計,您可以從www.altera.com/max2example下載這些設計實例,並將於2008年第二季提供MAX IIZ展示板。
7 z6 p% X( }) I) b
* F& j: E* P$ e9 V6 E! t9 p5 f
/ ]- }2 D4 ~) Y$ m" I- d! U4 g' e) U, [' A6 {8 v

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
20#
 樓主| 發表於 2007-12-20 17:58:00 | 只看該作者

Altera 65奈米Cyclone III FPGA出爐

2007/12/20-Altera宣布低功率消耗、低成本Cyclone III系列65奈米FPGA所有八個型號的產品級晶片量產。自從2007年3月推出以來,該系列產品已迅速應用於無線、軍事、顯示、汽車和工業市場的大量客戶的系統中。  
% G8 i$ n; P* `7 H7 E1 Y  e# T
. _) z; |" Y/ wAltera公司低成本產品行銷總監Luanne Schirrmeister表示,Cyclone III元件在數位系統設計中實現高密度、低功率消耗和低成本。FPGA設計人員需要經硬體測試的全面解決方案,因此,該公司推出三種不同的開發套件,以及專用矽智財(IP)和參考設計,以加速產品面市,幫助客戶降低開發成本。  
0 w' W2 U% y' _& n8 e4 Z2 Q! _2 O) K5 _* b- x
該元件應用成功的幾個例子包括,需要即時乙太網路通訊的工業設備,為包括EtherCAT在內的多種通訊協定提供矽智財支援;為汽車網路設計人員提供的網路介面產品;適合軟體無線電(SDR)應用的軟體編程配置平台。該元件功率消耗比競爭FPGA低75%,具有5K∼120K的邏輯單元(LE),以及4MB的記憶體和兩百八十八個數位訊號處理(DSP)乘法器。該系列採用台灣積體電路製造(TSMC)的65奈米低功率消耗(LP)製程技術,提供商業、工業和擴展溫度範圍支援。
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-6-13 11:08 PM , Processed in 0.154019 second(s), 19 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表