|
雙組 LTC2185/LTC2195 和單一 LTC2165在125Msps時每通道只耗 185mW,並提供76.8dB訊號噪聲比( SNR)效能,以及於基頻提供 90dB 的SFDR。腳位相容的速度等級選擇包括 25Msps,40Msps,65Msps,80Msps和105Msps,每通道功耗約僅 1.5mW/Msps。此外,透過將裝置設於待機(20 mW)或關機(1mW)模式更可節省功耗。550MHz類比全功率頻寬和 0.07psRMS超低抖動,可透過卓越的雜訊效能進行 IF頻率的低取樣。
" H3 N( ?+ e1 w q" E
' A( p+ k1 N' H- R8 t0 i+ I, s, [新元件採用精小 QFN 封裝,使設計者可從彈性的介面選擇中獲益,以將針腳數縮減至最少,而能輕易的配置於 FPGA。此系列元件計畫於 2011年2月推出,並將即刻透過各地分公司提供展示板及樣品。單一 125Msps元件千顆量購計之單價為 $60.00美元起。/ s, ^! n2 P% \2 y g
" i7 Q. M: t! }' J5 b6 U: oLTC2165/LTC2185/LTC2195特性摘要
, M7 ?6 w% a4 a% |. d5 d•- 16位元, 25Msps-125Msps ADC, O B3 s" p8 Z& L9 b' n: n- F
•- 76.8dB SNR, 90dB SFDR
: I5 T# U7 E) q, D8 O. g \( ] -低功耗: 185mW/Ch (125Msps)
5 B# t6 K B$ o" g: Q! ~2 X, u0 x-單一1.8V供應
8 z- w4 _ ?4 M9 h/ B$ l-彈性的數位介面
5 R( x# X# u$ n) ^7 [/ Po LTC2185/LTC2165: CMOS, DDR CMOS 或 DDR LVDS輸出
) S1 K7 M% q( J( mo LTC2195: 串列 LVDS
P5 L, `4 N$ T5 A) J% q g-可選式輸入範圍 : 1VP-P至2VP-P |
|