|
本帖最後由 camby0816 於 2010-8-12 01:23 PM 編輯
" f/ z. H- I- r- o
; l# Q3 C* X1 q7 ^3 @# w8 T9 P我有看過一篇paper模擬 LDO 的PSR (power supply rejection)
! {: y4 a% v9 N+ [& m6 Z3 k& j0 g跟OP的PSRR 不太依樣
g6 ~9 |1 L0 d5 E8 C主要是差在PSR = Avdd = vout/Vdd
* [# `9 Z i( x( { PSRR= Ad/Avdd/ n% Z6 X0 Y/ T
看他的定義是什麼
' R8 z. i/ M9 Q, G( q9 r, k有些電路並沒有像OP輸入端的增益Ad
& X& q; V5 _- h/ F3 ^- r例如 LDO , Bandgap ..等: B. K) `! _6 k" i6 ^5 q% n7 I3 m' l
所以只能測量 其power supply rejection (PSR)7 ~0 e5 n q# h; {/ U
電路測試方法跟上述是一樣的, `, @) Z+ |9 W6 U/ w1 `
6 O+ L: M1 m* ^, `3 I; Fvcc vcc gnd 1.8 ac 1; }: F( t5 Q8 y# l! ]
.ac dec 500 0.01 200meg' u5 H. j2 {$ C0 ]- P
.probe ac vdb(vref) |
|