|
課程網頁:ppt.cc/FxzI(含報名)$ e& \1 A, o0 @& K" B9 |; V
( T9 A' G! D0 y; V
補助單位:經濟部工業局$ `( r$ Q+ I& y( p! R8 e' j+ f
% |1 V' _5 J! H7 X( Q
訓練單位:思源科技教育基金會
' A+ {7 M# i x
% a7 T# P" E2 `) g5 p課程補助:經濟部工業局補助50%,學員自負額50%& }/ I9 T. o& p, c% G
& o6 u% \* }. N) K9 v3 B
上課時間:08/11~10/16,週一、三晚間18:30 ~ 21:00
: Z3 n9 {! \! M! r c$ w; W: c- Q; Y" ?9 N" i& W# L$ x1 n
報名對象:以具備1-3年工作經驗之佈局設計工程師為主,開課後須繳驗在職證明。本課程為2 M" s: \ ?6 o$ G: \; g F
類比佈局之入門進修課程,已有類比佈局工作經驗者,建議報名日後開辦之進階混合: O. a1 k( g: V
信號電路佈局課程。
6 R" |: R# `: q5 J5 g" D課程內容:/ D) t: Q. j) X2 @0 x! k1 T
一、Introduction for Analog circuits and digital circuits in different layouts- i6 q3 F! p% f) q2 s" S
二、Layout Concepts for Analog Circuit
T! T u$ @* X& k 三、Layout Tool _ Laker 2 for Analog Circuit Layout
; a0 {1 z0 T1 q: J% P. l$ `5 E7 q 四、Verification Tool _ Calibre for Analog layout$ k7 J# C5 Q. v: u* S/ E1 |
五、Layout Laboratory(OP_Amp、Current Source)" {, t# i6 r( `6 J! p, ?
9 u* a5 R: v. R8 F8 L* q& J. S
結 訓:, l* W3 X& P# y4 e, z
1.學員完成全期訓練,出席率須達80%以上。! d% G' K/ ? a* e2 v
2.學員培訓中及結訓後須配合工業局填寫各項問卷資料。
6 v1 ?! v% c' w& u1 q: ]. P 3.短期班不輔導就業,不授與半導體學院結業證書。 |
|