Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 41306|回復: 50
打印 上一主題 下一主題

[問題求助] uart 16550 FIFO問題

[複製鏈接]
跳轉到指定樓層
1#
發表於 2007-3-1 01:39:00 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
各位 大大( R' {: l7 r+ O! p7 q% m0 x& R
請問有人知道uart 16550 的FIFO的電路結構嗎
* v4 D" w5 R% Q1 v9 B, i: ]% C, @) d% Q0 _+ O' W& s5 P8 N
因為以前有用vhdl做一8250的功能
7 S7 D9 i& W0 n: p7 J2 Z想加上FIFO ,變成16550的功能
: t9 T; j5 C/ w0 R0 w所以才會想了解16550 FIFO的電路結構* F, ~) ~; Y% X0 B# H  }! H, U9 }
0 S$ A' l0 H4 }* X6 H* b; O
依照data sheet看起來似乎是用異步fifo
4 C$ @/ A; [0 B9 _  {/ c寫入跟讀出fifo可以同時操作
4 L! m3 w- }: G4 L* G& c- X! c1 M
可是我想到的fifo結構如果同時寫入跟讀出的話,就有機會5 A2 z& x+ W2 R9 s7 J! H
會發生full,empty,level trigger判斷錯誤,如下圖所示
2 h5 y7 e, {" w! X

評分

參與人數 1Chipcoin +3 收起 理由
tommywgt + 3 好問題

查看全部評分

分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2007-3-1 14:06:04 | 只看該作者
非常抱歉, 這個本來的討論被我不小心刪了才要害你重貼, 那天回了很多, 這次我就回的簡潔一點好了: S* J( h0 I# c
1 O5 ?+ J; w3 U! r

, _! f3 v8 o0 i$ G5 Z對於類似因不同clock所引起的問題我的看法有二個:1 _2 ~0 ?, e+ J& M
1) 使用handshake來完成資料交換 (包括status)
7 n0 ^- v3 K4 S. q% a7 C2) 使用較高的clock
  i  j3 k' r# w
' z$ o) l+ A/ K由於第2點你已經有提過了, 所以我就針對第2點討論好了) G2 T4 l! T, C& l( o, @6 ~
使用較高的clock可以有二個方式:5 j1 l4 B& A8 ?8 D
1) 使用二個clock之間較高的那一個
  p0 Z' y" ^; j+ A# Z/ s2) 使用更高的clock
% X( }# L. \$ _$ Y& @, q0 i1 f) u. r* d1 l. B
無論是選1或2, 都會遇到你說的那個問題
) B& v( h& J& k8 ~* f$ J我們的目的是不管選用哪種方式都希望可以很穩定的讀取到正確的資料, 接下來我們以RX FIFO來討論好了
( U4 ^5 f" H8 o9 e7 T# e+ n' X假設我們在/RD時(讀STATUS)剛好有一筆資料進到RX buffer, 可能對empty及full造成以下幾個可能
  b' O( u9 ^+ m+ q% T1) 本來emptyl變成沒有empty
1 h1 O/ i( W: K  w6 D8 u- d2 w( X2 z2) 本來沒有full變成full / a; i8 n3 [! T* o8 v! l
3) 本來不是empty而且buffer也還夠所以empty跟full都沒改變/ ]( c1 x* ^" r1 M2 z" |$ X

7 T7 O. V6 p7 S* E, X3 F對於case2, 3因為不會造成任何問題, 所以估且不加以討論, 討論case 1的話會發現在/RD出現時有可能* B4 V; `4 r! W" O" w
1) /RD讀到empty, 故CPU會以為沒資料而去處理別的事, 過會兒再來讀status時才把資料捉走2 k# ]+ {' S9 o; z
2) /RD讀到沒有empty, 程式直接捉走FIFO的資料( R! z8 Q; X- s

9 i3 B  n8 I" r1 e我只能說以上二種情況也不會有問題的, 主要的原因是這幾個信號都是1 bit.
% Z- i" j/ i5 k$ k* v; |' a
" u, u3 y, O' S5 [7 V* C再回到你顧慮的問題討論1 _7 \5 M! O% P
假設說這個status是超過1 bit, 例如: buffer資料的長度, 假設FIFO長度是8的話, 那麼這個值要有3 bits類似的情況發生在/RD時有可能因為011->100時讀到111, 這個也是你圖中所表示的問題, 針對類似的問解決方法應該不少, 我在這提出一個個人的看法 (這個問題用handshake的方法也是可以解決的)
) G# d0 r' O6 U# _- O
" r0 x' {4 N6 w: a4 s- K' D& L下圖是說將資料多COPY一份, 這一份資料的UPDATE跟原來的資料差了一個clock cycle* B6 s8 i6 E) g0 K" {+ h1 z  q
假設在/RD時剛好發生資料改變的話, 只有一個值會有問題, 透過VOTE找出沒問題的那二個再決定輸出哪一個穩定的值即可
0 H) k5 }; ?1 N6 R
4 M7 ]5 N0 e/ S, L2 ~$ F以上, 希望會有幫助

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x

評分

參與人數 1 +2 收起 理由
jimy + 2 感謝經驗分享!

查看全部評分

3#
發表於 2007-3-1 14:07:07 | 只看該作者
類似因為不同clock而造成的問題在設計時常會遇到
* [! \) q" `5 R) G
3 T& X+ V/ g/ ]有人有別的好答案嗎?
4#
 樓主| 發表於 2007-3-2 01:16:05 | 只看該作者
您好( L8 v' g& ]/ k2 q

" X: T# g$ v* G感謝版主 大大的講解,提供解決方式的參考6 I* J' p$ V8 D9 U
5 L, f$ o( ]. v; q6 d+ M
我這邊還是有一些問題  e. G6 n8 B$ ?! S9 {

, `; C  `2 y/ n0 o( l0 @1.
( j0 t6 p3 ?/ ^RX FIFO6 D% x% s* R; q) H, {
write_ptr變動對/RD empty的影響就如同大大所講的! ]- j% C1 t& [  y8 @9 P! M
cpu對於錯誤的empty只是延遲下次在來讀FIFO資料,並不會
! y2 |# ~( _1 d1 n: r造成嚴重的錯誤
) N- r  u7 B! ]% m可是9 o2 K5 {& M9 X9 V
read_ptr變動對於寫入FIFO full的影響就很嚴重了; M9 n' K$ p9 n$ Y
當要寫入FIFO時誤判FIFO 滿了,這時就會造成溢位的動作  m- S. t7 P6 W% |; M! H

: \' o1 a* P1 y6 E/ W- n0 O2.! z) g) C/ K3 @! _
16550有TIGGER LEVEL功能,可以設定當FIFO收到1,4,8或14筆資料時1 c0 x9 X; l; m% K# s. n* a5 T4 m
去觸發中斷輸出腳INTR) D( m: i' F& G: D4 R2 Q/ U
這樣勢必要有TRIGGER_LEVEL_FLG邏輯來指出是否符合條件0 H5 Q# e; q* H1 q9 ?" U# B
這TRIGGER_LEVEL_FLG也要根據變動的write_ptr和read_ptr來決定9 A1 T& y/ G$ I; F  R  |
這樣INTR輸出不是就有機會產生毛刺在write_ptr和read_ptr變動時
# t+ |8 Q( l- q1 Z2 p; C: n那要怎麼消除這毛刺現象呢0 H* N3 i) z  k! ~
. l0 Z8 {9 X* C  [# [  A; v
3.
# z. G+ N+ c. z9 V如果加上handshake的話,那時序動作可能就會跟16550有些差異了

評分

參與人數 1Chipcoin +3 收起 理由
chip123 + 3 勇於求知!多問多感謝囉!

查看全部評分

5#
發表於 2007-3-2 12:10:36 | 只看該作者
其實在早期我遇到這類的問題也是用這樣子的方法, 近來我不太使用這個方法了, 這個方法一定可行, 但是就如你問題所說的, 會有一大堆timing的問題, 一個沒有注意到就會留下bugs/ p  m, ]8 Y0 n% p$ i: L
2 k( `7 A1 J' {! U9 n6 [. L1 Y6 j
你的思考很周詳, 顧慮也都沒有錯, 繞在一堆timing打轉時, 腦袋一定很吃力.
9 C* ~2 [. V! R5 l0 g& Y& R6 J
& f, l) S  ?8 l9 Z0 `5 J回到我本來的答案, 加以修改還是可以解決你的問題, 在一堆timing打轉時, 一定要非常小心什麼時候會出現什麼信號, 以及這個信號跟別的一大堆信號之間的關係, 只要這些關係都弄清楚的話的, 自然會慢慢的有答案, 在找到不會有問題的答案之前已經不知道跑了多少次的模擬了. 我講的這些你一定很清楚而且感同身受...+ d2 `, m" r# N0 M: t6 s' t8 _3 a  R
# |9 E; b. G. e1 O
有人說做演算法實現的人比較厲害, 看看這麼多的問題, 幾乎不會出現在演算法實現上, 所以我常常覺得不認同這句話. 一些AE在使用別人設計的IC時常會不保留的直接批評, 殊不知IC designer在這上面花了多少苦心, 深深害怕一個不小心, 多少心血就要再來一次...
( \7 A+ f7 g3 y$ K' _+ X1 S; ]
. `6 }0 M# ~' j- Q  N對於你的問題我可以給另一個建議: 很多時候我們常會思考說, 當什麼信號或者狀態出現時, 要做什麼相對的回應, 只是我覺得這個回應不見得必須是即時的. 舉個例子, 在/RD出現時並不是非得把對的資料送出去不可, 在/RD的falling edge到rising edge之間的時間還很長, 資料只要在rising edge加上setup time時間之前送出去就可以確保資料的正確無誤(當然是愈早愈好), 這中間還有好長的時間可以做很多事的. 要啟動一個事件去做一件事也不見得只有一個狀態, 例如在/RD之前, /CS一定會先出現, 這中間一定還有什麼好處可以做什麼事的(這只是個假設, 因為有時會遇到AE把/CS直接接地或者讓/CS跟/RD, /WR一起出現的CASE)
. k1 L9 J" w4 N& Y# t( Y- V2 k! L, h5 O& ^& b. n
另外你可能對我講的handshake有點誤解, 很抱歉應該是我沒講清楚造成的' _' r8 K; \" D8 N- z+ @$ T8 R
在research上有個電路叫asynchronize circuit直接翻譯就變成了非同步電路, 講非同步電路有時會令人誤解, 有時講非同步電路時講的是單純的類似ripper counter那類的電路, 在research上的非同步電路是利用一些handshake的方法來完成, 資料的交換之間並沒有clock, 當然也可以快速且正確的完成工作, 跟16550的時序是沒有任何關係, 就算你整個設計都用asynchronize circuit來完成, 還是可以做到interface timing跟16550完全相容.
) _# w( ]7 |  b  F, g: g% e至少目前, 我遇到這類問題時都用這樣子的方法來實現, 硬體不見得比較大, 電路也比較穩定.2 ?8 ]/ ~9 d+ n; Y, d0 g4 w; p9 n
/ {: P3 \1 Q" A( ]" C
講了這麼多似乎沒有直接回答你的問題, 不過討論這類的問題常需要一來一回的, 這樣PO文似乎不太有效率, 所以我先分享一些我的經驗給你看看, 看是否對你會有所幫助.
6#
 樓主| 發表於 2007-3-3 11:53:27 | 只看該作者
您好& f( l4 u  b( l5 Q9 _# L6 _2 i
感謝版主 大大的建議及經驗分享
9 K% f* u. I! C4 ~; Y* h; `對於數位設計的確讓人傷腦筋
( S. G, G; O0 P% R有一大堆的情況都要考慮進去/ A8 e9 S0 p" [
需要發很大的心力在設計電路的穩定性上
/ u: h$ ?9 K$ |. }8 P0 o" I4 p' \3 o( Y: d' y5 ]
大大可否對於handshake在這裡與FIFO搭配使用1 V* i" J6 W1 v8 K6 P9 z# C
再進一步說明一下呢
( j7 S& [2 V* J" Q& k. ]
3 v2 D& v  n' ^4 t; X# h  _我的想法是這樣不曉得對不對
, R& x7 O$ q9 |6 j& V9 l當要寫入FIFO前先通知/RD電路暫時不要改變read_ptr讀取FIFO* X2 P3 a6 N8 n% G+ E5 X# n
寫入FIFO後再通知/RD電路可正常動作
! m1 E5 o+ d/ i+ n# U反之讀出FIFO對於寫入電路也用一樣的機制
7#
發表於 2007-3-6 10:13:54 | 只看該作者
意思並沒差太多
3 k; P3 @3 u  v& ?
! s$ C8 a7 _" v* N9 {" e2 V換個方式講好了! e- ]* c# Y& ~6 f& P( P
在狀態改變時, 總是要有相對應的信號出現, 但是別的電路對於這個信號是否需要立即處理可以視情況決定, 而這個信號會停留多久也是看你的設計決定. 一個信號出現時間不管經過多少個clock cycle在 "電路上都很容易解讀為只出現一次" .
% k7 j. R5 C- K9 T& q5 O( q# A這也是個解決的好方式.
8#
 樓主| 發表於 2007-3-6 11:52:05 | 只看該作者

回復 #7 tommywgt 的帖子

您好0 D" A, F  L9 P1 `5 z4 D7 Y1 j- X
/ i8 a  c' _3 @: z5 ^
可是這樣還有問題我搞不懂
& A, G3 h! C7 ?0 k
, u& u1 m/ n1 }# _2 Q8 Y1 S6 j  寫入端有16Xbaud可以當clock可以達成交握動作
0 |! c. K1 J3 L1 `; U  讀取端邏輯,沒有讀取端的clock只有/RD脈波) X8 o5 |& a6 J5 K: o# ?; i
  當/RD來時就表示一定要讀取,而且沒辦法
* P+ o+ i8 a  k( a9 l3 e  產生及判斷交握訊號
9#
發表於 2007-3-6 15:54:32 | 只看該作者
需要我寫個code貼上來嗎?
10#
 樓主| 發表於 2007-3-6 20:06:05 | 只看該作者
您好- K4 x; p0 p# d. P+ {% \7 P

7 M3 c% H' T4 a! {  J這部分我實在想不出來
1 _9 W/ i) h4 T/ v- ]如果版主 大大可以提供參考例子,那最好不過了2 b! g/ k) C: [
9 s" R1 P0 ~( s, ^5 M+ T. O
謝謝
11#
發表於 2007-3-6 22:10:35 | 只看該作者
原帖由 tommywgt 於 2007-3-1 14:07 發表
! y% w) f- y2 E6 g: G類似因為不同clock而造成的問題在設計時常會遇到
' i  W7 j3 {# A" f  x# s, u2 o, c$ {
有人有別的好答案嗎?

" [2 ~- ^2 _) f, q+ x% o# ^/ d+ g& N' w/ O8 W
+ a7 D( e5 b; S0 p7 J  K
時序的問題這方面我去找找看,我學過我會去翻翻資料.這兩天回覆
12#
發表於 2007-3-6 22:19:18 | 只看該作者
原帖由 bosscck 於 2007-3-6 22:10 發表
! C" J& ?+ j: u, d' p
$ P" @: n/ }/ [: R* d7 ~* E0 c% q" h: K% ?/ r' e

! x+ b8 X* {  @- a+ @時序的問題這方面我去找找看,我學過我會去翻翻資料.這兩天回覆

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
13#
發表於 2007-3-6 22:19:47 | 只看該作者
原帖由 bosscck 於 2007-3-6 22:19 發表
% q" r. W% w) E( v, T

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
14#
發表於 2007-3-6 22:20:06 | 只看該作者
原帖由 bosscck 於 2007-3-6 22:19 發表' K! V% \0 \( y8 F) x

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
15#
發表於 2007-3-6 22:20:31 | 只看該作者
原帖由 bosscck 於 2007-3-6 22:20 發表
7 w7 L5 i) k, m2 M* M

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
16#
發表於 2007-3-6 22:20:52 | 只看該作者
原帖由 bosscck 於 2007-3-6 22:20 發表
7 m/ w. Q& z+ C! U

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
17#
發表於 2007-3-6 22:26:28 | 只看該作者
clock問題,一般來說都會設計成"A主" B,C,D.....跟隨A"clock ; }5 K9 m& i* \/ Q, i* |7 Z3 T& k
8 v! k6 q* ?" N( e! Y$ K
新產品通常都是跟隨舊產品clock,除非新品有更好的clock產生器.
18#
發表於 2007-3-6 23:18:36 | 只看該作者
嗯...感謝你把standard cell based design flow貼出來, 可以給沒做過digital IC的人瞭解一下下
19#
發表於 2007-3-8 00:39:42 | 只看該作者
addn大大
. f& \3 o0 s* p3 w1 ~% p% {/ t" X# D- T; U
其實我這一陣子好忙, 所以常常有點無力感...
) I, _- o4 a% Q) L0 {$ n" H' |0 R) c3 U0 e2 t# {8 e
你想一下這個東東, 如果再沒答案的話我再PO個CODE上來好嗎?" y& ~! Z2 D* e7 x
& f. w* \5 Q9 F7 Y; m6 Z" V
你可以試著把那個ptr改成gray code counter看看嗎?
20#
 樓主| 發表於 2007-3-9 10:23:42 | 只看該作者

回復 #19 tommywgt 的帖子

版主 大大 等你有空在幫我解答就好了啦+ h9 k( M  e9 f8 b/ W
0 e# [& k0 `0 v/ ^; q
我有找到一些對岸的異步FIFO文章,有興趣可以參考看看
3 _8 t6 ]& V: _4 X3 `7 d4 z3 phttp://www.21ic.com/news/html/70/show1661.htm
8 d' |) g3 F3 X' xhttp://blog.21ic.com/user1/1202/archives/2006/23787.html
/ d' |1 i1 Y* T. }根據文章用格雷碼當ptr的count是可以大大降低亞穩太被取樣到的概率# u$ s- r% |# D/ Z" h+ Q1 `) l
可是還是會有最高兩位元同時發生變化的情形,這是不是表示使用格雷# E! h! P& d% d
碼後還是無法百分百保證正確呢
& Z4 Z# X: b( D( w7 w5 q# G, k
3 F- r$ T: p( {還有trigger level要如何由格雷碼的read_ptr,write_ptr去判斷呢
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-30 08:11 AM , Processed in 0.136017 second(s), 20 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表