Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 9778|回復: 9
打印 上一主題 下一主題

[問題求助] Sigma-Delta ADC 架構

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2009-4-29 13:27:24 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
大家好,
1 S8 i! H6 ~$ R: i" }( \/ k4 B" }如果要使用于低頻輸入的Sigma-Delta ADC,
2 Z7 o. \7 R; Y. U我使用架構是single loop,6 C, a2 l, K1 M2 J
但是分為" A# o2 r0 ^# S3 e9 e4 ]  u, o2 e
CIFB(cascaded integrators with feedback)、
% q9 T: z- d0 S  d0 j4 rCIFF(cascaded integrators with feedforward)
4 N) \: I# b( C9 V" p7 P- g0 Y# @以及 MASH,) l9 m8 p; K3 Y
哪一種架構比較適合於低頻輸入使用?
. B- F$ E# L/ z- O0 @2 a它們有什麼優缺點,  m. p$ \: O8 ~, _
謝謝大家
) f- {1 q  i9 Z
! |# P/ K2 A  U/ O" y9 C9 D/ I[ 本帖最後由 kuohsi 於 2009-4-29 01:33 PM 編輯 ]
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂131 踩 分享分享
2#
發表於 2009-4-29 14:52:58 | 只看該作者
CIFB(cascaded integrators with feedback)與CIFF(cascaded integrators with feedforward)區別:
' T0 w" \/ E( k" j, N前者是最基礎的架構,後者較前者每級輸出幅值低,即對OTA output range要求低;+ T8 s; L5 n" z/ F
MASH:主要用於OSR較低的多位DAC結構中,低頻一般不會用。
; K! h" F" H& i: y建議用1-bit CIFF結構
3#
 樓主| 發表於 2009-4-29 17:10:43 | 只看該作者
你好,請問是否使用CIFF架構時,distortion會比較低?
3 o8 h' `, Y. Y9 L# }/ r' X: B. n還有是否CIFF架構容易輸出飽和?
  H& t+ z" H; G& S" M為什麼MASH主要用於OSR較低的結構?
! }+ D  s; {# d* ^( O9 d6 @/ ^謝謝!4 _5 @+ x' y+ l* ?# k6 M

8 {  K) Y2 u1 O# J9 d[ 本帖最後由 kuohsi 於 2009-4-29 05:18 PM 編輯 ]
4#
發表於 2009-7-17 18:11:59 | 只看該作者
MASH主要是提高穩定度, 一般要提高SNR無非是提高OSR, 不然就是提高SDM的階數, 既然OSR不能高, 那就只能modulator的階數弄高, 階數一高穩定度就一定要考慮了, 不然SDM發散就不好玩了.

評分

參與人數 1 +3 收起 理由
kuohsi + 3 感謝大大不吝支持,大家才有更好知識!!

查看全部評分

5#
發表於 2009-7-17 18:14:08 | 只看該作者
另外, 提高quantizer bit數也可以提高SNR, 但是就是要注意DAC電容mismatch的問題.
6#
發表於 2009-11-25 11:44:23 | 只看該作者
謝謝大大的分享~知識因分享而壯大!
7#
發表於 2010-4-22 08:39:28 | 只看該作者
請問一下
0 P$ o7 Q% `, }. B8 f* O  h有MASH架構的一些範例可以參考嗎?
8#
發表於 2010-5-19 23:42:57 | 只看該作者
本帖最後由 glavine 於 2010-5-19 11:47 PM 編輯 # C( Z. W9 P9 D# L9 }
- r6 Z1 c4 L5 R
MASH又叫做multi-loop,是有別於一樓的single loop, MASH一般用2-1,2-2,2-1-1都有人用~~主要的問題是類比數位filter的係數沒有辦法完全匹配0 o7 `/ z" |& g
尤其在CT-DSM中,係數是用RC乘積組成...R的variation太大了........需要校正他.." v) V0 {7 n7 p& j1 D3 g3 F7 T
6 g4 S& Z- n# b
CIFF主要是讓積分器的輸出swing變小...這樣在low voltage下op較好設計,8 f, Z. J' c/ c. X, Y+ {
而且只需要一個回受的DAC
7 w5 L" l2 \7 Y' b/ _' v基本上在積分器裡面跑的可以說是error signal,ff的架構要注意STF的gain不要在有些頻率有peak
: c* ?4 o" N* Q& J) P9 d+ w: _這樣會放大不要的訊號.....CIFB不會有這個問題,可是每級的swing都要較大,而且每級需要回受的DAC
9#
發表於 2023-7-23 05:14:50 | 只看該作者
Really an excellent post!!!: C+ f1 b  `7 Z$ M# I2 e, |. `
Good tutorials.
10#
發表於 2023-7-23 05:15:33 | 只看該作者
Really an excellent post!!!2 t; Q0 J9 v0 O3 t
Good tutorials.
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-6-16 12:24 PM , Processed in 0.140518 second(s), 21 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表