Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 27287|回復: 8
打印 上一主題 下一主題

賽靈思與ARM共同宣布合作研發計畫

[複製鏈接]
跳轉到指定樓層
1#
發表於 2009-10-20 17:16:58 | 只看該作者 回帖獎勵 |正序瀏覽 |閱讀模式
賽靈思與ARM共同宣布合作研發計畫

, y, P2 W! w& i' f. L9 T# K
此合作協議將為業界新一代可編程平台奠定堅實基礎
2 `' Q# r4 y  X0 p

9 d, V2 i; j& ^2 H5 `) O
+ z0 s2 `9 L, U# E) z! q
全球可編程邏輯解決方案領導廠商美商賽靈思公司(Xilinx,Inc. (NASDAQ: XLNX)) 與安謀國際公司 (ARM(NASDAQ: ARMH)今日共同宣佈已正式開始合作在賽靈思FPGA上實現ARM處理器與互連技術。賽靈思目前已開始採用ARM Cortex處理器IP,及運用效能最佳化的ARMcell 資料庫和嵌入式記憶體,支援其未來的可編程平台。此外,賽靈思與ARM正在合作針對FPGA架構,定義經過強化與最佳化的新一代ARM® AMBA®互連技術。
! y0 W- U$ K! [4 Q

( q9 N# Y6 P1 ~
此合作協議強調賽靈思正致力採納全系列ARM技術,並運用ARM在處理器方面的專業優勢,為客戶與產業體系的研發業者提供高彈性運算平台,讓其IP與軟體研發成果能廣為分享以及重複運用。這將讓可編程解決方案進一步深入滲透至現有市場,以及拓展至全新市場。預計理想應用將涵蓋通訊、汽車、消費性產品、航太、國防、以及工業等市場。
7 K( N) D$ B8 f" P6 v5 @; Q) _
2 Z5 |$ c: e. v1 M  B& H5 Z  a# ?
ARM公司技術長Mike Muller表示:「上市時程的壓力加上持續攀升的研發成本,促使業者開發出能結合以處理器為中心的設計方式,以及系統單晶片設計常見的開放性標準,並融入可編程邏輯彈性的新類型產品。結合ARM在低功耗、高效能處理器與Physical IP技術的領先優勢,以及其Connected Community產業體系的實力,再加上賽靈思FPGA技術的專業能力,我們將藉此協助眾多市場中的軟體與硬體研發業者,以加速開發其各種應用。」1 B0 s- @$ {2 M/ U; r2 ?
7 |/ S. @  `% B0 m. Z
[ 本帖最後由 tk02376 於 2009-10-20 05:18 PM 編輯 ]
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
9#
發表於 2010-4-28 11:57:16 | 只看該作者
根據2008年4月的多媒體智能報告指出,由於智慧型視訊市場預計在2013年成長至460億美元的規模,相關技術開發人員將需要適合的處理平台,來建置能結合音訊技術,且可自動監控的視訊模式與肢體語言等各項應用,來協助決策並傳送警報訊息,進而降低錯誤機率。此技術目前已進步到高畫質視訊,其訊框率高達每秒60個。然而現今的解決方案卻無法針對影像處理與先進的分析功能提供足夠的運算能力。透過結合可編程邏輯強大的平行運算能力,Cortex-A9MPCore雙核心處理器系統可達到上述所需的運算效能。開發人員還能在開發人員熟悉的ARM設計環境中,得到更多機會運用創新的演算法設計、可擴充性與現場升級等功能。 4 s1 T9 W$ z& o' u/ H$ y
  . ]& h7 h' h8 z0 m: A: {
此外,隨著使用者與需要大量數據應用的大幅增加,低功耗、小尺寸與低開發成本需求讓無線電信應用愈來愈普及。雖然如4G LTE等新技術可滿足頻寬需求,但還是需要更小、更有效率的基地台來滿足整體市場的需求。全新賽靈思可擴充式處理平台提供的4G訊號高頻寬平行處理能力與Cortex A9處理器的多用戶數據管理功能,將協助下一世代無線基地台的開發人員開發出更小、更具功率效益與成本效益的整合解決方案。由於此平台具備高擴充性,能提供開發人員高度彈性,建置未來的設備更新與硬體/軟體效能更新功能。
  L. t& S  U( @3 N$ M# a4 {" t  0 h. C" T) P1 r' v! c/ P4 p
全新可擴充式處理平台是賽靈思特定設計平台策略的一部分,不僅為顧客提供易於使用的特定市場與應用環境,針對技術進行評估與了解;進而提供應用平台讓他們可以進行修改與擴充,加速開發時程與產品差異化的設計。賽靈思將繼續與ARM Services合作為參與最終產品推出的設計團隊和應用工程師提供詳細的ARM Cortex-A9硬體訓練。
* w5 y& X! i1 c+ K( C* a7 Z4 {0 `  # m% o2 b" ?) P" T9 w5 R
賽靈思將於2011年初宣佈可擴充式處理平台的產品價格與出貨時程。請瀏覽下列網站:www.xilinx.com/technology/roadmaps並點入連結「Be the First to Know」,即可獲得更多新推出產品訊息。
8#
發表於 2010-4-28 11:56:38 | 只看該作者
ARM公司總裁Simon Segars表示:「對於需要各種高效能層級的系統,運用可編程邏輯的平行處理能力是有效解決成本與功耗問題的出色防範。賽靈思全新架構為嵌入式軟體工程師免除了大部分的硬體負擔,讓他們可前所未有地充分掌控開發流程。」 . F- C0 G7 f6 r4 |# L7 q2 Q
  
0 B5 R0 e  k. a4 I+ s$ B( i軟體開發人員可使用為ARM系統開發的既有編碼、廣大的現成開發源碼,與可在市面上買到的軟體元件函式庫。由於系統復位時會啟動作業系統,因此開發人員可使用ARM的RealView®與其他第三方工具、Eclipse的IDE、GNU、賽靈思軟體開發套件等熟悉的開發與除錯環境,快速進行相關作業。
3 m/ l9 Q( ]# I6 d- u  
/ b4 W8 ?% E; k前所未有的效能可支援各類嶄新的應用
' T/ B9 n5 L1 |6 i! j& r5 V各種需要多功能與即時回復等終端市場應用,如汽車駕駛輔助系統、智慧型視訊監控系統、工業自動化、航太與國防,以及下一世代無線系統等,所產生的需求將驅動嵌入式系統效能達到更高的層級。單就車用市場而言,目前每年的汽車產量超過5千萬輛,且約莫6億台機車同時在路面行駛。隨著愈來愈多的製造商為了提升安全性,在其車輛產品中建置更多的嵌入式系統,現今約13億美元的駕駛輔助系統市場規模,預計在2017年將成長至58億美元的規模。 ( B  a4 v8 y4 I5 X
  
- Z! h) T/ r2 C數據顯示多0.5秒的反應時間,可降低60%的車頭撞擊事故;而在所有造成死亡車禍的原因中,其中30%是起因於駕駛疲勞。因此,運用科技以保障人身安全將是驅動嵌入式系統於車用市場持續成長的關鍵。隨著駕駛輔助系統的開發人員在其應用中建置更多的運算能力,雷達與紅外線感測器、攝影機與其他系統零組件,將成為汽車狹隘空間中的必備元素。全新賽靈思可擴充式處理平台具備一個單晶片解決方案,可針對特定應用硬體/軟體的分割最佳化,並加速硬體功能,以驅動複雜的演算法。此解決方案讓顧客能設計出具備差異化的嵌入式系統,進而獲得市場競爭優勢。
7#
發表於 2010-4-28 11:55:11 | 只看該作者

賽靈思推出全新ARM處理架構 為嵌入式系統提供無與倫比的效能等級

賽靈思採用以處理器為中心之方式 提供結合序列與平行處理能力之平台
- ^3 p& `: x+ C  
" p1 z' P# U  Y2 p- X+ f( X全球可編程平台領導廠商美商賽靈思(Xilinx, Inc. (NASDAQ:XLNX))今日宣佈推出一個全新的可擴充式處理平台架構,為各類嵌入式系統開發人員提供無與倫比的系統效能、彈性與整合度。基於ARM® Cortex™-A9 MPCore™處理器的平台讓系統架構師與嵌入式軟體開發人員可同時採用序列與平行處理功能,以因應來自全球各種不同系統要求的挑戰,讓嵌入式系統具備處理更多複雜功能的能力。 / j( d  m0 Z8 d
  
: Q1 b1 e; w' W* |賽靈思可擴充式處理平台為系統工程師提供一個以處理器為中心的設計與開發方法,以前所未有的運算與處理效能,讓需要高速存取到即時輸入、高效能處理、複雜的數位訊號處理或各種功能組合的作業,達到其特定應用的需求,其中包含降低成本與功耗。
, `1 _9 F3 U' g) m0 u& f  
5 o, R" B  l" s8 A9 h賽靈思行銷及業務開發資深副總裁Vin Ratford表示:「現今的嵌入式軟體開發人員常常被要求建置各種需要強大系統效能等級的高複雜度應用,而且他們必須在有限的成本、時間與電力預算的壓力下,達到如此的效能。透過在熟悉的ARM處理器開發框架下建置一個架構,此全新的可擴充式處理平台能夠為目前許多遭遇效能障礙的設計團隊,帶來全新的創新動力。」
1 H; E/ i( N3 K$ y, g2 ^2 v/ B  
5 v  z9 {9 B0 \以處理器為中心的開發方法可以驅動一個以軟體為主的開發流程,其中包含各種快取、記憶體控制器,以及各種通用連結器與IO周邊元件的完整處理器系統,可在開機時支援 Linux、Wind River的VxWorks與Micrium uC-OSII等其他作業系統的啟動與運作。ARM架構與其Connected Community產業生態體系可進一步最大化嵌入式系統開發人員的生產力,同時透過在每個核心速率達800 MHz的ARM雙核心Cortex™-A9MPCore處理器下,建構賽靈思的子系統,加上賽靈思高效能低功耗28奈米可編程邏輯的平行處理功能,可達到前所未有的效能等級。透過高頻寬的AMBA®-AXI™互連元件,可編程邏輯能夠與處理系統連結,進而藉由現成的或者客製化的IP,讓關鍵系統功能速度加快100倍以上。此種架構式開發方法不僅能解決在平行與序列運算環境、記憶體與I/O常遇到的效能障礙;還能讓開發人員有效控制包含動態式重新組態在內的可編程邏輯處理器系統組態。
6#
發表於 2010-2-23 12:04:40 | 只看該作者
賽靈思與ARM已於2009年10月宣佈,針對FPGA建置聯手合作定義的下一世代AMBA AXI™規格,將進一步加速IP開發速度與提升再利用率,為軟體與硬體工程師在IP模塊互連與建置嵌入式系統方面,提供一個廣為業界接受且認可的標準。 ( P, A0 q4 l% C2 t& W
  
5 L6 e- a1 Y9 z4 K! |! L1 x( z- z加速平台開發,滿足可編程勢在必行之趨勢
5 S: {+ ~+ T' N2 ]+ Y. q0 r0 S當ASIC與ASSP變成只可用於那些量產規模最大的應用時,賽靈思致力提供的極低層級總體功耗優勢,強化了FPGA的功能與可用性,讓系統能夠支援各類應用。以可攜式醫療設備為例,這些設備具備低價格、小尺寸與低靜態功率的特性,才能支援以電池為主的運作環境;而太空與國防領域的應用則需要藉由降低散熱來提升效能,讓電子作戰與雷達系統具備更高效能的運算能力。 + O2 p8 a9 R% V: p, e
  : B* @8 `# J0 n0 E3 O
全新的矽元件與開發工具將為賽靈思與第三方廠商的下一世代特定設計平台提供基礎平台,並將包含只有賽靈思的製程與創新架構與工具才能製造出的超高階FPGA元件。 % A# O% }$ B, s  u: c6 X7 ?
  
/ J- _0 b! S& A& h) u# ~超高階FPGA元件整合高序列I/O頻寬、比高階FPGA多出兩倍以上的邏輯密度、以及可連結至下一世代記憶體的高頻寬界面。這些優勢將能夠讓電信系統開發業者在下列的應用領域,以FPGA取代單一大型的ASIC與ASSP晶片組: 5 K, E/ ]* f9 W  n
·高階電信系統的兆位元(tera-bit)交換核心:超高階等級的FPGA透過整合業界最高速的序列I/O頻寬、兩倍以上的邏輯密度以及可連結至下一世代記憶體的高頻寬界面,來建置1Tbps全雙工(full-duplex)的單一晶片交換器,以取代單一大型的ASIC與ASSP晶片組。
4 g' Q% V" ]/ O, }+ j( x· 400G光傳輸網路(OTN, optical transport network)線路卡:單一超高階等級的FPGA能夠實現所需的頻寬來支援多種40G或100G單晶片建置,以取代在一個線路卡上的多種 ASSP元件。 . m9 u" W9 B$ Q. }+ K# ?  M) Q
  ) e4 q) }/ O- _+ ?. e6 m7 ?6 \7 b5 ^
出貨時程
9 B+ J! F, B- ^7 O' B以台積電與三星電子晶圓廠的28奈米高效能、低功耗的高介電層/金屬閘(high-k metal gate)製程技術為架構的基礎元件將於2010年Q4推出;而包含基礎工具支援的ISE設計套件將於今年6月推出。
5#
發表於 2010-2-23 12:04:37 | 只看該作者
賽靈思公司可編程平台開發事業部資深副總裁Victor Peng表示:「對於28奈米製程節點來說,靜態功率往往是元件總體功率消耗非常重要的一部份,在某些情況中更成為掌控成敗的關鍵。為了達到最大的功率效率,製程的選擇至為關鍵,因為它能控制功耗,來驅動更高的系統效能使用性與功能。賽靈思為下一世代FPGA,選擇了台積電與三星電子具備高效能與低功耗的高介電層/金屬閘(high-k metal gate)製程技術,將靜態功耗降至最低,讓我們在進入28奈米製程之時,不用擔心犧牲效能與功能性的優勢。」 . D7 K6 [6 ]7 [1 ~
  
. ^$ l! `& V% |( S9 k1 L相較於標準高效能製程,選擇高效能與低功耗製程可讓FPGA的靜態功率降低50%。而與前一代FPGA元件相比,較低的靜態功耗讓賽靈思能提供客戶同等級中最低功耗的FPGA產品,並可降低50%的總功耗。同時,下一世代的開發工具透過創新的時脈管理,可降低20%的動態功率;而賽靈思領先業界更加強化的部份可重新組態(partial reconfiguration)技術,讓工程師可進一步降低33%的功耗與系統成本。 " _  N/ f: l6 {/ |
+ ^3 {. q! ]; l$ M, @, g
為解決在互連層級的系統效能瓶頸,賽靈思將提供業界最高效能的界面,支援那些需要高頻寬的晶片互連、機板互連與設備互連的顧客。當愈來愈多的顧客尋求FPGA當成其系統的主要元件時(即使不是中心元件),這是非常關鍵的,讓他們在無法採用ASIC與ASSP的情況下,幫助他們定義下一世代FPGA對於其系統設計所帶來的優勢。
# i/ w9 d! W, W/ r# W. @7 o8 ~  
4 B; Q) L5 G3 x! M8 Y. ]8 g9 @保障IP與設計投資 0 g$ X5 ~6 `1 ^8 ^
當Spartan-6與Virtex-6 FPGA用戶轉移至下一世代產品的開發階段時,改良的工具可結合經過統一的ASMBL架構來提升生產力,進而降低為了符合高效能與低成本產品,以及設計移轉簡易性而修改設計方案的需求。 8 o: W- b1 `2 O' @  H5 u# e3 S
  
8 O* G4 H& K8 c3 [統一架構讓賽靈思能夠達到「插槽式IP」的願景,保障顧客的IP投資,讓其輕鬆開發出更多可滿足終端市場需求的產品線。插槽式IP與統一架構透過降低的IP開發成本,可創造出規模更大、反應速度更快的生態體系,這些將支援賽靈思特定設計平台加快創新與降低開發成本的策略腳步。
4#
發表於 2010-2-23 12:04:24 | 只看該作者
賽靈思採用台積電與三星電子高效能、低功耗28奈米製程 加速平台設計 推進可編程勢在必行   
! _; r% V2 M8 ~& R3 Q: d製程選擇與架構統一可降低50%總體功耗、增加兩倍容量 同時提升工程師生產力與降低成本  & ^& G' o/ `1 n, c
- E/ a* S2 f' D5 Z
全球可編程邏輯解決方案領導廠商美商賽靈思(Xilinx, Inc. (NASDAQ:XLNX))今日宣佈為因應可編程的必然趨勢,針對系統工程師推出賽靈思下一世代可編程的FPGA平台。此全新平台的功耗只有前一代平台的一半,而容量卻高出兩倍。透過選擇一種高效能與低功耗的製程技術、可讓產品更多元的通用型可擴充架構、以及創新工具,賽靈思將最大化28奈米製程節點的價值,提供顧客具備ASIC等級能力的FPGA元件,以符合其成本與電力預算;同時可藉由簡單的設計移轉與再利用的IP,提升工程師的生產力。
5 f8 R/ i; H: ]3 f  9 b. h2 l8 z: S- Q& J1 E
現今,各種趨勢,例如:設計與製造ASIC元件所帶來過高的成本、快速演進的標準、降低材料清單的需求、硬/軟體皆須具備可編程能力的需求,以及面臨艱困的經濟局面與裁員的挑戰,在在都驅使愈來愈多的電子產品工程師急於找尋可以替代ASIC與ASSP的FPGA元件。賽靈思均將這些當成可編程勢在必行(Programmable Imperative)之重要驅動要素。 1 N- [2 E& |4 }, s& Z8 @: K8 w2 ^
  
. u# i  W2 ~2 z4 Y+ _, `同時,隨著市場競爭日趨白熱化,如何在降低功耗與管理散熱的同時,還能保持高性價比的優勢,對於電子系統工程師與製造商是非常重要的。因此,功耗管理與其對系統成本與效能的影響,是他們目前最關心的議題。
3#
 樓主| 發表於 2009-10-20 17:19:01 | 只看該作者
賽靈思公司全球行銷與事業發展部資深副總裁Vin Ratford表示:「藉由採用賽靈思的公開標準解決方案,我們將協助客戶在重複利用公司內部所研發或產業體系供應商所開發之成熟解決方案的同時,能透過運用自己的IP,更進一步專注在本身核心方案及產品的差異化上。我們相信這種模式,將創造出一個可持續擴展推出,能運用在各種產業中的標準與新型IP解決方案,活力十足且影響強大的產業體系。」
  z, A& b, }0 f$ S- M1 B" J0 V4 H) C, _1 ?: l. U. x& p+ p
AMBA 賽靈思特定設計平台(TargetedDesign Platform)
( [- Z: u# B+ j, N, J8 G

2 l- P+ U2 ?$ kAMBA® 協定是晶片內建架構通訊的業界標準,針對系統單晶片(SoC)的互連以及各功能模塊的管理,詳細規劃的一項整體策略。此項與賽靈思的新合作計畫,包含最佳化的FPGA和不僅能搭配處理器也能單獨運用的使用新模式,這與賽靈思公司在今年稍早提出的目標設計平台的策略是一致的。當時身為可編程邏輯行業領導廠商的賽靈思公司,透過目標設計平台策略的發佈,為業界描繪了一幅以領先的FPGA技術,開發公板以及標準IP的開發平台為基礎的藍圖。特定設計平台的重要元素之一,是產業體系夥伴的參與,讓共同客戶能在一個穩定的架構上,輕易擴充其產品設計。採納AMBAAXI技術,針對IP模塊的互連以及開發各種嵌入式系統,採用一個廣為採納的成熟標準,為軟體與硬體的研發人員提供所需的穩定性。
9 S, }8 b9 h' ^
2#
 樓主| 發表於 2009-10-20 17:17:41 | 只看該作者
Gilder Publishing公司科技分析師Nick Tredennick表示:「賽靈思採納ARM處理器技術,針對FPGA架構提供一個健全的發展藍圖,雙方在新一代AMBA互連規格進行的合作與聯合定義,將提供必要的最佳化設計,讓這些產品具備理想的系統效能、整合度、重複使用能力、以及擴充性。這也針對IP與系統解決方案在研發、擴充、交換、分享等方面的模式,提供一個共同的技術基礎,且將為可編程邏輯產業帶來深遠影響。」
. m! H+ W; H1 q1 Y3 o% O& r" `& o5 v+ a) I: L
為建立一個更理想的產業體系來支援賽靈思FPGAARM IP技術,此兩家公司已與眾多IP供應商以及EDA廠商進行合作,其中包括CadenceCASTDenaliMentorGraphicsNorthwest LogicOmiinoSaranceSynopsys、以及Xylon,來支援AMBA規格的進階版,晶片內建架構連結的規格,將與ARM處理器密切配合。這新的互連技術不僅能簡化還能延伸新一代採用領先業界32位元處理器IP的可編程平台之功能,而標準的定義還能配合賽靈思特定設計平台策略的「Socketable IP(可堆疊IP)的理念。由於IP重複運用的能力,對於降低系統研發成本與時程而言至關重要,因此這種創新的隨插即用模式,意謂由賽靈思與其產業體系夥伴所開發的IP,無須在廠商支援方面挹注可觀投資,也可輕易採用。
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-31 04:45 PM , Processed in 0.116015 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表